JPS63148780A - テレビジヨン受像機用インタレ−ス制御回路 - Google Patents

テレビジヨン受像機用インタレ−ス制御回路

Info

Publication number
JPS63148780A
JPS63148780A JP29605286A JP29605286A JPS63148780A JP S63148780 A JPS63148780 A JP S63148780A JP 29605286 A JP29605286 A JP 29605286A JP 29605286 A JP29605286 A JP 29605286A JP S63148780 A JPS63148780 A JP S63148780A
Authority
JP
Japan
Prior art keywords
signal
field
screen
small screen
sync
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29605286A
Other languages
English (en)
Inventor
Toru Yoshimura
徹 吉村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP29605286A priority Critical patent/JPS63148780A/ja
Publication of JPS63148780A publication Critical patent/JPS63148780A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は、ビクヂャー・イン・ピクヂャーTV受像機に
おけるインタレース制御回路に関する。
〈従来技術〉 標章画像(大画面)内にモニタ用小画像(小画面)を同
時に映し出すビクヂャー・イン・ピクヂャー′rv受像
機では、大画面用の映像信号と小画面用のそれとで位相
差があるという事実から小画面用の映像信号をフィール
ドメモリに一時的に記憶さUoることか一般に行なわれ
ている。このようなピクチャ−・イン・ピクチャーTV
受像機では、大画面の映像信号と小画面の映像信号との
フィールドを一致させなければ、インタレース関係が逆
転してしまい、画質を著しく損なうことになる。
このため、従来では、大画面および小画面の映像信号の
フィールドの判別を行なって両映像信号のフィールドを
一致させるようにしているが、このように大画面および
小画面の両映像信号のフィールドの判別を行なうもので
は、構成が複雑になるなどの難点がある。
〈発明の目的〉 本発明は、上述の点に鑑みて為されたものであって、比
較的簡単な構成で、インタレース関係を正常に保てるよ
うにすることを目的とする。
〈発明の構成〉 本発明では、上述の目的を達成するために、フィールド
メモリに書き込まれる小画面用映像信号から垂直同期信
号および水平同期信号を分離する小画面用同期分離回路
と、この小画面用同期分離回路からの前記両同期信号お
よび小画面の表示を開始するタイミングに対応する表示
開始信号に基づいて、前記フィールドメモリに、書き込
まれる小画面用映像信号のフィールドを判別して対応す
るゲート信号を出力する小画面用フィールド判別手段と
、大画面用映像信号から垂直同期信号および水平同期信
号を分離する大画面用同期分離回路と、この大画面用同
期分離回路からの垂直同期信号に対応し、かつ、この垂
直同期信号よりも所定時間遅延した遅延信号を出力する
出力回路と、前記大画面用同期分離回路からの水平同期
信号を計数する表示ラインカウンタと、前記ゲート信号
に基づいて、前記大画面用同期分離回路からの垂直同期
信号または前記遅延信号を前記表示ラインカウンタをク
リアするクリア信号として出力するゲート回路とを備え
、大画面と小画面とのフィールドが一致しない場合に、
前記表示ラインカウンタの計数値に基づいて、大画面の
第2フィールドにおける小画面の表示を一水平走査分だ
け早めるようにしている。
〈実施例〉 以下、図面によって本発明の実施例について、詳細に説
明する。この実施例のテレビジョン受像機用インタレー
ス制御回路は、第1図に示されるように大画面へに、そ
の1/9のサイズの小画面Bを表示するピクチャー・イ
ン・ピクチャーTV受像機に備えられている。
第2図は、このピクチャー・仁ハピクチャーTV受像機
において、小画面用映像信号のフィールドメモリへの書
き込みラインを説明するための信号波形図であり、同図
(A)は垂直同期信号、同図(B)は第1フィールド(
aフィールド)の水平同期信号、同図(C)は第2フィ
ールド(bフィールド)の水平同期信号であり、al 
、a2 、a3 ・−;bl 、b2 。
b3・・・は、フィールドメモリにそれぞれ書き込まれ
るラインを示している。この第2図に示されるように、
垂直同期信号から1611以降の小画面用の映像信号か
らライン3本に1本の割合で映像信号を選択してA/D
変換し、順次フィールドメモリに書き込む。この書き込
まれたフィールドメモリのデータを、大画面の走査に同
期して小画面が所定の1!χ置に表示されるように読み
出してD/A変換し、大画面用の映像信号と切換えて表
示する。
このとき、小画面のラインを元の長さの1/3に圧縮す
るために、読み出しのサイクルは、書き込みのサイクル
の3倍の速さになっており、また、フィールドメモリは
、小画面の表示中にも書き込みが行なえろように同時舎
き込み・読み出しができろようになっている。かかる構
成は、従来例のピクチャー・イン・ピクチャーTV受像
機と同様である。なお、この実施例の以下の説明におい
ては、小画面の表示の途中でフィールドメモリの読み出
しアドレスが書き込みアドレスを追い抜いた場合には、
書き込みラインの調整によって直ちに正常に復帰するも
のとする。
第3図はこの実施例のテレビジョン受像機用インタレー
ス制御回路のブロック図であり、第4図は動作説明に供
するタイムチャートである。
この実施例のインタレース制御回路は、フィールドメモ
リに書き込まれる小画面用映像信号から垂直同期信号S
Vおよび水平同期信号S I−Iを分離する小画面用同
期分離回路1と、この小画面用同期分離回路1からの前
記両同期信号SV、S)(および小画面の表示を開始す
るタイミングに対応する表示開始信号に基づいて、前記
フィールドメモリに書き込まれる小画面用映像信号のフ
ィールドを判別して対応するゲート信号を出力する小画
面用フィールド判別手段2と、大画面用映像信号から垂
直同期信号MVおよび水平同期信号MHを分離する大画
面用同期分離回路3と、この大画面用同期分離回路3か
らの垂直同期信号MVに対応し、かつ、この垂直同期信
号MVよりも所定時間遅延した遅延信号MVIを出力す
る出力回路としてのDフリップフロップ4と、前記大両
面用同期分離回路3からの水平同期信号M Hを計数す
る表示ラインカウンタ5と、小画面用フィールド判別手
段2からのゲート信号に基づいて、前記大画面用同期分
離回路3からの垂直同期信号MVまたは前記遅延信号M
VIを前記表示ラインカウンタ5をクリアするクリア信
号として出力するゲート回路6とを備えている。
小画面用同期分離回路lには、図示しないフィールドメ
モリに書き込まれるIト画面用映像信号がりえられ、こ
の映像信号から第4図(A)に示されろ垂直同期信号S
vおよび第4図(11)(C’)に示される水平同期信
号S Hを分離して小画面用フィールド判別手段2に与
える。第4図(t3)は、小画面用の映像信号が第1フ
ィールド(aフィールド)の場合の水平同期信号S H
であり、第4図(C)は、小画面用の映像信号が第2フ
ィールド(bフィールド)の場合の水平同期信号S I
−[をそれぞれ示している。
小画面用同期分離回路lからの垂直同期信号SVは、小
画面用フィールド判別手段2の第1モノマルヂバイブレ
ータ7、!6進カウンタ8のクリア入力端子および第2
Dフリツプフロツプ9のり【1ツク入力端子にそれぞれ
与えられる。小画面用同期分離回路1からの水平同期信
号S Hは、小画面用フィールド判別手段2の第2モノ
マルチバイブレータ10に与えられる。第1モノマルチ
バイブレータ7では、垂直同期信号Svの立ち上がりに
同期して第4図(F)に示される幅のパルスを出力し、
インバータ11を介して第1Dフリツプフロツプ12の
クロック入力端子に与える。第2モノマルチバイブレー
タlOは、第4図(B)または第4図(C)に示される
水平同期信号S Hに基づいて、第4図(D)または第
4図(E)に示されるパルスを出力し、16進カウンタ
8のクロック入力端子および第1DフリツプフロツプI
2のD入力端子にそれぞれ与える。
第1DフリツプフロツプI2では、第4図(F’)に示
される第1モノマルチバイブレーク7の出力パルスの立
ち下がりのタイミングで第4図(D)または第4図(E
)に示される第2モノマルチバイブレータ10の出力を
取り込み、そのQ出力端子から第4図CG)または第4
図(I4)に示されるフィールド判別用の信号を出力し
、第3Dフリツプフロツプ13のD入力端子および第4
ANDゲート14に与える。この第1Dフリツプフロツ
プ12から出力されるフィールド判別用の信号は、小画
面用映像信号が第2フィールド(bフィールド)から第
1フィールド(aフィールド)になるときには、第4図
(G)に示されるようにハイ・レベルからローレベルと
なり、一方、小画面用映像信号が第1フィールド(aフ
ィールド)から第2フィールド(bフィールド)になる
ときには、第4図(H)に示されるようにローレベルか
らハイレベルとなる。
16進カウンタ8のクロック入力端子には、第4図(D
)または第4図(E)に示される第2モノマルチバイブ
レータ10の出力パルスが与えられて計数される。この
第4図においては、16進カウンタ8には、第4図(D
)に示される出力が与えら′−れでいる場合について示
している。16進カウンタ8のQa、Qb、Qc、Qd
の各出力は、第4図(D)に示される第2モノマルチバ
イブレータlOの出力パルスの立ち上がりに同期して第
4図(1)〜第4図(L)それぞれ示されるようになる
。この16進カウンタ8のQa、Qb、Qc、Qdの各
出力は、第1 ANDゲート15に与えられ、この第1
ANDゲート15からは、第4図(M)に示されるよう
に15番日の水平同期信号に対応する信号が出力され、
第2Dフリツプフロツプ9のクリア入力端子および第3
Dフリツプフロツプ13のクロック入力端子にそれぞれ
与えられる。
この第3Dフリツプフロツプ13では、第4図(M)に
示される第1 ANDゲート!5の出力パルスの立ち上
がりのタイミングで第1Dフリツプ70ツブ!2からの
フィールド判別用の信号を取り込み、そのQ出力端子か
ら第4図(It)または第4図(S)に示されるフィー
ルド判別用の信号を第5ANDゲート16に与える。第
3Dフリツプフロツプ13からのフィールド判別用の信
号も、フィールドメモリに書き込まれる小画面用映像信
号のフィールドが第1フィールド(aフィールド)であ
るときはローレベル、第2フィールド(bフィールド)
であるときにはハイレベルとなっている。
16進カウンタ8のQc、Qd出力は、第2ANDゲー
ト17に与えられ、このF2ANDゲート17からは、
第4図(0)に示される信号が出力されて第3ANDゲ
ートI8に与えられる。第2Dフリツプフロツプ9から
は、垂直同期信号svの立ち」ユがりから第1ANDゲ
ート15の出力パルスの立ら」二がりまでの期間ハイ・
レベルを維持する第4図(N)に示される信号が出力さ
れて第3AN1)ゲート18に与えられ、この第3AN
Dゲート18からは、第4図(P)に示される信号が出
力されて第4Dフリツプフロツプ19のD入力端子にI
)えられる。この第4Dフリツプフロツプ19のクロッ
ク入力端子には、第2モノマルヂバイブレーク!0の出
力が与えられており、この第4Dフリツプフロツプ!9
のQ出力端子からは、第4図(Q)に示される信号が出
力されて第5Dフリツプフロツプ20のD入力端子に与
えられる。
図示しない表示制御回路から与えられる表示開始信号は
、小画面の表示を開始する大画面の水平走査線の開始の
タイミングで立ち上がり、この表示開始信号は、第5D
フリツプフロツプ20のクロック入力端子および遅延回
路21に与えられる。
第5Dフリツプフロツプ20のQ出力は、第4ANDゲ
ート14に与えられ、Q出力は、第5ANDゲート16
に与えられる。第4.第5ANDゲート14,16には
、第1.第3Dフリツプフロツプ12.13からのフィ
ールド判別用の信号がそれぞれ与えられている。第4.
第5ANDゲート14.16の出力は、ORゲート22
に与えられ、このORゲート22の出力は、第6Dフリ
ツプフロツプ23のD入力端子に与えられる。
表示開始信号の立ち上がりと小画面用映像信号は、同期
していないので、第1Dフリツプフロツプ12からのフ
ィールド判別用の信号あるいは第3Dフリツプフロツプ
13からのフィールド判別用の信号のハイレベル/ロー
レベルの切換ゎり点で表示開始信号が立ち上がることが
あり、この時には、第6Dフリツプフロツプ23のデー
タの取り込みが不確実になる虞がある。そこで、この実
施例では、通常は、第3Dフリツプフロツプ13からの
フィールド判別用の信号を第6Dフリツプフロツプ23
のD入力端子に与えるが、この第3Dフリツプフロツプ
13のフィールド判別用の信号のハイレベル/ローレベ
ルの切換ゎり点の何役では、第1Dフリツプフロツプ1
2がらのフィールド判別・用の信号を第6Dフリツプフ
ロツプ23の■)入力端子に与えるようにしている。
すなわち、第4Dフリツプフロツプ19の出力がローレ
ベルの期間に、表示開始信号が立ち上がると、第5Dフ
リツプフロツプ20のQ出力は、ローレベル、Q出力は
、ハイレベルとなり、第31)フリップ70ツブ13か
らのフィールド判別用の信号がゲート14,16.22
で選択されて第6璽)フリップ70ツブ23に与えられ
ること(こなる。
一方、第41)フリップフロップ19の出力がハイレベ
ルの期間に、表示開始信号が立ち上がると、第11)フ
リップフロップ12からのフィールド判別用の信号が選
択されて第6Dフリツプフロツプ23に与えられる。
この第6Dフリツプフロツプ23のクロック入力端子に
は、遅延回路21から100ns程度遅延された表示開
始信号が与えられ、この遅延された表示開始信号が与え
られろタイミングでoRゲート22の出力を取り込み、
そのQおよびζ出力がらフィールドメモリに書き込まれ
る小画面用映像信号のフィールドに対応したゲート信号
を出力する。
すなわち、表示開始時に、フィールドメモリに書き込ま
れろ小画面の映像信号のフィールドが、第1フィールド
(aフィールド)であるときには、第6Dフリツプフロ
ツプ23のQ出力がローレベル、Q出力がハイレベルと
なり、一方、第2フィールド(bフィールド)であると
きには、第6Dフリツプフロツプ23のQ出力がハイレ
ベル、Q出力がローレベルとなる。
このようにして小画面用フィールド判別手段2では、表
示開始時にフィールドメモリに書き込まれる小画面用映
像信号のフィールドに対応したゲート信号をゲート回路
6に出力する。
大画面用同期分離回路3では、大画面用映像信号から第
5図(A)の複合同期信号、第5図(B)の垂直同期信
号MVおよび第5図(D)、(E)の水平同期信号M 
Hを分離して出力する。第5図(D)は、大画面用映像
信号が第1フィールド(aフィールド)である場合の水
平同期信号であり、第5図(E)は、大画面用映像信号
が第2フィールド(bフィールド)である場合の水平同
期信号であ・る。
大画面用同期分離回路3からの水平同期信号MIIは、
表示ラインカウンタ5のクロック入力端子に与えられて
計数される。出力回路としてのDフリップフロップ4の
D入力端子には、垂直同期信号MVが与えられ、クロッ
ク入力端子には、複合同期信号が4えられる。このDフ
リップフロップ4からは、第5図(C)に示されるよう
に、垂直同期信号MVに対応し、かつ、この垂直同期信
号MVよりら所定時間(0,511以上I 0未満)遅
延した遅延信号MVIが出力される。
大画面用同期分離回路3からの第5図(I3)に示され
ろ垂直同期信号MVとDフリップフロップ4からの第5
図(C)に示される遅延信号MVIとは、ゲート回路6
の第1.第2ANDゲート24.25に与えられる。こ
れらの各ANDゲート24.25には、小画面用フィー
ルド判別手段2の第6Dフリツプフロツプ23のQ出力
およびQ出力がそれぞれゲート信号として与えられる。
第1.第2ANDゲート24.25の出力は、ORゲー
ト26に与えられ、このORゲート26の出力が、表示
ラインカウンタ5をクリアするためのクリア信号として
表示ラインカウンタ5のクリア入力端子に与えられる。
表示ラインカウンタ5では、大画面用同期分離回路3か
らの水平同期信号M Hを計数し、この計数値は、図示
しない表示制御回路に与えられ、例えば、第150ライ
ンから第230ラインまでというように小画面の縦方向
の表示位置が決定される。この表示ラインカウンタ5は
、ゲート回路6からの垂直同期信号MVまたは遅延信号
MVIによりクリアされる。
ここで、表示ラインカウンタ5を第5図(、r3)に示
される垂直同期信号MVでクリアすると、第Iフィール
ド(aフィールド)では、第5図(D)の水平同期信号
Ahから計数されることになり、第2フィールド(bフ
ィールド)では、第5図(E)の水平同期信号Bhlか
ら計数されることになる。一方、表示ラインカウンタ5
を第5図(C)に示される遅延信号MVIでクリアする
と、第1フィールド(aフィールド)では、第5図(D
)の水平同期信”7 A hから計数される・ことにな
り、第2フィールド(bフィールド)では、第5図(E
)の水平同期信号nh2から計数されることになる。す
なわち、第5図(n)の垂直同期信号で表示ラインカウ
ンタ5をクリアする場合には、第5図(C)の遅延信号
でクリアする場合に比べて第2フィールド(bフィール
ド)の計数開始がI H早くなることになる。
したがって、この場合には、小画面の表示を開始するラ
インもI LI早くなって上にずれることにな′−ろ。
次に、上記構成を有するテレビジョン受像機用インタレ
ース制御回路の動作を説明する。
小画面の表示開始時に、フィールドメモリに書き込まれ
ている小画面用の映像信号のフィールドが、例えば、第
2フィールド(bフィールド)である場合には、小画面
用フィールド判別手段2の第6Dフリツプフロツプ23
のQ出力がハイレベルとなり、Q出力はローレベルとな
る。したがって、表示ラインカウンタ5は、ゲート回路
6からの垂直同期信号MVでクリアされる。
この第2フィールドの小画面用の映像信号を表示する大
画面のフィールドが第2フィールドであるとき、すなわ
ち、大画面と小画面とのフィールドが一致しているとき
には、次の第1フィールドの小画面を表示する大画面の
フィールドは、同じく第1フィールドであり、したがっ
て、垂直同期信号MVでクリアされて第5図(D)の水
平同期信号Ahから表示ラインカウンタ5で第1フィー
ルドの水平同期信号が計数される。さらに、この第1フ
ィールドでは、小画面用フィールド判別手段2の第6D
フリツプフロツプ23のQ出力がローレベル、b出力が
ハイレベルとなり、ゲート回路6からは遅延信号MVI
が出力され−て表示ラインカウンタ5をクリアする。し
たがって、次の第2フィールドでは、遅延信号MVIで
クリアされるので、第5図(E)の水平同期信号Bh2
から第2フィールドの水平同期信号が計数される。この
ように大画面と小画面とのフィールドが一致していると
きには、第1フィールド(aフィールド)が第2フィー
ルド(bフィールド)よりも0.51[早くなり正常な
インタレース関係が保たれるうこの第2フィールドの小
画面用の映像信号を表示ずろ大画面のフィールドが第1
フィールドであるとき、すなわち、大画面と小画面との
フィールドが一致していないときには、大画面の次のフ
ィールドである第2フィールドでは、表示ラインカウン
タ5が垂直同期信号MVでクリアされているので、第5
図(E)の水平同期信号Bh1から第2フィールドの水
平同期信号が計数されることになり、さらに、次の第1
フィールドでは、遅延信号MVIでクリアされるので、
第5図(D)の水平同期信号Ahから第1フィールドの
水平同期信号が計数される。すなわち、大画面と小画面
とのフィールドが不一致のときには、大画面の第2フィ
ールドは、lI−[早くなってBhtから計数され、し
たがって、小画面の表示もI H早くなり、これによっ
て、正常なインタレース関係が保たれることになる。
例えば、第6図(A)に示されるように、大画面と小画
面とのフィールドが一致していないために、小画面の第
1フィールド(aフィールド)と第2フィールド(bフ
ィールド)とが逆転しているとすると、本発明では、大
画面の第2フィールドでは、小画面の表示を11−1早
めるので、第6図(B)に示されろように正常なインタ
レース関係が保たれることになる。
小画面の表示開始時に、フィールドメモリに書き込まれ
ている小画面用の映像信号のフィールドが第1フィール
ドである場合にも、上述の第2フィールドで説明した場
合と同様にして正常なインタレース関係が保たれる。
このように大画面のフィールドを判別することなく、フ
ィールドメモリに書き込まれる小画面用映像信号のフィ
ールドを判別することによって、正常なインタレース関
係を保つことができるので、大画面および小画面の両方
のフィールドの判別を行なう従来例に比べて構成が簡素
化される。
〈発明の効果〉 以上のように本発明によれば、大画面と小画面とのフィ
ールドが不一致のときには、大画面の第2フィールドに
おける小画面の表示をl If早くして正常なインタレ
ース関係が保たれることになる。
しかし、本発明では、大画面のフィールドを判別する必
要がないので、従来例に比べて構成が簡素化されろ。
【図面の簡単な説明】
第1図は本発明の一実施例に係る表示画面を示す図、第
2図はフィールドメモリへの古き込みラインを説明する
ための信号波形図、第3図は本発明の一実施例のブロッ
ク図、第4図および第5図は動作説明に供するタイムチ
ャート、第6図は小画面のインタレース関係を説明する
ための図である。 !・・・小画面用同期分離回路、2・・・小画面用フィ
ールド判別手段、3・・・大画面用同期分離回路、4・
・・Dフリップフロップ(出力回路)、5・・・表示ラ
インカウンタ、6・・・ゲート回路。

Claims (1)

    【特許請求の範囲】
  1. (1)フィールドメモリに書き込まれる小画面用映像信
    号から垂直同期信号および水平同期信号を分離する小画
    面用同期分離回路と、 この小画面用同期分離回路からの前記両同期信号および
    小画面の表示を開始するタイミングに対応する表示開始
    信号に基づいて、前記フィールドメモリに書き込まれる
    小画面用映像信号のフィールドを判別して対応するゲー
    ト信号を出力する小画面用フィールド判別手段と、 大画面用映像信号から垂直同期信号および水平同期信号
    を分離する大画面用同期分離回路と、この大画面用同期
    分離回路からの垂直同期信号に対応し、かつ、この垂直
    同期信号よりも所定時間遅延した遅延信号を出力する出
    力回路と、前記大画面用同期分離回路からの水平同期信
    号を計数する表示ラインカウンタと、 前記ゲート信号に基づいて、前記大画面用同期分離回路
    からの垂直同期信号または前記遅延信号を前記表示ライ
    ンカウンタをクリアするクリア信号として出力するゲー
    ト回路とを備え、 大画面と小画面とのフィールドが一致しない場合に、前
    記表示ラインカウンタの計数値に基づいて、大画面の第
    2フィールドにおける小画面の表示を一水平走査分だけ
    早めることを特徴とするテレビジョン受像機用インタレ
    ース制御回路。
JP29605286A 1986-12-11 1986-12-11 テレビジヨン受像機用インタレ−ス制御回路 Pending JPS63148780A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29605286A JPS63148780A (ja) 1986-12-11 1986-12-11 テレビジヨン受像機用インタレ−ス制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29605286A JPS63148780A (ja) 1986-12-11 1986-12-11 テレビジヨン受像機用インタレ−ス制御回路

Publications (1)

Publication Number Publication Date
JPS63148780A true JPS63148780A (ja) 1988-06-21

Family

ID=17828478

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29605286A Pending JPS63148780A (ja) 1986-12-11 1986-12-11 テレビジヨン受像機用インタレ−ス制御回路

Country Status (1)

Country Link
JP (1) JPS63148780A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7819694B2 (en) 2006-09-04 2010-10-26 Japan Aviation Electronics Industry, Limited Electrical connector
US20180202205A1 (en) * 2017-01-13 2018-07-19 Otto Ganter Gmbh & Co. Kg Normteilefabrik Ball catch locking device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7819694B2 (en) 2006-09-04 2010-10-26 Japan Aviation Electronics Industry, Limited Electrical connector
US20180202205A1 (en) * 2017-01-13 2018-07-19 Otto Ganter Gmbh & Co. Kg Normteilefabrik Ball catch locking device
US11111704B2 (en) 2017-01-13 2021-09-07 Otto Ganter Gmbh & Co. Kg Normteilefabrik Ball catch locking device

Similar Documents

Publication Publication Date Title
US4364090A (en) Method for a compatible increase in resolution in television systems
JP2655159B2 (ja) ピクチヤーインピクチヤーのビデオ信号発生回路
JP2928803B2 (ja) テレビジョン画像表示装置
US4991013A (en) Picture-in-picture television apparatus with sync controlled memory addressing
EP0746154B1 (en) A subpicture signal vertical compression circuit
KR950009698B1 (ko) 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러
JPS63148780A (ja) テレビジヨン受像機用インタレ−ス制御回路
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
JPS60206383A (ja) テレビジヨン受像機
JPS6378680A (ja) 映像出力装置
JP2001204009A (ja) 表示装置
EP0961491A2 (en) A signal processing apparatus for setting up vertical blanking signal of television set
JP2745540B2 (ja) 文字放送受信機
JPS60174A (ja) テレビジヨン受像機
JPS6367083A (ja) 映像縮小表示回路
JPS6327504Y2 (ja)
JP2625482B2 (ja) 多画面動画表示装置
JP3108368B2 (ja) 同期検波回路
JPH08214228A (ja) 副画面水平圧縮回路
JPH0591438A (ja) 分割画面表示装置
JPH08202329A (ja) ディスプレイ表示装置
JPH0738806A (ja) 信号切換装置
JPH07322089A (ja) 垂直同期信号検出再生回路
JPH06350978A (ja) 映像信号変換装置
JPH0681277B2 (ja) 映像特殊効果装置