JPS63110851A - Dial pulse transmission circuit - Google Patents

Dial pulse transmission circuit

Info

Publication number
JPS63110851A
JPS63110851A JP25797886A JP25797886A JPS63110851A JP S63110851 A JPS63110851 A JP S63110851A JP 25797886 A JP25797886 A JP 25797886A JP 25797886 A JP25797886 A JP 25797886A JP S63110851 A JPS63110851 A JP S63110851A
Authority
JP
Japan
Prior art keywords
dial
resistor
circuit
terminal
dial pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25797886A
Other languages
Japanese (ja)
Inventor
Nobuo Matsuo
松尾 信夫
Kuniaki Shimonoseki
下関 邦明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Platforms Ltd
Original Assignee
Nitsuko Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nitsuko Corp filed Critical Nitsuko Corp
Priority to JP25797886A priority Critical patent/JPS63110851A/en
Publication of JPS63110851A publication Critical patent/JPS63110851A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To make a muting circuit useless by making a pair of transistors (TRs), driven by the output of the undermentioned TR, come to OFF/ON, when the TR of the output side of a dial IC comes to ON/OFF, and giving a comfortable click sound to the hand set of a speaking circuit. CONSTITUTION:When the hand set of a telephone set is off-hooked, a hook switch HS is closed, and a speaking current flows in the base of the TRQ2 through a resistor R1, and the TRQ2 comes to ON. Then, at the same time that the TRQ2 comes to ON, the TRQ3 comes to ON and the speaking circuit is connected to a trunk line. At this time, the TRQ1 still stays at OFF. Then, in response to a key input from a key board, the dial pulse output terminal DP of the dial IC repeats a high level 'H' and a low level 'L', and the TRQ1 repeats ON/OFF. According to this, the TRs Q2, Q3 repeat ON/OFF, and a dial pulse is transmitted to the trunk line through a rectifying device 20. At this time, the comfortable click sound is heard from the receiver of the speaking circuit.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ダイヤルパルスを局線へ送出スルダイヤルノ
eルス送出回路に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a full-dial pulse sending circuit for sending dial pulses to a central office line.

〔従来の技術〕[Conventional technology]

この種のダイヤルパルス送出回路は、一対の局線にフッ
クスイッチ(HS)を介して並列に設けられた正極/負
極両端子を有する整流器と通話回路間に設けられた。ダ
イヤルICを用いて、ダイヤル・ぐルスを局線へ送出す
るものである。一般に。
This type of dial pulse sending circuit is provided between a rectifier having both positive and negative terminals connected to a pair of office lines in parallel via a hook switch (HS), and a communication circuit. A dial IC is used to send dial messages to the central office line. in general.

ダイヤルICは、電源端子と、ダイヤルパルス出力端子
と、ミュート端子とを含む。電源端子は電力供給回路か
らの電力を受けるためのものである。
The dial IC includes a power terminal, a dial pulse output terminal, and a mute terminal. The power supply terminal is for receiving power from the power supply circuit.

ダイヤル・ぐルス出力端子は、キーデートからのキー入
力に応答してダイヤルパルスをダイヤルパルス供給回路
へ出力するだめのものである。ミュート端子は、ダイヤ
ル・ぐシス送出中にクリック音が通話回路の受話器より
聴取されるのを防止するためのミュート制御信号をミュ
ーティング回路へ出力するためのものである。
The dial pulse output terminal is for outputting dial pulses to the dial pulse supply circuit in response to key input from the key date. The mute terminal is for outputting a mute control signal to the muting circuit in order to prevent the click sound from being heard from the handset of the communication circuit during dialing/signal transmission.

次に、第2図を参照して、従来のダイヤル・母ルス送出
回路の具体的構成について説明する。
Next, with reference to FIG. 2, a specific configuration of a conventional dial/base pulse sending circuit will be described.

一対の局線lOの局線端子L1pL2・間には。Between the pair of office line terminals L1pL2 of the office line IO.

フックスイッチH8を介して並列に整流器20が接続さ
れている。この整流器20は、4個のダイオードD1〜
D4を含むブリッジ整流回路からなシ、正極端子T、と
負極端子Tnを有する。整流器20と通話回路30間に
、ダイヤルIC40’が設けられている。ダイヤルIC
40’は、電源端子vccとアース端子GNDとダイヤ
ルパルス出力端子DPとミュート端子MUTEを含む。
A rectifier 20 is connected in parallel via a hook switch H8. This rectifier 20 has four diodes D1~
A bridge rectifier circuit including D4 has a positive terminal T and a negative terminal Tn. A dial IC 40' is provided between the rectifier 20 and the communication circuit 30. dial IC
40' includes a power supply terminal VCC, a ground terminal GND, a dial pulse output terminal DP, and a mute terminal MUTE.

電源端子vccは電力供給回路50からの電力を受ける
ためのものである。ダイヤルパルス出力端子DPは、キ
ーデート(図示せず)からのキー入力に応答してダイヤ
ルパルスをダイヤルパルス供給回路60′へ出力するた
めのものである。ミュート端子MUTEは、ダイヤルパ
ルス送出中にクリック音が通話回路3゜の受話器より聴
取されるのを防止するためのミュート制御信号をミュー
ティング回路70’へ出力するためのものである。アー
ス端子GNDは整流器20の負極端子Tnと接続され、
接地されている。
The power supply terminal vcc is for receiving power from the power supply circuit 50. The dial pulse output terminal DP is for outputting a dial pulse to the dial pulse supply circuit 60' in response to a key input from a key date (not shown). The mute terminal MUTE is for outputting a mute control signal to the muting circuit 70' to prevent a click sound from being heard from the handset of the communication circuit 3° while dial pulses are being sent. The ground terminal GND is connected to the negative terminal Tn of the rectifier 20,
Grounded.

電力供給回路50は9通話回路30の一端に入力端子が
接続された定電流源51を含む。定電流源51の出力端
子はダイオードD5を介してダイヤルIC40’の電源
端子V。Cに接続されている。
The power supply circuit 50 includes a constant current source 51 whose input terminal is connected to one end of the nine-call circuit 30 . The output terminal of the constant current source 51 is connected to the power supply terminal V of the dial IC 40' via a diode D5. Connected to C.

ダイヤルIC40’の電源端子”ccとアース端子GN
D間にコンデンサCが接続されている。なお。
Dial IC40' power terminal "cc" and ground terminal GN
A capacitor C is connected between D and D. In addition.

通話回路30の他端は接地されている。The other end of the communication circuit 30 is grounded.

ダイヤルパルス供給回路60′は、整流器20の正極端
子T、に一端が接続された高抵抗値を持つ抵抗R1を含
む。抵抗R1の他端はNPN形トランジスタQlのコレ
クタに接続されている。NPN形トランジスタQ!のベ
ースは抵抗R2を介してダイヤルIC40’のダイヤル
パルス出力端子DPに接続され、エミッタは接地されて
いる。NPN形トランジスタQlのベース・エミッタ間
には抵抗R3が接続されている。整流器20の正極端子
TにはPNP形トランジスタQ6のエミッタが接続され
ている。PNP形トランジスタQ6のコレクタは。
The dial pulse supply circuit 60' includes a resistor R1 having a high resistance value and having one end connected to the positive terminal T of the rectifier 20. The other end of resistor R1 is connected to the collector of NPN transistor Ql. NPN transistor Q! The base is connected to the dial pulse output terminal DP of the dial IC 40' via a resistor R2, and the emitter is grounded. A resistor R3 is connected between the base and emitter of the NPN transistor Ql. The positive terminal T of the rectifier 20 is connected to the emitter of a PNP transistor Q6. The collector of the PNP transistor Q6 is.

ツェナダイオードZD3を介して接地されると共に。It is also grounded via Zener diode ZD3.

ダイオードD6を介してダイヤルIC40’の電源端子
vccに接続されている。PNP形トランジスタQ6の
ベース・エミッタ間には抵抗R13が接続されている。
It is connected to the power supply terminal vcc of the dial IC 40' via a diode D6. A resistor R13 is connected between the base and emitter of the PNP transistor Q6.

PNP形トランジスタQ6のベースは。The base of the PNP transistor Q6 is.

低抵抗値を持つ抵抗R14を介して、 NPN形トラン
ジスタQ7及びQ8のコレクタに接続されている。
It is connected to the collectors of NPN transistors Q7 and Q8 via a resistor R14 having a low resistance value.

NPN形トランジスタQ7のエミッタは接地され。The emitter of NPN transistor Q7 is grounded.

ベースハNPN 形)ランジスタQ8のエミッタに接続
されている。NPN形トランジスタQ8のベースはNP
N形トランジスタQlのコレクタに接続されている。
The base is connected to the emitter of transistor Q8 (NPN type). The base of NPN transistor Q8 is NP
It is connected to the collector of N-type transistor Ql.

ミューティング回路70′は、整流器20の正極端子T
にコレクタ及びエミッタがそれぞれ接続されたNPN形
トランジスタQ9及びPNP形トランジスタQ1゜を含
む。NPN形トランジスタQ9のエミッタは通話回路3
0の一端(定電流源51の入力端子)に接続されている
。NPN形トランジスタQ9のベース・エミッタ間には
抵抗R15が接続されている。NPN形トランジスタQ
9のベースはPNP形トランジスタQIGのコレクタに
接続されている。PNP形トランジスタQloのベース
・エミッタ間には抵抗R16が接続されている。PNP
形トランジスタQroのベースには、抵抗R17を介し
てNPN形トランゾスタQltのコレクタが接続されて
いる。NPN形トランジスタQstのベースは抵抗RI
JIを介してダイヤルIC40/のミュート端子MUT
Eに接続されている。NPN形トランヵタQssのエミ
ッタは接地されている。NPN形トランジスタQllの
ベース・エミッタ間には抵抗R19が接続されている。
The muting circuit 70' connects the positive terminal T of the rectifier 20.
includes an NPN type transistor Q9 and a PNP type transistor Q1°, each having a collector and an emitter connected to each other. The emitter of the NPN transistor Q9 is connected to the communication circuit 3.
0 (the input terminal of the constant current source 51). A resistor R15 is connected between the base and emitter of the NPN transistor Q9. NPN transistor Q
The base of 9 is connected to the collector of a PNP transistor QIG. A resistor R16 is connected between the base and emitter of the PNP transistor Qlo. PNP
The base of the transistor Qro is connected to the collector of an NPN transistor Qlt via a resistor R17. The base of the NPN transistor Qst is the resistor RI.
Dial IC40/mute terminal MUT via JI
Connected to E. The emitter of the NPN truncate Qss is grounded. A resistor R19 is connected between the base and emitter of the NPN transistor Qll.

次に、第2図の回路の動作について説明する。Next, the operation of the circuit shown in FIG. 2 will be explained.

電話機の送受器(図示せず)をオフフックすると、フッ
クスイッチH8が閉成する。フックスイッチH8が閉じ
ると、ダイヤルパルス供給回路60′のトランジスタQ
6=Q?及びQBがオンして、ダイオードD6を介して
通話電流がダイヤルIC40’の電源端子vccへ供給
される。この時。
When the telephone handset (not shown) is taken off-hook, hook switch H8 closes. When the hook switch H8 closes, the transistor Q of the dial pulse supply circuit 60'
6=Q? Then, QB is turned on, and a communication current is supplied to the power supply terminal vcc of the dial IC 40' via the diode D6. At this time.

ダイヤルパルス供給回路60′のトランジスタQ!トミ
ューティング回路70’のトランジスタQ9 。
Transistor Q of dial pulse supply circuit 60'! Transistor Q9 of muting circuit 70'.

Qlo及びQttは、オフのままである。Qlo and Qtt remain off.

通話電流がダイヤルIC40’の電源端子vCCへ供給
されることにより、徐々に電力供給回路50のコンデン
サCに電荷が蓄積される。この蓄積量が所定量に達する
と、ダイヤルIC40’にリセットがかかる。これによ
シ、ダイヤルIC40’のダイヤルパルス出力端子DP
とミュート端子MUTEカ同時ニハイレペル“H″にな
す、ダイヤル・ぞルス供給回路60′のトランジスタQ
lがオンしてトランジスタQ61Q7及びQBがオフす
ると同時に。
As the communication current is supplied to the power supply terminal vCC of the dial IC 40', charge is gradually accumulated in the capacitor C of the power supply circuit 50. When this accumulated amount reaches a predetermined amount, the dial IC 40' is reset. Accordingly, the dial pulse output terminal DP of the dial IC40'
and mute terminal MUTE are set to high level "H" at the same time, transistor Q of dial/zorus supply circuit 60'
At the same time that l is turned on and transistors Q61Q7 and QB are turned off.

ミューティング回路70’のトランジスタQllがオン
してトランジスタQ9及びQzoがオンする。トランジ
スタQ9がオンすることによシ9通話回路30が局線1
0に接続される。又9通話回路3゜が局線に接続される
ととにより、電力供給回路50の定電流源51からダイ
オードD5を介してダイヤルIC40’の電源端子vc
Cに電流が供給される。
Transistor Qll of muting circuit 70' is turned on, and transistors Q9 and Qzo are turned on. By turning on the transistor Q9, the communication circuit 30 connects to the central line 1.
Connected to 0. Also, when the telephone communication circuit 3° is connected to the office line, the power supply terminal vc of the dial IC 40' is connected from the constant current source 51 of the power supply circuit 50 via the diode D5.
Current is supplied to C.

この状態において、キー?−ド(図示せず)からキー入
力があったとする。このとき、ダイヤルIC40’のミ
ュート端子1市〒がロウレベル@L”になり、ミューテ
ィング回路70′のトランジスタQstがオフしてトラ
ンジスタQ9及びQtoがオフすると同時に、ダイヤル
IC40’のダイヤルパルス出力端子DPがロウレベル
1L”になり、ダイヤルパルス供給回路60′のトラン
ジスタQ1がオフしてトランジスタQs  j Q7 
 *及びQBがオンする。次にダイヤルIC40’のダ
イヤルパルス出力端子DPが上記キー入力に応じたロウ
レベル′″L″とハイレベル“H″を繰シ返し、ダイヤ
ルパルス供給回路60’のトランジスタQ1 (トラン
ジスタQs、Qy及びQs )がオフ(オン)、オン(
オフ)する。ミューティング回路70’のトランジスタ
Q9及びQloがオフすることにより9通話回路30が
切離され、ダイヤルパルス送出中、クリック音が通話回
路30の受話器よシ聴取されない。
In this state, the key? - It is assumed that a key input is made from a computer (not shown). At this time, the mute terminal 1 of the dial IC 40' becomes a low level @L", the transistor Qst of the muting circuit 70' is turned off, and the transistors Q9 and Qto are turned off, and at the same time, the dial pulse output terminal DP of the dial IC 40' becomes low level 1L'', transistor Q1 of dial pulse supply circuit 60' is turned off, and transistor Qs j Q7
* and QB turn on. Next, the dial pulse output terminal DP of the dial IC 40' repeats the low level ``L'' and the high level ``H'' in response to the above key input, and the transistor Q1 (transistors Qs, Qy, and Qs) of the dial pulse supply circuit 60' ) is off (on), on (
off). By turning off the transistors Q9 and Qlo of the muting circuit 70', the telephone call circuit 30 is disconnected, and the click sound is not heard by the receiver of the telephone call circuit 30 while the dial pulse is being sent.

又、ダイヤルパルス供給回路60’のトランジスタQs
=Qy及びQBがオン、オフすることにより。
Also, the transistor Qs of the dial pulse supply circuit 60'
= By turning on and off Qy and QB.

ダイヤルパルスが整流器20を介して局線lOへ送出さ
れる。
The dial pulse is sent through rectifier 20 to central office line IO.

臥下fp−日 〔発明が解決しようとする問題点〕 ところで、最近の電子回路の発達により1通話回路が電
子化されることにより、クリック音としての衝撃音が低
減され、さほど耳ざわシでなくなりている。このため、
いたずらに過剰設計することなく、経済的効果を上げる
ため、ミューティング回路を削除することが望まれてい
る。しかしながら、従来のダイヤルパルス供給回路の構
成では。
[Problem to be solved by the invention] By the way, with the recent development of electronic circuits, one communication circuit has been computerized, and the impact sound as a click sound has been reduced, making it less jarring. It's gone. For this reason,
It is desired to eliminate the muting circuit in order to increase economic efficiency without unnecessarily over-designing. However, in the configuration of the conventional dial pulse supply circuit.

単にミューティング回路を削除しただけでは、ダイヤル
パルスが送出されない。
If the muting circuit is simply deleted, the dial pulse will not be transmitted.

従って9本発明の目的は、ミューティング回路を削除し
てもダイヤルパルスを送出することか可能なダイヤルパ
ルス送出回路を提供することにある。
Therefore, it is an object of the present invention to provide a dial pulse sending circuit which is capable of sending dial pulses even if the muting circuit is omitted.

〔問題点を解決するための手段〕[Means for solving problems]

本発明によるダイヤルパルス供給回路は、一対ノ局線に
フックスイッチ(HS)を介して並列に設けられた正極
/負極端子を有する整流手段(20)と通話回路間に設
けられた少なくともキー入力に応答してダイヤルパルス
をダイヤルパルス供給手段へ出力するだめのダイヤル・
やルス出力端子(DP)を持つダイヤルICを有するダ
イヤルパルス供給回路において、前記ダイヤル・臂ルス
供給手段は。
The dial pulse supply circuit according to the present invention provides at least a key input signal provided between a rectifying means (20) having positive/negative terminals provided in parallel to a pair of office lines via a hook switch (HS) and a communication circuit. A dial that responds and outputs dial pulses to the dial pulse supply means.
In the dial pulse supply circuit having a dial IC having a pulse output terminal (DP), the dial pulse supply means comprises:

前記正極端子に一端が接続された高抵抗値を持つ第1の
抵抗(R1)と、該第1の抵抗の他端にコレクタが、前
記負極端子にエミッタが、前記ダイヤル・ぐルス出力端
子に第2の抵抗(R2)を介してベースがそれぞれ接続
された第1のNPN形トランジスタ(Ql )と、該第
1のNPN形トランジスタのベース・エミッタ間に接続
された第3の抵抗(R3)と、前記正極端子と前記通話
回路の一端間に設けられ、前記フックスイッチのオフフ
ック時に導通するスイッチング手段と、該スイッチング
手段の制御端子と前記正極端子間に設けられた第4の抵
抗(R4)と、前記制御端子に一端が接続された低抵抗
値の第5の抵抗(R5)と、該第5の抵抗の他端にコレ
クタが、前記負極端子にエミッタが、前記第1のNPN
形トランジスタのコレクタにベースがそれぞれ接続され
た第2のNPN形トランジスタ(Q2)と、該第2のN
PN形トランジスタのベース・エミッタ間に接続された
第6の抵抗(R6)とからなる。又、前記スイッチング
手段は、好ましくは、前記制御端子がベースで。
a first resistor (R1) having a high resistance value with one end connected to the positive terminal; a collector at the other end of the first resistor; an emitter at the negative terminal; A first NPN transistor (Ql) whose bases are connected via a second resistor (R2), and a third resistor (R3) connected between the base and emitter of the first NPN transistor. a switching means provided between the positive terminal and one end of the communication circuit and conductive when the hook switch is off-hook; and a fourth resistor (R4) provided between the control terminal of the switching means and the positive terminal. a fifth resistor (R5) with a low resistance value, one end of which is connected to the control terminal; a collector is connected to the other end of the fifth resistor; an emitter is connected to the negative terminal;
a second NPN transistor (Q2) whose base is connected to the collector of the second NPN transistor;
and a sixth resistor (R6) connected between the base and emitter of a PN type transistor. Further, the switching means is preferably based on the control terminal.

エミッタが前記正極端子に、コレクタが前記通話回路の
一端にそれぞれ接続されたPNP形トランジスタ(Q3
 )である。
A PNP transistor (Q3) whose emitter is connected to the positive terminal and whose collector is connected to one end of the communication circuit
).

〔作用〕[Effect]

電話機の送受器をオフフマクすると、フックスイッチ(
HS)が閉じ、第1の抵抗(Rt)を介してトランジス
タ(Q2)のベースに通話電流が供給され、トランジス
タ(Q2 )がオンする。トランジスタ(Q2)がオン
すると同時にトランジスタ(Q3)がオンし9通話回路
が局線に接続される。このとき、トランジスタ(Ql)
はまだオフしている。キーゼードからのキー入力に応じ
て。
When you turn off the telephone handset, the hook switch (
HS) is closed, a running current is supplied to the base of the transistor (Q2) through the first resistor (Rt), and the transistor (Q2) is turned on. At the same time as the transistor (Q2) turns on, the transistor (Q3) turns on and the 9 communication circuit is connected to the office line. At this time, the transistor (Ql)
is still off. In response to keystrokes from Keysade.

ダイヤルICのダイヤルAルス出力端子(DP)がハイ
レベル“H”とロウレベル“L″を繰DtL、トランジ
スタ(Ql )がオン、オフする。トランジスタ(Ql
 )がオン、オフすると、トランジスタ(Q2 )及び
(Q3)がオフ、オンして、ダイヤルパルスが整流手段
(20)を介して局線へ送出される。このとき1通話回
路の受話器から、余り耳ざわりでなく、心地よいクリッ
ク音が聴取される。
The dial A pulse output terminal (DP) of the dial IC alternates between high level "H" and low level "L", DtL, and the transistor (Ql) turns on and off. Transistor (Ql
) turns on and off, transistors (Q2) and (Q3) turn off and on, and a dial pulse is sent to the central office line via the rectifier (20). At this time, a not too harsh but pleasant clicking sound is heard from the receiver of the first communication circuit.

〔実施例〕〔Example〕

以下9本発明の実施例について図面を参照して説明する
Hereinafter, nine embodiments of the present invention will be described with reference to the drawings.

第1図を参照して1本発明の一実施例によるダイヤルパ
ルス送出回路は、一対の局線lOの局線端子L1yL2
間にフックスイッチIsを介して並列に接続された整流
器20を有する。整流器20は、4個のダイオードD、
−D4を含むブリッジ整流回路からなり、正極端子T、
と負極端子Tnを有する。整流器20と通話回路30間
にはダイヤルIC40が設けられている。ダイヤルIC
40は、電源端子vccとアース端子GNDとダイヤル
ノ4ルス出力端子DPを含む。電源端子vccは電力供
給回路50からの電力を受けるためのものである。
Referring to FIG. 1, a dial pulse sending circuit according to an embodiment of the present invention includes a pair of office line terminals L1yL2 of a pair of office lines IO.
A rectifier 20 is connected in parallel via a hook switch Is between them. The rectifier 20 includes four diodes D,
- Consists of a bridge rectifier circuit including D4, positive terminal T,
and a negative terminal Tn. A dial IC 40 is provided between the rectifier 20 and the communication circuit 30. dial IC
40 includes a power supply terminal VCC, a ground terminal GND, and a dial nozzle output terminal DP. The power supply terminal vcc is for receiving power from the power supply circuit 50.

ダイヤル/?ルス出力端子DPは、キデゴード(図示せ
ず)からのキー入力に応答してダイヤルパルスをダイヤ
ルパルス供給回路60へ出力するためのものである。ア
ース端子GNDは整流器20の負極端子Tnと接続され
、接地されている。
Dial/? The pulse output terminal DP is for outputting a dial pulse to the dial pulse supply circuit 60 in response to a key input from a kidegord (not shown). The ground terminal GND is connected to the negative terminal Tn of the rectifier 20 and grounded.

電力供給回路50は、第2図に示された従来の電力供給
回路50と同様に2通話回路30の一端に入力端子が接
続された定電流源51を含む。定電流源5工の出力端子
はダイオードD、を介してダイヤルIC40の電源端子
vccに接続されている。ダイヤルIC40の電源端子
vccとアース端子GND間にはコンデン?Cが接続さ
れている。なお2通話回路30の他端は接地されている
Power supply circuit 50 includes a constant current source 51 whose input terminal is connected to one end of two-way circuit 30, similar to the conventional power supply circuit 50 shown in FIG. The output terminal of the constant current source 5 is connected to the power supply terminal vcc of the dial IC 40 via a diode D. Is there a capacitor between the power terminal VCC and the ground terminal GND of the dial IC40? C is connected. Note that the other end of the two-way communication circuit 30 is grounded.

ダイヤルパルス供給回路60は、整流器20の正極端子
Tに一端が接続された高抵抗値(例えば。
The dial pulse supply circuit 60 has a high resistance value (for example, one end connected to the positive terminal T of the rectifier 20).

110にΩ)の抵抗R1を含む。抵抗R1の他端はNP
N形)ランジスタQ1のコレクタに接続されている。N
PN形トランジスタQ!のエミッタは接地され、ベース
は抵抗R2を介してダイヤルIC40、のダイヤルノヤ
ルス出力端子DPに接続されている。
110 and a resistor R1 of Ω). The other end of resistor R1 is NP
N type) is connected to the collector of transistor Q1. N
PN type transistor Q! The emitter is grounded, and the base is connected to the dial output terminal DP of the dial IC 40 via a resistor R2.

NPN形トランジスタQ1のベース・エミッタ間には抵
抗R3が接続されている。又、整流器20の正極端子T
には、 PNP形トランジスタQ3のエミp ツタが接続されている。PNP形トランジスタQ3のコ
レクタは通話回路30の一端(定電流源510入力端子
)に接続されている。PNP形トランジスタQ3のベー
ス・エミッタ間には抵抗R4が接続されている。PNP
形トランジスタQ3のベースは9例えば、 3にΩのよ
うな低抵抗値の抵抗R5を介して、 NPN形トランジ
スタQ2のコレクタに接続されている。NPN形トラン
ジスタQ2のエミッタは接地され、ベースはNPN形ト
ランジスタQtのコレクタに接続されている。NPN形
トランジスタQzのベース・エミッタ間には抵抗R6が
接続されている。
A resistor R3 is connected between the base and emitter of the NPN transistor Q1. Also, the positive terminal T of the rectifier 20
is connected to the emitter p of a PNP transistor Q3. The collector of the PNP transistor Q3 is connected to one end of the communication circuit 30 (the input terminal of the constant current source 510). A resistor R4 is connected between the base and emitter of the PNP transistor Q3. PNP
The base of the NPN transistor Q3 is connected to the collector of the NPN transistor Q2 via a resistor R5 of low resistance value, for example 3Ω. The emitter of the NPN transistor Q2 is grounded, and the base is connected to the collector of the NPN transistor Qt. A resistor R6 is connected between the base and emitter of the NPN transistor Qz.

次に、第1図の回路の動作について説明する。Next, the operation of the circuit shown in FIG. 1 will be explained.

電話機の送受器(図示せず)をオフフックすると、フッ
クスイッチH8が閉成する。フックスイッチH8が閉じ
ると、ダイヤルパルス供給回路60のトランジスタQz
のベースに抵抗R1を介して通話電流が供給される。こ
れにより、トランジスタQ2はオンする。トランジスタ
Q2がオンするとトランジスタQ3がオンし1通話回路
30が局線10に接続される。この時、ダイヤルパルス
供給回路60のトランジスタQ1は、オフのままである
When the telephone handset (not shown) is taken off-hook, hook switch H8 closes. When hook switch H8 closes, transistor Qz of dial pulse supply circuit 60
A communication current is supplied to the base of the circuit through a resistor R1. This turns on transistor Q2. When the transistor Q2 is turned on, the transistor Q3 is turned on and the 1-communication circuit 30 is connected to the office line 10. At this time, the transistor Q1 of the dial pulse supply circuit 60 remains off.

通話回路30が局線lOに接続されると、電力供給回路
50の定電流源51からダイオードD5を介してダイヤ
ルIC40の電源端子vccに電流が供給される。この
定電流源51からの電流がダイヤルIC40の電源端子
vccへ供給されることにより、徐々に電力供給回路5
0のコンデンサCに電荷が蓄積される。この蓄積1が所
定量に達すると、ダイヤルIC40にリセットがかかる
。この時、ダイヤルIC40のダイヤルパルス出力端子
DPは、ロウレベル1L”のままである。
When the telephone call circuit 30 is connected to the office line IO, a current is supplied from the constant current source 51 of the power supply circuit 50 to the power terminal vcc of the dial IC 40 via the diode D5. By supplying the current from this constant current source 51 to the power supply terminal vcc of the dial IC 40, the power supply circuit 5
Charge is accumulated in capacitor C at 0. When this accumulation 1 reaches a predetermined amount, the dial IC 40 is reset. At this time, the dial pulse output terminal DP of the dial IC 40 remains at the low level 1L''.

この状態において、キーが一ド(図示せず)からキー入
力があったとする。このキー入力に応答して、ダイヤル
IC40のダイヤルパルス出力端子DPがハイレベル“
Hlとロウレベル“L”ヲ繰す返し、ダイヤルパルス供
給回路60のトランジスタQ1がオン、オフする。トラ
ンジスタQ1がオン、オフすることにより、ダイヤルパ
ルス供給回路60のトランジスタQ2及びQ3がオフ、
オンして、ダイヤルパルスが整流器20を介して局線1
0へ送出される。
In this state, it is assumed that a key input is made from the first key (not shown). In response to this key input, the dial pulse output terminal DP of the dial IC 40 goes to a high level.
By repeating H1 and low level "L", the transistor Q1 of the dial pulse supply circuit 60 is turned on and off. By turning on and off the transistor Q1, the transistors Q2 and Q3 of the dial pulse supply circuit 60 turn off.
When turned on, the dial pulse passes through the rectifier 20 to the central office line 1.
sent to 0.

このダイヤルパルスは9通話回路30へも送出される。This dial pulse is also sent to the 9 call circuit 30.

しかしながら、上述したように9通話回路が電子化され
ているので、ダイヤル)4ルス送出中9通話回路30の
受話器から聴取されるクリック音は、さほど耳ざわシで
なく、心地よいものである。
However, as mentioned above, since the 9 call circuit is computerized, the click sound heard from the handset of the 9 call circuit 30 while dialing 4 calls is not so harsh and pleasant.

なお、上記実施例では9局線10と通話回路30とを接
続するためのスイッチング手段としてPNP形トランジ
スタQ3を用いているが、電界効果トランジスタ(FE
T)を用いても良い。
In the above embodiment, a PNP transistor Q3 is used as a switching means for connecting the 9-station line 10 and the communication circuit 30, but a field effect transistor (FE
T) may also be used.

〔発明の効果〕〔Effect of the invention〕

以上述べたように9本発明によれば、一対の局線にフッ
クスイッチ(R3)を介して並列に設けられた正極/負
極両端子を有する整流手段(20)と通話回路間に設け
られた少なくともキー入力に応答してダイヤルパルスを
ダイヤルパルス供給手段へ出力するためのダイヤルパル
ス出力端子(DP)を持つダイヤルICを有するダイヤ
ルパルス送出回路において、前記ダイヤルパルス供給回
路は。
As described above, according to the present invention, a rectifying means (20) having both positive and negative terminals provided in parallel to a pair of office lines via a hook switch (R3) and a communication circuit is provided. In the dial pulse sending circuit, the dial pulse sending circuit includes a dial IC having a dial pulse output terminal (DP) for outputting a dial pulse to dial pulse feeding means in response to at least a key input.

前記正極端子に一端が接続された高抵抗値を持つ第1の
抵抗(R1)と、該第1の抵抗の他端にコレクタが、前
記負極端子にエミッタが、前記ダイヤル・母ルス出力端
子に第2の抵抗(R2)を介してベースがそれぞれ接続
された第1のNPN形トランジスタ(Qr)と、該第1
のNPN形トランジスタのベース・エミッタ間に接続さ
れた第3の抵抗(R3)と、前記正極端子と前記通話回
路の一端間に設けられ、前記フックスイッチのオフフッ
ク時に導通するスイッチング手段と、該スイッチング手
段の制御端子と前記正極端子間に設けられた第4の抵抗
(R4)と、前記制御端子に一端が接続された低抵抗値
の第5の抵抗(R5)と、該第5の抵抗の他端にコレク
タが、前記負極端子にエミッタが、前記第1のNPN形
トランジスタのコレクタにベースがそれぞれ接続された
第2のNPN形トランジスタ(Q2)と、該第2のNP
N形トランジスタのベース・エミッタ間に接続された第
6の抵抗(R6)とからなるので、ミューティング手段
を削除してもダイヤルパルスを送出することかできる。
a first resistor (R1) having a high resistance value with one end connected to the positive terminal; a collector at the other end of the first resistor; an emitter at the negative terminal; a first NPN transistor (Qr) whose bases are connected via a second resistor (R2);
a third resistor (R3) connected between the base and emitter of the NPN transistor; a switching means provided between the positive terminal and one end of the communication circuit and conductive when the hook switch is off-hook; a fourth resistor (R4) provided between the control terminal of the means and the positive terminal; a fifth resistor (R5) having a low resistance value and having one end connected to the control terminal; a second NPN transistor (Q2) having a collector connected to the other end, an emitter connected to the negative terminal, and a base connected to the collector of the first NPN transistor;
Since it consists of a sixth resistor (R6) connected between the base and emitter of an N-type transistor, dial pulses can be sent even if the muting means is omitted.

このように、ミューティング手段を削除できるので9回
路構成が簡単で部品点数が少ない。
In this way, since the muting means can be eliminated, the nine-circuit configuration is simple and the number of parts is small.

安価なダイヤルパルス供給回路を提供できる。An inexpensive dial pulse supply circuit can be provided.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例によるダイヤルパルス供給回
路の構成を示す回路図、第2図は従来のダイヤル・やル
ス送出回路の構成を示す回路図である。 10・・・局線、20・・・整流器、30・・・通話回
路。 40・・・ダイヤルIC,50・・・電力供給回路、5
1・・・定電流源、60・・・ダイヤルパルス供給回路
。 −”−’R1〜R6・・・抵抗。 Q1〜Q3 ・・・トランジスタ、C・・・コンデンサ
。 D1〜D5・・・ダイオード、HS・・・フックスイッ
チ。
FIG. 1 is a circuit diagram showing the configuration of a dial pulse supply circuit according to an embodiment of the present invention, and FIG. 2 is a circuit diagram showing the configuration of a conventional dial/pulse sending circuit. 10... Office line, 20... Rectifier, 30... Telephone circuit. 40...Dial IC, 50...Power supply circuit, 5
1... Constant current source, 60... Dial pulse supply circuit. -"-'R1~R6...Resistor. Q1~Q3...Transistor, C...Capacitor. D1~D5...Diode, HS...Hook switch.

Claims (1)

【特許請求の範囲】 1、一対の局線にフックスイッチ(HS)を介して並列
に設けられた正極/負極両端子を有する整流手段(20
)と通話回路間に設けられた少なくともキー入力に応答
してダイヤルパルスをダイヤルパルス供給手段へ出力す
るためのダイヤルパルス出力端子(DP)を持つダイヤ
ルICを有するダイヤルパルス送出回路において、前記
ダイヤルパルス供給手段は、前記正極端子に一端が接続
された高抵抗値を持つ第1の抵抗(R_1)と、該第1
の抵抗の他端にコレクタが、前記負極端子にエミッタが
、前記ダイヤルパルス出力端子に第2の抵抗(R_2)
を介してベースがそれぞれ接続された第1のNPN形ト
ランジスタ(Q_1)と、該第1のNPN形トランジス
タのベース・エミッタ間に接続された第3の抵抗(R_
3)と、前記正極端子と前記通話回路の一端間に設けら
れ、前記フックスイッチのオフフック時に導通するスイ
ッチング手段と、該スイッチング手段の制御端子と前記
正極端子間に設けられた第4の抵抗(R_4)と、前記
制御端子に一端が接続された低抵抗値の第5の抵抗(R
_5)と、該第5の抵抗の他端にコレクタが、前記負極
端子にエミッタが、前記第1のNPN形トランジスタの
コレクタにベースがそれぞれ接続された第2のNPN形
トランジスタ(Q_2)と、該第2のNPN形トランジ
スタのベース・エミッタ間に接続された第6の抵抗(R
_6)とからなるダイヤルパルス送出回路。 2、前記スイッチング手段が、前記制御端子がベースで
、エミッタが前記正極端子に、コレクタが前記通話回路
の一端にそれぞれ接続されたPNP形トランジスタ(Q
_3)である特許請求の範囲第1項記載のダイヤルパル
ス送出回路。
[Claims] 1. A rectifying means (20
) and a telephone call circuit, the dial pulse output circuit includes a dial IC having a dial pulse output terminal (DP) for outputting dial pulses to dial pulse supply means in response to at least key input. The supply means includes a first resistor (R_1) having a high resistance value and having one end connected to the positive terminal;
A collector is connected to the other end of the resistor, an emitter is connected to the negative terminal, and a second resistor (R_2) is connected to the dial pulse output terminal.
A first NPN transistor (Q_1) whose bases are connected to each other via a third resistor (R_
3), a switching means provided between the positive terminal and one end of the communication circuit and conductive when the hook switch is off-hook, and a fourth resistor provided between the control terminal of the switching means and the positive terminal ( R_4) and a fifth resistor (R_4) with a low resistance value, one end of which is connected to the control terminal.
_5), a second NPN transistor (Q_2) whose collector is connected to the other end of the fifth resistor, whose emitter is connected to the negative terminal, and whose base is connected to the collector of the first NPN transistor; a sixth resistor (R) connected between the base and emitter of the second NPN transistor;
A dial pulse sending circuit consisting of _6). 2. The switching means includes a PNP transistor (Q
_3) The dial pulse sending circuit according to claim 1.
JP25797886A 1986-10-28 1986-10-28 Dial pulse transmission circuit Pending JPS63110851A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25797886A JPS63110851A (en) 1986-10-28 1986-10-28 Dial pulse transmission circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25797886A JPS63110851A (en) 1986-10-28 1986-10-28 Dial pulse transmission circuit

Publications (1)

Publication Number Publication Date
JPS63110851A true JPS63110851A (en) 1988-05-16

Family

ID=17313848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25797886A Pending JPS63110851A (en) 1986-10-28 1986-10-28 Dial pulse transmission circuit

Country Status (1)

Country Link
JP (1) JPS63110851A (en)

Similar Documents

Publication Publication Date Title
US4899372A (en) Multi use telephone extension control circuit and device providing lockout for privacy
US4636587A (en) Electronic switch for digital telephone
JPS63110851A (en) Dial pulse transmission circuit
JPS63110853A (en) Dial pulse transmission circuit
KR790001918Y1 (en) Tone-dail generator
JPH0336859A (en) Power supply circuit for telephone set
JPS63110852A (en) Dial pulse transmission circuit
JP2538927Y2 (en) Telephone device
JPH0450787B2 (en)
KR930010278B1 (en) Dial digit storable & back-up method
US4809322A (en) Circuit arrangement for a telephone station with ground connection
KR810000765Y1 (en) Push button-type dial
JP2815623B2 (en) Telephone
KR100391885B1 (en) Subscriber interface circuit of full electronic switching system
JPS60105353A (en) Telephone-set circuit
JP2608574B2 (en) Line control circuit
JP2980777B2 (en) Terminal network controller
KR860002227Y1 (en) Home keyphone
CN2269034Y (en) Automatic alarming telephone
KR960006087Y1 (en) Dial pulse transmission circuit of facsimile
CN2293160Y (en) Theft-proof puzzle lock for telephone
WO1981000657A1 (en) Electronic tone ringer
JPS62278856A (en) Telephone set circuit
KR940008202Y1 (en) Auto-redialing circuits of a telephone
JPS5921569Y2 (en) calling circuit device