JPS629566A - Information processing system - Google Patents

Information processing system

Info

Publication number
JPS629566A
JPS629566A JP14974385A JP14974385A JPS629566A JP S629566 A JPS629566 A JP S629566A JP 14974385 A JP14974385 A JP 14974385A JP 14974385 A JP14974385 A JP 14974385A JP S629566 A JPS629566 A JP S629566A
Authority
JP
Japan
Prior art keywords
information
address
gap
storage means
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14974385A
Other languages
Japanese (ja)
Inventor
Minoru Abe
実 阿部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP14974385A priority Critical patent/JPS629566A/en
Publication of JPS629566A publication Critical patent/JPS629566A/en
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To record smoothly information and a control signal on a recording medium by storing a control signal to reproduce the information into a storage means while the address is designated and allowing a write means to read the control signal from the storage means and to record it on the recording medium. CONSTITUTION:A CPU writes a gap A4, a synchronizing pattern signal 5, a data mark 7 and a gap B8 in the storage means 21 at first before the recording. In this case, an address circuit 22 is preset to the start address of information 6, e.g., 000 and the address is incremented sequentially to the end address of the information 6, that is, up to 480. In reading the gap A4, the signal 5, the mark 7, the information 6 and the gap B8 from the means 21 at recording, the start address of the gap A4 is preset to 7BE and the address reaches 000 when it reaches the end address of the mark 7, 7FF. The means 21, according to the address of the circuit 22, outputs the gap A4, the signal 5, the mark 7, the information 6 and the gap B8 to an optical disc device 1 via a serial conversion circuit 16 to attain the smooth recording.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、例えば光デイスク装置にデータマーク等の制
御信号を書込むたごの情報処理方式に係り、特に、該制
御信号を複雑な装置等を用いることなく容易に書込める
ようにした情報処理方式に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an information processing method for writing control signals such as data marks to, for example, an optical disk device. This relates to an information processing method that allows for easy writing without using .

〔従来の技術〕[Conventional technology]

一般に、光ディスクには所望の情報と、制御信号とが記
録されており、該情報を再生する際には、上記制御信号
に基づき実行するようになっている。
Generally, desired information and control signals are recorded on an optical disc, and the reproduction of the information is performed based on the control signals.

第3図は従来技術による光デイスク装置を示す。FIG. 3 shows an optical disk device according to the prior art.

而して、図中、1は光デイスク装置で、該光デイスク装
置1は、情報を記録するための記録媒体としての光ディ
スクと、該光ディスクに情報を書込むための書込み手v
lt2と、該情報を上記光ディスクから再生するための
再生毛¥It3とを備えている。
In the figure, 1 is an optical disk device, and the optical disk device 1 includes an optical disk as a recording medium for recording information, and a writing device v for writing information on the optical disk.
lt2, and a reproduction head It3 for reproducing the information from the optical disc.

上記光ディスクに記録されるデータの配列伏態は、第4
図に示す。
The arrangement of data recorded on the optical disc is as follows:
As shown in the figure.

図中、4は記録及び再生のタイミングをとるギャップA
、5は再生時にデータをサンプリングするクロックを同
期させるための同期パターン信号をそれぞれ示す。又1
.6は情報で、7は該情報6の開始を示すデータマーク
である。8は上記ギャップA4と同様に、記録及び再生
のタイミングをとるギャップBを示す。上記同期パター
ン信号5、データマーク7は制御信号として機能する。
In the figure, 4 is a gap A that takes the timing of recording and playback.
, 5 indicate synchronization pattern signals for synchronizing clocks for sampling data during reproduction. Again 1
.. 6 is information, and 7 is a data mark indicating the start of the information 6. 8 indicates a gap B for timing recording and reproduction, similar to the above gap A4. The synchronization pattern signal 5 and data mark 7 function as control signals.

又、第3図中、9は上記光デイスク装置1を制御するた
めの光デイスク制御装置を示す。次に、該光デイスク制
御装置9の構成を示す。
Further, in FIG. 3, reference numeral 9 indicates an optical disk control device for controlling the optical disk device 1. As shown in FIG. Next, the configuration of the optical disk control device 9 will be shown.

而して、10は制御信号生成回路で、該制御信号生成回
路10は上記光ディスクに記録すべき上記同期パターン
信号5、データマーク7を生成して出力するようになっ
ている。
Reference numeral 10 denotes a control signal generation circuit, and the control signal generation circuit 10 generates and outputs the synchronization pattern signal 5 and data mark 7 to be recorded on the optical disc.

11は上記光ディスクに書込むべき情報6をアドレスを
指定して格納する記憶手段を示す。12は該記憶手段1
1にアドレス信号13を供給するアドレス回路を示す。
Reference numeral 11 indicates a storage means for storing the information 6 to be written on the optical disc by specifying an address. 12 is the storage means 1
1 shows an address circuit that supplies an address signal 13 to 1.

又、14は選択手段で、該選択手!214は、上記制御
信号生成回路10又は上記記憶手段11のいずれかを選
択するようになっている。15は、同期パターン終了信
号を示す。
Also, 14 is a selection means, and the selection move! 214 selects either the control signal generation circuit 10 or the storage means 11. 15 indicates a synchronization pattern end signal.

又、16は、上記選択手段14の後段に位置するシリア
ル変換回路で、該シリアル変換回路16は、パラレルの
データになっている上記同期パターン信号5、データマ
ーク7、及び情報6をシリアルデータ17に変換するよ
うになって−いる。上記光デイスク装置1の書込み手段
2は、上記シリアルデータ17を光ディスクに記録する
Reference numeral 16 denotes a serial conversion circuit located after the selection means 14, and the serial conversion circuit 16 converts the synchronization pattern signal 5, data mark 7, and information 6, which are parallel data, into serial data 17. It is designed to be converted into . The writing means 2 of the optical disc device 1 records the serial data 17 on the optical disc.

次に、作用について説明する。Next, the effect will be explained.

先ず、制御信号生成回路10は、第4図に示すギャップ
A4の期間は動作せず、次の期間において、同期パター
ン信号5を出力する。該同期パターン信号5は、選択手
段14を経て、光デイスク装置lに送出される。すると
、該光デイスク装置1の書込み手′&2は上記同期パタ
ーン信号5を記録する。そして、同期パターン信号5が
所定のビット数だけ終了すると、制御信号生成回路10
はデータマーク7を出力し、光デイスク装置1に送出す
る。データマーク7が所定のビット数終了すると、制御
信号生成回路10は、同期パターン終了信号15を出力
し、選択手段14が記憶手段11中の情報6を選択する
ようにする。この時、アドレス回路12が動作を開始し
、まずアドレスを情報6の先頭アドレスにし、この後、
順にアドレスをインクリメントさせる。
First, the control signal generation circuit 10 does not operate during the gap A4 period shown in FIG. 4, and outputs the synchronization pattern signal 5 during the next period. The synchronization pattern signal 5 is sent to the optical disk device l via the selection means 14. Then, the writer '&2 of the optical disk device 1 records the synchronization pattern signal 5. Then, when the synchronization pattern signal 5 ends by a predetermined number of bits, the control signal generation circuit 10
outputs the data mark 7 and sends it to the optical disc device 1. When the data mark 7 has completed a predetermined number of bits, the control signal generation circuit 10 outputs a synchronization pattern end signal 15 so that the selection means 14 selects the information 6 in the storage means 11. At this time, the address circuit 12 starts operating, first sets the address to the start address of the information 6, and then
Increment the address in sequence.

記憶手段11は、このアドレスに従って順に情報6を出
力する。
The storage means 11 outputs the information 6 in order according to this address.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

従来の光デイスク制御装置は、以上のように構成されて
いるので、同期パターン信号5、データマーク7の発生
回路が複雑となり、またこれらと光デイスクデータを切
換えるのに多くのタイミング信号を必要とするなどの問
題点があった。
Since the conventional optical disk control device is configured as described above, the generation circuit for the synchronization pattern signal 5 and the data mark 7 is complicated, and many timing signals are required to switch between these and the optical disk data. There were problems such as.

従って、本発明は上記問題点を解消すべくなされたもの
で、本発明の目的は、制御信号と情報を記録媒体に円滑
に記録できると共に、当該記録を簡単な回路構成で実現
できる情報処理方式を提供するにある。
Therefore, the present invention has been made to solve the above problems, and an object of the present invention is to provide an information processing method that can smoothly record control signals and information on a recording medium, and that can realize the recording with a simple circuit configuration. is to provide.

〔実施例〕〔Example〕

以下に、本発明の実施例を第1図及び第2図に基づき説
明する。なお、従来技術と同一構成要素には同一符号を
付して説明を省略する。
Embodiments of the present invention will be described below with reference to FIGS. 1 and 2. Note that the same components as those in the prior art are given the same reference numerals, and the description thereof will be omitted.

然るに、21は本発明に係る記憶手段で、該記憶手段2
1が従来技術における記憶手段11と相違する点は、当
該記憶手段21は情報6の他に、制御信号としての同期
パターン信号5及びデータマーク信号7を格納すること
に属る。該記憶手段21には、第2図に示すように、各
々アドレスを指定して情報6、ギャップ7.8、同期パ
ターン信号5、データマーク7が格納される。
However, 21 is a storage means according to the present invention, and the storage means 2
1 is different from the storage means 11 in the prior art in that the storage means 21 stores, in addition to the information 6, a synchronization pattern signal 5 and a data mark signal 7 as control signals. In the storage means 21, as shown in FIG. 2, information 6, gaps 7.8, synchronization pattern signals 5, and data marks 7 are stored with designated addresses.

22は上記記憶手段21にアドレス信号23を出力する
アドレス回路を示す。
Reference numeral 22 denotes an address circuit that outputs an address signal 23 to the storage means 21.

又、24は上記記憶手段21を制御する制御手段として
のCPUで、該CPU21は、上記記憶手段21にアド
レスを指定して、上記情報6、ギャップ7.8、同期パ
ターン信号5、データマーク7を格納するようになって
いる。
Further, 24 is a CPU as a control means for controlling the storage means 21, and the CPU 21 specifies an address to the storage means 21 and stores the information 6, the gap 7.8, the synchronization pattern signal 5, and the data mark 7. It is designed to store.

次に、作用について説明する。Next, the effect will be explained.

先ず、光ディスクに情報6、同期パターン信号5、デー
タマーク7、及びギャップA、 84. 8を記録する
記録動作前にあっては、CPU24は記憶手段21に第
2図に示すアドレスにより、ギャップA4、同期パター
ン信号5、データマーク7、ギャップB8を書込んでお
く。このとき、記憶手段21に情報6を書込む場合には
、アドレス回路22は、情報6の開始アドレス、例えば
第2図では○○○にプリセットされ、情報6の終了アド
レス、即ち、第2図では480まで順にインクリメント
する。
First, information 6, synchronization pattern signal 5, data mark 7, and gap A are placed on the optical disc.84. 8, the CPU 24 writes a gap A4, a synchronization pattern signal 5, a data mark 7, and a gap B8 in the storage means 21 at the addresses shown in FIG. At this time, when writing the information 6 to the storage means 21, the address circuit 22 is preset to the start address of the information 6, for example ○○○ in FIG. Then, increment sequentially up to 480.

次に、光ディスクに情報6、同期パターン信号5、デー
タマーク7、及びギャップA、B4,8を記録する記録
動作時にあって、記憶手段21からギャップA4、同期
パターン信号5、データマーク7、情報6、ギャップB
8を読出す場合には、ギャップA4の開始アドレス、例
えば第2図では7BEにプリセットされ、この後インク
リメントし、データマーク7の終了アドレス、例えば第
2図では7FFに達すると、次に情報6の開始アドレス
、例えば第2図では○○○になり、この後も順にインク
リメントし、ギャップB8の終了アドレス、例えば第2
図では482になる。アドレス回路22のアドレスのイ
ンクリメントは、シリアル変換回路16に記憶手段21
のデータを1バイト送るたびに行われる。
Next, during a recording operation to record information 6, synchronization pattern signal 5, data mark 7, and gaps A, B4, 8 on the optical disc, gap A4, synchronization pattern signal 5, data mark 7, information 6. Gap B
8, it is preset to the start address of gap A4, for example 7BE in FIG. 2, and is then incremented to reach the end address of data mark 7, for example 7FF in FIG. The start address of, for example, ○○○ in Fig. 2 is incremented sequentially, and the end address of gap B8, for example,
In the figure, it is 482. The address of the address circuit 22 is incremented by the storage means 21 in the serial conversion circuit 16.
This is done every time one byte of data is sent.

記憶手段21は、記録動作中アドレス回路22のアドレ
スに従い、ギャップA4、同期パターン信号5・、デー
タマーク7、情報6、ギャップB8・を順にシリアル変
換回路16に送出する。
The storage means 21 sequentially sends the gap A4, the synchronization pattern signal 5.times., the data mark 7, the information 6, and the gap B8.times. to the serial conversion circuit 16 according to the address of the address circuit 22 during the recording operation.

シリアル変換回路16は、記憶手段21から出力された
パラレルデータをシリアルデータに変換し、光デイスク
装置1へ出力する。
The serial conversion circuit 16 converts the parallel data output from the storage means 21 into serial data and outputs it to the optical disk device 1.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明に係る情報処理方式によれば
、記憶手段にアドレスを指定して制御信号を格納し、書
込み手段は該制御信号を上記記憶手段から読出して、記
録媒体へ記録するようにしたので、情報と制御信号は、
両者共に記憶手段に格納しておき、これらを連続して読
出すことができ、このため、従来技術の如き選択手段が
必要ないだけでなく、該選択手段を切換えるための種々
のタイミング信号も必要としない。従って、本発明にあ
っては、情報と制御信号を記録媒体に円滑に記録できる
と共にこれを簡単な回路構成で実現できる。
As explained above, according to the information processing method according to the present invention, a control signal is stored by specifying an address in the storage means, and the writing means reads out the control signal from the storage means and records it on the recording medium. , so the information and control signals are
Both can be stored in the storage means and read out continuously. Therefore, not only is there no need for selection means as in the prior art, but also various timing signals are required to switch the selection means. I don't. Therefore, according to the present invention, information and control signals can be recorded smoothly on a recording medium, and this can be realized with a simple circuit configuration.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明の一実施例による光デイスク制御装置
を用いた情報処理方式を示す構成図、第2図は、本発明
の一実施例による記憶手段の内容を示す説明図、第3図
は、従来の光デイスク制御装置を示す構成図、第4図は
、光ディスクのデータ配列の一例を示す説明図である。 1・・・・・・光デイスク装置、2・・・・・・書込み
手段、3・・・・・・再生手段、5・・・・・・同期パ
ターン信号、6・・・・・・情報、7・・・・・・デー
タマーク、21・・・・・・記憶手段。 代理人  大音 増雄(ほか2名) 第1図 a2 図 第3図 第4図 手続補正書(自発 2、発明の名称 情報処理方式 3、補正をする者 事件との関係 特許出願人 住 所     東京都千代田区丸の内二丁目2番3号
名 称  (601)三菱電機株式会社代表者志岐守哉 4、代理人 5、補正の対象 発明の詳細な説明の欄。 6、補正の内容 (1)明細書第7頁第5行目、第17行目「○O○」と
あるのをro 00Jと補正する。 以上
FIG. 1 is a block diagram showing an information processing system using an optical disk control device according to an embodiment of the present invention, FIG. 2 is an explanatory diagram showing the contents of a storage means according to an embodiment of the present invention, and FIG. This figure is a block diagram showing a conventional optical disk control device, and FIG. 4 is an explanatory diagram showing an example of the data arrangement of an optical disk. DESCRIPTION OF SYMBOLS 1... Optical disk device, 2... Writing means, 3... Reproducing means, 5... Synchronization pattern signal, 6... Information , 7...data mark, 21... storage means. Agent Masuo Oone (and 2 others) Figure 1 a2 Figure 3 Figure 4 Procedural amendment (spontaneous 2, name information processing method of invention 3, relationship with the case of the person making the amendment Patent applicant address Tokyo 2-2-3 Marunouchi, Chiyoda-ku, Tokyo Name (601) Mitsubishi Electric Co., Ltd. Representative Moriya Shiki 4, Agent 5 Column for detailed explanation of the invention subject to the amendment. 6. Contents of the amendment (1) Details 7th page, lines 5 and 17, "○O○" is corrected to ro 00J.

Claims (1)

【特許請求の範囲】 情報をアドレスを指定して格納する記憶手段と、上記情
報と制御信号とが所定配置関係に記録される記録媒体と
、上記情報を上記記憶手段から読出し、且つ該情報を上
記記録媒体に記録する書込み手段と、該記録媒体に記録
されている情報を再生する再生手段とを備え、該再生手
段は上記制御信号に基づき上記情報を再生するようにし
てなる情報処理方式において、 上記制御信号を上記記憶手段にアドレスを指定して格納
し、上記書込み手段は該制御信号を上記記憶手段から読
出して上記記録媒体に記録するようにしたことを特徴と
する情報処理方式。
[Scope of Claims] A storage means for storing information by specifying an address; a recording medium on which the information and control signals are recorded in a predetermined arrangement relationship; and a storage means for reading the information from the storage means and storing the information. An information processing method comprising a writing means for recording on the recording medium and a reproducing means for reproducing the information recorded on the recording medium, the reproducing means reproducing the information based on the control signal. An information processing system, characterized in that the control signal is stored in the storage means by specifying an address, and the writing means reads the control signal from the storage means and records it on the recording medium.
JP14974385A 1985-07-08 1985-07-08 Information processing system Pending JPS629566A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14974385A JPS629566A (en) 1985-07-08 1985-07-08 Information processing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14974385A JPS629566A (en) 1985-07-08 1985-07-08 Information processing system

Publications (1)

Publication Number Publication Date
JPS629566A true JPS629566A (en) 1987-01-17

Family

ID=15481809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14974385A Pending JPS629566A (en) 1985-07-08 1985-07-08 Information processing system

Country Status (1)

Country Link
JP (1) JPS629566A (en)

Similar Documents

Publication Publication Date Title
KR900006566B1 (en) Pcm signal recording and reproducing apparatus
DE3485541D1 (en) DEVICE FOR DISK PLAYBACK.
DE69133091T2 (en) Plattenauszeichnungs- / reproducing apparatus
JPH0232704B2 (en)
MY117460A (en) Method and apparatus for writing a clock track on a storage medium
KR870003660A (en) Image memory control device of video signal reproduction system
JPS62243490A (en) Method and apparatus for video editing and processing
JPS629566A (en) Information processing system
JPH0690853B2 (en) Digital signal time base corrector
JP3045339B2 (en) Magnetic tape playback device
JPH0583985B2 (en)
JP2823033B2 (en) Recording device
JP2789656B2 (en) Audio digital signal recording and playback device
JP3811990B2 (en) Information storage medium and playback apparatus
JPS6128290Y2 (en)
JP2785521B2 (en) Playback device
JPS6278779A (en) Recording and reproducing device for pcm signal
JPS6370966A (en) Digital recording and reproducing device
JPH07113809B2 (en) Learning device
JP2000306366A (en) Signal processor and editing system
JPH0782713B2 (en) PCM signal recording / reproducing apparatus and reproducing apparatus
JPH0588474B2 (en)
JPH0568033B2 (en)
JPH0528640A (en) Information reproducing device
JPH0782712B2 (en) Digital signal recording / reproducing device