JPS6247578A - Analog display timepiece - Google Patents

Analog display timepiece

Info

Publication number
JPS6247578A
JPS6247578A JP18807685A JP18807685A JPS6247578A JP S6247578 A JPS6247578 A JP S6247578A JP 18807685 A JP18807685 A JP 18807685A JP 18807685 A JP18807685 A JP 18807685A JP S6247578 A JPS6247578 A JP S6247578A
Authority
JP
Japan
Prior art keywords
segment
signal
common electrode
lighting
drive circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18807685A
Other languages
Japanese (ja)
Inventor
Mitsuru Kuramochi
充 倉持
Nobuyuki Kodera
伸行 小寺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rhythm Watch Co Ltd
Original Assignee
Rhythm Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rhythm Watch Co Ltd filed Critical Rhythm Watch Co Ltd
Priority to JP18807685A priority Critical patent/JPS6247578A/en
Publication of JPS6247578A publication Critical patent/JPS6247578A/en
Pending legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)

Abstract

PURPOSE:To execute a stable display without deteriorating the visibility and luminance even if the number of splits of a common electrode is increased, by providing a lighting signal outputting circuit, a segment driving circuit, a common electrode driving circuit, etc. CONSTITUTION:Segment electrodes S of the outside peripheral side and the inside peripheral side form a pair and placed radially so as to be opposed to a sector-shaped common electrode G which has divided a circle into six parts. Also, a ternary ring counter 6 inputs and counts a signal from a frequency dividing circuit 4, and outputs a second lighting signal D1, a minute lighting signal D2, and an hour lighting signal D3 successively and repeatedly. Also, in accordance with an output state of 60-scale ring counters 8, 10 and 14, segment driving circuits 16, 18 and 20, and common electrode driving circuits 22, 24 and 26 select the segment electrode S and the common electrode G of a position conforming with second, minute and hour of the time, respectively, and by supplying the lighting signals D1, D2 and D3 outputted successively to them, the time is displayed by lighting the segment in order of second, minute and hour.

Description

【発明の詳細な説明】 (a)産業上の利用分野 本発明は、60本のセグメントを放射状に配置し、その
中の所定のセグメントを点灯させることにより時針・分
針・秒針などに似せて時刻を表示するアナログ表示式の
電子時計の改良に関するものであり、特にその輝度及び
視認性を向上させたものに関する。
DETAILED DESCRIPTION OF THE INVENTION (a) Industrial field of application The present invention is capable of displaying time by arranging 60 segments radially and lighting up predetermined segments among them to resemble an hour hand, a minute hand, a second hand, etc. The present invention relates to an improvement of an analog display type electronic timepiece that displays , and in particular to one that improves its brightness and visibility.

(b)従来技術 従来のこの種のアナログ表示時計としては、特開昭54
−125071号公報、特開昭55−104714号公
報及び特開昭55−155285号公報にそれぞれ開示
されているようなものがあった・ これらの時計は、セグメントを円上に放射状に配置し、
時刻をアナログ表示するものである。これらの装置に共
通することは、いずれも独立したセグメント電極を減ら
すために、共通電極を複数に分割すると共にセグメント
電極を信組かに接続して分け、共通電極に順次信号を印
加して能動状態にすると同時にセグメント電極にも対応
する信号を順次印加して点灯するものである。
(b) Prior art A conventional analog display clock of this type was published in Japanese Patent Application Laid-open No. 54
There were clocks such as those disclosed in Japanese Patent Application Laid-open No. 125071, Japanese Patent Application Laid-open No. 55-104714, and Japanese Patent Application Laid-open No. 155285-1985. These watches had segments arranged radially on a circle,
It displays the time in analog form. What all of these devices have in common is that in order to reduce the number of independent segment electrodes, the common electrode is divided into multiple parts, and the segment electrodes are connected to wires to separate them, and signals are sequentially applied to the common electrode to activate it. At the same time, corresponding signals are sequentially applied to the segment electrodes to turn them on.

この従来例の円形をなすセグメント電極Sと共通電極C
の概略を図示すると第11図に示すようになる。
Segment electrodes S and common electrode C forming a circle in this conventional example
The outline of this is shown in FIG. 11.

このように配置すれば、共通電極C1個に対して12本
のセグメント電極Sを配置する場合に比べて極端にセグ
メント電極Sの数を減らすことができる。
With this arrangement, the number of segment electrodes S can be significantly reduced compared to the case where 12 segment electrodes S are arranged for one common electrode C.

このような従来例において、第11図に示すように、セ
グメントSEa、SE4.SE、を点灯するためには、
第12図に示すような信号をそれぞれ共通電極Cとセグ
メント電極Sに印加することが必要である。この共通電
極Cに印加される信号C1〜C4がHレベルのときにそ
の共通電極Cが能動状態にあり、このときにセグメント
電極Sに印加される信号81〜S3がHレベルになると
そのセグメントが点灯する。図からも明らかなように、
セグメントは共通電極Cが順次能動状態になることから
順次点灯することになり、4つの共通電極Cが1通り能
動状態になることを1サイクルとしてこれを繰り返すこ
とにより、同時に3本のセグメンIへSE、、SE、、
SE6が点灯しているように見せている。
In such a conventional example, as shown in FIG. 11, segments SEa, SE4 . To light up SE,
It is necessary to apply signals as shown in FIG. 12 to the common electrode C and the segment electrode S, respectively. When the signals C1 to C4 applied to the common electrode C are at H level, the common electrode C is in an active state, and when the signals 81 to S3 applied to the segment electrode S at this time are at H level, the segment is activated. Light. As is clear from the figure,
The segments are turned on sequentially as the common electrodes C become active one after another, and by repeating this cycle, each cycle of four common electrodes C becomes active, three segments I are turned on at the same time. SE,,SE,,
It makes it look like SE6 is on.

(c)発明が解決しようとする問題点 上記従来例においては、1つのセグメントが点灯してい
る時間は、1サイクルの1/4、即ち1つの共通電極C
に印加される信号のパルス巾に等しいので、共通電極の
分割数が増加すればするほど短くなるという問題点があ
った。
(c) Problems to be Solved by the Invention In the above conventional example, the time during which one segment is lit is 1/4 of one cycle, that is, one common electrode C
Since the pulse width is equal to the pulse width of the signal applied to the common electrode, there is a problem that the width becomes shorter as the number of divisions of the common electrode increases.

このように1つのセグメントを点灯する時間が短くなる
と、FL表示(発光表示)の場合には輝度が低下し、L
CD表示(受光表示)の場合には表示が薄くなって視認
性が低下するという問題が生じた。
In this way, when the time for lighting one segment becomes shorter, the brightness decreases in the case of FL display (light emitting display), and L
In the case of CD display (light-receiving display), a problem arose in that the display became thin and visibility decreased.

(d)問題点を解決するための手段 本発明は、複数個のセグメント電極と、このセグメント
電極に対向して設けられ複数個に分割された共通電極と
、時刻計時カウンタとを有するアナログ表示時計におい
て、一定時間毎に分点灯信号及び時点灯信号を順次繰り
返し出力する点灯信号出力回路と、時刻計時カウンタの
出力により点灯すべきセグメントを選択して各点灯信号
を供給するセグメント駆動回路と、点灯すべきセグメン
トに対応する共通電極を選択して各点灯信号を供給する
共通電極駆動回路と、を設けたアナログ表示時計を提供
することにより、前記従来例の問題点を解決するもので
ある。
(d) Means for Solving the Problems The present invention provides an analog display timepiece having a plurality of segment electrodes, a common electrode provided opposite to the segment electrodes and divided into a plurality of pieces, and a time counter. , a lighting signal output circuit that sequentially repeatedly outputs a minute lighting signal and an hour lighting signal at regular intervals; a segment drive circuit that selects a segment to be lit based on the output of a time counter and supplies each lighting signal; The problem of the conventional example is solved by providing an analog display clock equipped with a common electrode drive circuit that selects the common electrode corresponding to the segment to be set and supplies each lighting signal.

(e)実施例 以下図面に基づいて本発明の一実施例を説明する。(e) Examples An embodiment of the present invention will be described below based on the drawings.

第9図は本発明の一実施例に係るアナログ表示時計の共
通電極Gとセグメント電極Sを示す図である。
FIG. 9 is a diagram showing a common electrode G and a segment electrode S of an analog display timepiece according to an embodiment of the present invention.

共通電極Gは、円を6つに分割した扇形をなす共通電極
00〜G、から構成されている。
The common electrode G is composed of common electrodes 00 to G, each of which has a fan shape obtained by dividing a circle into six parts.

この共通電極G。−05にそれぞれ対向するように外周
側のセグメント電極S0゜〜SQ9と内周側のセグメン
ト電極S。□〜StSがそれぞれ対になって放射状に配
置されている。
This common electrode G. -05, segment electrodes S0° to SQ9 on the outer circumferential side and segment electrodes S on the inner circumferential side, respectively. □ to StS are arranged radially in pairs.

各共通電極G0〜G5にはそれぞれセグメント電極S。Each of the common electrodes G0 to G5 includes a segment electrode S.

、、+So、とS11.〜S□、が対向し、そのセグメ
ント電極S。o ”−S n sと51o−S□、はそ
れぞれ対向するセグメント電極毎に接続されており、外
周側、内周側共に10組に別れている。本実施例におけ
るセグメント電極Sを接続する接続線は、表示板の裏面
に引き回されており、表示板に設けられているスルーホ
ールを介して各セグメント電極Sに接続されている。
, , +So, and S11. ~S□, is opposed to its segment electrode S. o ”-S n s and 51o-S□ are connected to each opposing segment electrode, and are divided into 10 groups on both the outer circumferential side and the inner circumferential side. Connections for connecting the segment electrodes S in this embodiment The wires are routed around the back surface of the display board and are connected to each segment electrode S via through holes provided in the display board.

本実施例において時桁を表示する場合には内周側のセグ
メント電極S工。〜si9のみを使用して短針のように
表示し、分桁と秒桁を表示する場合には外周側のセグメ
ント電極S。o−5os及びS工。〜S□、を使用して
長針のように表示している。
In this embodiment, when displaying hour digits, the segment electrode S on the inner circumferential side is used. ~ When displaying like an hour hand using only si9 and displaying minute digits and second digits, segment electrode S on the outer circumferential side. o-5os and S engineering. ~S□, is used to display it like a long hand.

第1図は本発明の一実施例に係るアナログ表示時計の回
路構成を示す図である。
FIG. 1 is a diagram showing a circuit configuration of an analog display timepiece according to an embodiment of the present invention.

2は基準信号を出力する発振器、4は基準信号を適宜分
周する分周回路である。
2 is an oscillator that outputs a reference signal, and 4 is a frequency dividing circuit that divides the frequency of the reference signal as appropriate.

6は分周回路4からの信号を入力してカウントし、順次
繰り返して秒点灯信号D1、分点灯信号D2、時点灯信
号り、を出力する3進リングヵウン夕である。
Reference numeral 6 designates a ternary ring counter which inputs and counts the signal from the frequency dividing circuit 4, and sequentially outputs a second lighting signal D1, a minute lighting signal D2, and an hour lighting signal R.

8は分周回路4からの11(Z信号を入力してカウント
する60進リングカウンタ、1oは6o進リングカウン
タ8が1分に1回出力するパルスを入力してカウントす
る60進リングカウンタ、12は60進リングカウンタ
8が出力する前記パルスを入力してカウントする12進
カウンタ、14は12進カウンタ12が12分に1回出
力するパルスを入力してカウントする60進リングカウ
ンタである。これらのカウンタ8〜14が時刻を計時す
る時刻計時カウンタであり、60進リングカウンタ8.
10.14はそれぞれ秒・分・時をカウントしている。
8 is a sexagesimal ring counter that inputs 11 (Z signal and counts) from the frequency dividing circuit 4, and 1o is a sexagesimal ring counter that inputs and counts the pulses that the hexagonal ring counter 8 outputs once per minute. 12 is a 12-decimal counter that inputs and counts the pulses output by the 12-decimal ring counter 8, and 14 is a 60-decimal ring counter that inputs and counts the pulses that the 12-decimal counter 12 outputs once every 12 minutes. These counters 8 to 14 are time counters that measure time, and the sexagesimal ring counters 8.
10.14 counts seconds, minutes, and hours, respectively.

16は秒セグメント駆動回路であり、60進リングカウ
ンタ8のカウント値を示す信号Aと3進リングカウンタ
6からの秒点灯信号D1を入力し、60進リングカウン
タ8の出力信号Aに従って点灯するセグメントを選択し
、このセグメントのセグメント電極Sに秒点灯信号り工
が発生する信号Jを供給する。
Reference numeral 16 denotes a second segment drive circuit, which inputs the signal A indicating the count value of the sexagesimal ring counter 8 and the second lighting signal D1 from the ternary ring counter 6, and lights up the segment according to the output signal A of the sexagesimal ring counter 8. is selected, and a signal J generated by a second lighting signal generator is supplied to the segment electrode S of this segment.

18は分セグメント駆動回路であり、60進リングカウ
ンタ10のカウント値を示す信号Bと3進リングカウン
タ6からの分点可信号D2を入力し、60進リングカウ
ンタ10の出力信号Bに従って点灯するセグメントを選
択し、このセグメントのセグメント電極Sに分点可信号
D2が発生する信号Kを供給する。
Reference numeral 18 denotes a minute segment drive circuit which inputs the signal B indicating the count value of the sexagesimal ring counter 10 and the minute point enable signal D2 from the ternary ring counter 6, and lights up according to the output signal B of the sexagesimal ring counter 10. A segment is selected, and a signal K that generates an equinox enable signal D2 is supplied to the segment electrode S of this segment.

20は時セグメント駆動回路であり、60進リングカウ
ンタ14のカウント値を示す信号Cと3進リングカウン
タ6からの時点灯信号り、を入力し2.60進リングカ
ウンタ14の出力信号Cに従って点灯するセグメントを
選択し、このセグメントのセグメント電極Sに時点灯信
号D3が発生する信号りを供給する。
20 is an hour segment drive circuit which inputs a signal C indicating the count value of the sexagesimal ring counter 14 and an hour lighting signal from the ternary ring counter 6, and lights up according to the output signal C of the sexagesimal ring counter 14. The segment electrode S of this segment is supplied with a signal that generates the lighting signal D3.

22は秒共通電極駆動回路であり、信号Aと秒点灯信号
D1を入力し、信号Aに従って点灯するセグメントに対
向する共通電極Gを選択し、この共通電極Gに秒点灯信
号D□が発生する信号Eを供給する。
Reference numeral 22 denotes a second common electrode drive circuit, which inputs the signal A and the second lighting signal D1, selects the common electrode G opposite to the segment to be lit according to the signal A, and generates the second lighting signal D□ in this common electrode G. Supply signal E.

24は分共通電極駆動回路であり、信号Bと分点可信号
D2を入力し、信号Bに従って点灯するセグメントに対
向する共通電極Gを選択し、この共通電極Gに分点可信
号D2が発生する信号Fを供給する。
24 is a common electrode drive circuit which inputs the signal B and the equinox enable signal D2, selects the common electrode G opposite to the segment to be lit according to the signal B, and generates the equinox enable signal D2 on this common electrode G. A signal F is supplied.

26は時共通電極駆動回路であり、信号Cと時点灯信号
D3を入力し、信号Cに従って点灯するセグメン1〜に
対応する共通電極Gを選択し、この共通電極Gに時点灯
信号D3が発生する信号Hを供給する。
Reference numeral 26 denotes a time common electrode drive circuit, which inputs the signal C and the time lighting signal D3, selects the common electrode G corresponding to the segment 1 to lighted according to the signal C, and generates the time lighting signal D3 in this common electrode G. A signal H is supplied.

28は秒共通電極駆動回路22、分共通電極駆動回路2
4及び時共通電極駆動回路26の出力信号E、F、Hを
入力して共通電極Gに信号gを印加するオア回路である
28 is a second common electrode drive circuit 22 and a minute common electrode drive circuit 2.
This is an OR circuit which inputs the output signals E, F, and H of the common electrode drive circuit 26 and applies the signal g to the common electrode G.

上記構成からなるアナログ表示時計においては、60進
リングカウンタ8.10.14の出力状態に応じてセグ
メント駆動回路16,18.20及び共通電極駆動回路
22.24.26がそれぞれ時刻の秒・分・時に合致す
る位置のセグメント電極Sと共通電極Gを選択し、それ
らに順次出力される点灯信号Di、D2、D3を供給す
ることにより、秒・分・時の順にセグメントを点灯させ
て時刻を表示するものである。
In the analog display clock having the above configuration, the segment drive circuits 16, 18.20 and the common electrode drive circuit 22, 24, 26 control the seconds and minutes of the time, respectively, according to the output state of the sexagesimal ring counter 8.10.14. - By selecting the segment electrode S and common electrode G at positions that match the time and supplying the lighting signals Di, D2, and D3 that are sequentially output to them, the segments are lit in the order of seconds, minutes, and hours to tell the time. It is to be displayed.

第2図は秒セグメント駆動回路16の詳細な回路を示す
図である。尚、分セグメント駆動回路18及び時セグメ
ント駆動回路20も秒セグメント駆動回路16と同一の
構成からなるものであるため、その入出力信号D2、D
3、B(BOO−BS9) 、 C(Coo−Cs5)
 −K(Ko−に9) 、L (La−Ls)のみを括
弧内に示している。
FIG. 2 is a diagram showing a detailed circuit of the second segment drive circuit 16. Incidentally, since the minute segment drive circuit 18 and the hour segment drive circuit 20 also have the same configuration as the second segment drive circuit 16, their input/output signals D2, D
3, B (BOO-BS9), C (Coo-Cs5)
Only -K (Ko- to 9) and L (La-Ls) are shown in parentheses.

30〜48はオアゲートであり、それぞれ60進リング
カウンタ8の出力信号A (Aoo〜A5.)をAn、
−An、(n=O〜5)の順に6つずつ入力している。
30 to 48 are OR gates, and output signals A (Aoo to A5.) of the sexagesimal ring counter 8 to An,
-An and (n=O to 5) are entered six times in this order.

50〜68はアンドゲートであり、それぞわオアゲート
30〜48の出力信号をその一入力端に入力し、信号D
工を他の入力端に入力し、信号J。
50 to 68 are AND gates, each of which inputs the output signals of OR gates 30 to 48 to one input terminal, and receives a signal D.
signal J to the other input terminal.

〜Jgを出力する。~ Output Jg.

このアンドゲート50〜68の出力信−号J。〜J、を
直接セグメント電極Sに印加しても良いが。
Output signal J of these AND gates 50-68. ~J, may be applied directly to the segment electrodes S.

本実施例においては時桁表示のみ第9図に示す外周側の
セグメント電極S。。”−3o、を使用しないため、第
3図に示す振分回路70〜88を介してセグメント電極
Sに点灯信号を印加している。この振分回路70〜88
は、すべて同一構成をなし、セグメント駆動回路16.
18.20の各出力信号J。−Jg、K0〜に3、L0
〜L9をそれぞれ順に入力している。入力した信号J。
In this embodiment, only the hour digits are displayed on the segment electrode S on the outer circumferential side shown in FIG. . Since "-3o" is not used, a lighting signal is applied to the segment electrodes S through distribution circuits 70 to 88 shown in FIG. 3.These distribution circuits 70 to 88
all have the same configuration, and the segment drive circuits 16.
18.20 each output signal J. -Jg, K0 ~ 3, L0
-L9 are input in order. Input signal J.

−J、は、ダイオード90及び92を介してセグメント
電極311111〜S□、に印加され、信号に0〜に9
はダイオード94及び92を介してセグメント電極S0
゜〜Si9に印加され、信号し。−Lgはダイオード9
6を介してセグメント電極S1゜〜S19のみに印加さ
れる。
-J is applied to the segment electrodes 311111 to S□ through diodes 90 and 92, and the signal is 0 to 9.
is connected to segment electrode S0 via diodes 94 and 92.
゜ ~ applied to Si9 and signals. -Lg is diode 9
6 to only the segment electrodes S1° to S19.

第4図は秒共通電極駆動回路22の詳細な回路を示す図
である。尚、公共通電VA駆動回路24及び時共通電極
駆動回路26も秒共通電極駆動回路22と同一の構成か
らなるものであるため、その入出力信号D2、D3、B
(Boo〜Bs5) 、 C(Co。
FIG. 4 is a diagram showing a detailed circuit of the second common electrode drive circuit 22. Incidentally, since the public voltage VA drive circuit 24 and the hour common electrode drive circuit 26 have the same configuration as the second common electrode drive circuit 22, their input/output signals D2, D3, and B
(Boo~Bs5), C(Co.

〜Cs5) −F (Fo−Fs) 、H(Hs−Hs
)のみを括弧内に示している。
~Cs5) -F (Fo-Fs), H(Hs-Hs
) are shown in parentheses.

98〜108はオアゲートであり、それぞれ信号A。(
1”−A 5−3を順次10ずつ入力している。
98 to 108 are OR gates, each with a signal A. (
1"-A 5-3 are inputted in sequence 10 at a time.

110〜120はアンドゲートであり、それぞれオアゲ
ート98〜108の出力信号をその一入力端に入力し、
信号D□を他の入力端に入力し、信号E。〜E、を出力
する。
110 to 120 are AND gates, each of which inputs the output signal of the OR gates 98 to 108 to one input terminal;
Input signal D□ to the other input terminal, and input signal E. ~E, is output.

第5図はオア回路28の詳細な構成を示す図である。こ
のオア回路28は6つのオアゲート122〜132から
構成されており、上記秒・分・時共通電極駆動回路22
.24.26の出力信号E。
FIG. 5 is a diagram showing the detailed configuration of the OR circuit 28. This OR circuit 28 is composed of six OR gates 122 to 132, and includes the second/minute/hour common electrode drive circuit 22.
.. 24.26 output signal E.

〜E5、F0〜F5、H0〜H6をそれぞれ順に入力し
、共通電極G。−G、に印加される信号g o −g 
sを出力する。
~E5, F0~F5, and H0~H6 are input in order, respectively, and the common electrode G. -G, the signal applied to g o -g
Outputs s.

次に第6図乃至第8図に示すタイムチャートを用いて本
実施例におけるアナログ表示時計の動作を説明する。尚
、説明上タイムチャートは10時10分30秒から31
秒に変化する状態を示している。
Next, the operation of the analog display clock in this embodiment will be explained using the time charts shown in FIGS. 6 to 8. For the purpose of explanation, the time chart is from 10:10:30 to 31
It shows a state that changes in seconds.

本例のように、時刻が10時10分30秒であると、時
刻をカウントしている6o進リングカウンタ8.10.
14(第1図)の各出力信号A、B、Cのうち30秒を
示す信号A 3 oと、10分を示す信号B1oと、1
0時を示す信号C9゜がそれぞれHレベルになっている
As in this example, when the time is 10:10:30, the hexadecimal ring counter 8.10.
14 (Fig. 1), a signal A3o indicating 30 seconds, a signal B1o indicating 10 minutes, and 1
Signal C9° indicating 0 o'clock is at H level.

この信号A 3 (1がHレベルであると、第2図に示
す秒セグメント駆動回路16のオアゲート30の出力信
号がHレベルになっており、これによりアントゲ−)−
50が開状態になっている。このアンドゲート50には
信号D工も印加されているので、その出力信号J。には
信号D1が発生する。
When this signal A3 (1) is at H level, the output signal of the OR gate 30 of the second segment drive circuit 16 shown in FIG.
50 is in the open state. Since the signal D is also applied to this AND gate 50, its output signal J. A signal D1 is generated.

また、これと同じように信号B工。がHレベルであると
、分セグメント駆動回路18のオアゲート3’Oの出力
信号がHレベルになっており、これによりアンドゲート
50が開状態になって出力信号に、に信号D2が発生す
る。
Also, similar to this, there is a signal B engineer. When D is at H level, the output signal of OR gate 3'O of minute segment drive circuit 18 is at H level, which opens AND gate 50 and generates signal D2 as an output signal.

さらに、同様にして、信号C5゜がHレベルであると、
時セグメント駆動回路20のオアゲート30の出力信号
がHレベルになっており、これによりアンドゲート50
の出力信号L0に信号D3が発生する。この信号J。、
Koは、振分回路70(第3図)を介してセグメント電
極S。0とS□。に印加され、信号り。はセグメント電
極S 10に印加される。
Furthermore, in the same way, if the signal C5° is at H level,
When the output signal of the OR gate 30 of the segment drive circuit 20 is at H level, the AND gate 50
A signal D3 is generated as the output signal L0 of the . This signal J. ,
Ko is connected to the segment electrode S via a distribution circuit 70 (FIG. 3). 0 and S□. is applied to the signal. is applied to segment electrode S10.

前記信号D工、D2、D、は順次パルスが発生する信号
であるため、セグメント駆動回路16.18.20の出
力信号J。、 Ko、 Loにもこれと同じく順次パル
スが発生する。従って、この信号J。。
Since the signals D, D2, and D are signals in which pulses are generated sequentially, they are the output signals J of the segment drive circuits 16, 18, and 20. Similarly, pulses are generated sequentially in , Ko, and Lo. Therefore, this signal J. .

Ko、L、は順次セグメント電極S。OとS□。に印加
されることになる。
Ko, L, are segment electrodes S in sequence. O and S□. will be applied to

一方、これと同時に信号A。、B工。、c5oはそれぞ
れ共通電極駆動回路22.24.26にも印加されてい
る。
Meanwhile, at the same time, signal A. , B Engineering. , c5o are also applied to common electrode drive circuits 22, 24, and 26, respectively.

信号A 36がHレベルであると、第4図に示す秒共通
電極駆動回路22のオアゲート104の出方信号がHレ
ベルになっており、これによりアンドゲート116が開
状態になっている。このアンドゲート116には信号D
□も印加されており、その出力信号E3には信号D□が
発生する。
When the signal A 36 is at the H level, the output signal of the OR gate 104 of the second common electrode drive circuit 22 shown in FIG. 4 is at the H level, so that the AND gate 116 is in an open state. This AND gate 116 has a signal D
□ is also applied, and a signal D□ is generated as the output signal E3.

また、同様にして、信号B工。がHレベルであると、分
共通′貨極駆動回路24のオアゲー1−100の出力信
号がHレベルになっており、これによってアン1〜ゲー
ト112の出力信号F工に信号D2が発生する。
Also, in the same way, signal B engineer. When is at the H level, the output signal of the OR game 1-100 of the common pole drive circuit 24 is at the H level, thereby generating the signal D2 at the output signal F of the gates 1 to 112.

さらに、こわと同様にして、信号C5oがHレベルであ
ると、時共通電極駆動回路26のオアゲート108の出
力信号がHレベルになっており、これによってアントゲ
−1−120の出力信号H6に信号り、が発生する。
Furthermore, in the same manner as in the case of stiffness, when the signal C5o is at the H level, the output signal of the OR gate 108 of the common electrode drive circuit 26 is at the H level. , occurs.

この信号E3.F、、H9はそれぞれオアゲート128
.124.132を介して順次その出力信号g31g□
、g5に発生し、それぞれ共通電極Gj、G1、Gsに
印加される。
This signal E3. F, , H9 are each or gate 128
.. Its output signal g31g□ sequentially via 124.132
, g5 and are applied to the common electrodes Gj, G1, and Gs, respectively.

この結果、信号D□にパルスが発生してHレベルになる
と、信号S。Q+ Stoと信号g3が共にHレベルに
なり、第10図に示すように、セグメントSE、oが点
灯する。
As a result, when the signal D□ generates a pulse and becomes H level, the signal S. Q+ Sto and signal g3 both go to H level, and as shown in FIG. 10, segments SE and o light up.

次に信号D2にパルスが発生してHレベルになると、信
号S。Q+ s□。と信号g工が共にHレベルになり、
第10図に示すように、セグメンhSEよ。
Next, when the signal D2 generates a pulse and becomes H level, the signal S. Q+ s□. and signal g are both at H level,
As shown in FIG. 10, segment hSE.

が点灯する。lights up.

さらに次に信号D3にパルスが発生してHレベルになる
と、信号S filと信号g、が共にHレベルになり、
第10図に示すように、セグメントSE5゜がセグメン
ト電極310の部分だけ点灯する。
Furthermore, when a pulse is generated in the signal D3 and becomes H level, both the signal S fil and the signal g become H level,
As shown in FIG. 10, only the segment electrode 310 of segment SE5° is lit.

このように、セグメントSE、。、SE、、、SE、。Thus, segment SE,. ,SE,,,SE,.

が順次点灯して、10時10分30秒を表わす。will light up one after another to indicate the time of 10:10:30.

このセグメン1〜5E3o、SE□。、5E5oの点灯
状態を1/25秒以上等の速さで切り換えることにより
セグメントSE、o、SE工。、SE、。が同時に点灯
しているように見せることができる。この切り換え時間
は、3進リングカウンタ6(第1図)の入力信号の周期
を変えて信号D1、D2、D3の切り換えタイミングを
変えることにより調整することができる。
This segment 1-5E3o, SE□. , 5E5o at a speed of 1/25 seconds or more, segments SE, o, and SE are constructed. ,SE,. It can be made to appear as if both are lit at the same time. This switching time can be adjusted by changing the period of the input signal of the ternary ring counter 6 (FIG. 1) and changing the switching timing of the signals D1, D2, and D3.

次に、秒桁が30秒から31秒に換わり、60進リング
カウンタ8の31秒を示す出力信号A3□が信号A、。
Next, the seconds digit changes from 30 seconds to 31 seconds, and the output signal A3□ indicating 31 seconds of the sexagesimal ring counter 8 becomes signal A.

に代わって1丁レベルになると、第2図に示す秒セグメ
ント駆動回路16のオアゲート32の出力信号がHレベ
ルになり、これによってアンドゲート52が開状態にな
ってその出力信号J□に信号D工が発生する。この信号
J、は、振分回路72(第3図)を介してセグメント電
極S。いS工□に供給される。
When the output signal of the OR gate 32 of the second segment drive circuit 16 shown in FIG. 2 becomes the H level instead, the AND gate 52 becomes open and the output signal J construction will occur. This signal J is sent to the segment electrode S via a distribution circuit 72 (FIG. 3). Supplied to S-engineer □.

一方、信号A3oに代わって信号A3.がHレベルにな
っても、秒共通電極駆動回路22のオアゲート104の
出力信号の状態は変わらず、アンドゲート116の出力
信号E3には信号D工が発生する。
On the other hand, the signal A3. Even if the signal becomes H level, the state of the output signal of the OR gate 104 of the second common electrode drive circuit 22 remains unchanged, and a signal D is generated in the output signal E3 of the AND gate 116.

このため、オアゲート128の出力信号g、にはこの信
号E、が発生し、共通電極G3には引き続き信号g3が
印加される。
Therefore, this signal E is generated as the output signal g of the OR gate 128, and the signal g3 is continuously applied to the common electrode G3.

この結果、セグメント電極S。0、S ilと共通電極
G3に同時にHレベルになる信号S。いSlいg3が供
給され、セグメントSE、oに代わってセグメントSE
3□(第10図)が点灯する。
As a result, the segment electrode S. 0, the signal S that becomes H level at the same time on S il and the common electrode G3. Slg3 is supplied and segment SE replaces segment SE, o.
3□ (Figure 10) lights up.

同様にして秒だけでなく時・分も変わると、セグメント
駆動回路16〜20と共通電極駆動回路22〜26によ
り時刻の時・分・秒に応じたセグメントに対応するセグ
メント電極Sと共通電極Gを選択して点灯信号を供給し
て秒・分・時の順にセグメントを点灯させて時刻を表示
する。
Similarly, when not only the seconds but also the hours and minutes change, the segment drive circuits 16 to 20 and the common electrode drive circuits 22 to 26 cause the segment electrodes S and common electrodes G to correspond to the segments according to the hours, minutes, and seconds of the time. Select and supply a lighting signal to display the time by lighting the segments in the order of seconds, minutes, and hours.

本実施例においては、時・分・秒を表示したが、勿論時
・分のみの表示にも応用できる。
In this embodiment, hours, minutes, and seconds are displayed, but of course the display can also be applied to display only hours and minutes.

(f)発明の効果 本発明によれば、共通電極の分割数に関係なく、時・分
などの各指針の表示を順次繰り返して点灯しているので
、各セグメント1つの点灯時間は一定であるため、視認
性・輝度を向上させ、共通電極の分割数を増やしても視
認性・輝度が低下することがなく、安定した表示をする
ことができる。
(f) Effects of the Invention According to the present invention, the display of each hand such as hour and minute is sequentially repeated and lit regardless of the number of divisions of the common electrode, so the lighting time of each segment is constant. Therefore, visibility and brightness can be improved, and even if the number of divisions of the common electrode is increased, the visibility and brightness will not deteriorate, and stable display can be performed.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例に係るアナログ表示時計の回
路構成を示す図、第2図は第1図に示すセグメント駆動
回路の詳細な回路構成を示す図、第3図は振分回路を示
す図、第4図は第1図に示す共通電極駆動回路の詳細な
回路構成を示す図、第5図は第1図に示すオア回路の詳
細な回路構成を示す図、第6図乃至第8図はタイムチャ
ート、第9図は本実施例におけるセグメント電極と共通
電極の配置関係を示す図、第10図はセグメントの点灯
状態を示す図、第11図は従来のセグメント電極と共通
電極の配置関係を示す図、第12図は第11図に示すセ
グメント電極と共通電極に印加する信号のタイムチャー
トである。 2・・発振器、4・・・分周回路、6・・・3進リング
カウンタ、8,10.14・・・60進リングカウンタ
、12・・・12進カウンタ、16・・・秒セグメント
駆動回路、18・・・分セグメント駆動回路、20・・
・時セグメント駆動回路、22・秒共通電極駆動回路、
24・・・分共通電極駆動回路、26・・・時共通電極
駆動回路
FIG. 1 is a diagram showing the circuit configuration of an analog display timepiece according to an embodiment of the present invention, FIG. 2 is a diagram showing the detailed circuit configuration of the segment drive circuit shown in FIG. 1, and FIG. 3 is a distribution circuit. FIG. 4 is a diagram showing the detailed circuit configuration of the common electrode drive circuit shown in FIG. 1, FIG. 5 is a diagram showing the detailed circuit configuration of the OR circuit shown in FIG. 1, and FIGS. FIG. 8 is a time chart, FIG. 9 is a diagram showing the arrangement relationship between segment electrodes and common electrodes in this embodiment, FIG. 10 is a diagram showing the lighting state of segments, and FIG. 11 is a diagram showing conventional segment electrodes and common electrodes. FIG. 12 is a time chart of signals applied to the segment electrodes and the common electrode shown in FIG. 11. 2... Oscillator, 4... Frequency dividing circuit, 6... Ternary ring counter, 8, 10.14... Sexagesimal ring counter, 12... Decimal counter, 16... Second segment drive Circuit, 18... minute segment drive circuit, 20...
・Hour segment drive circuit, 22 seconds common electrode drive circuit,
24 minutes common electrode drive circuit, 26 hours common electrode drive circuit

Claims (1)

【特許請求の範囲】 複数個のセグメント電極と、 該セグメント電極に対向して設けられ複数個に分割され
た共通電極と、 少なくとも時刻の時・分をカウントする時刻計時カウン
タと、を有するアナログ表示時計において、 一定時間毎に分点灯信号及び時点灯信号を順次繰り返し
出力する点灯信号出力回路と、 前記時刻計時カウンタの出力により点灯すべきセグメン
トを選択して前記各点灯信号を供給するセグメント駆動
回路と、 前記点灯すべきセグメントに対応する共通電極を選択し
て前記各点灯信号を供給する共通電極駆動回路と、を設
けたことを特徴とするアナログ表示時計。
[Claims] An analog display comprising a plurality of segment electrodes, a common electrode provided opposite to the segment electrodes and divided into a plurality of parts, and a time counter for counting at least the hours and minutes of the time. In a timepiece, a lighting signal output circuit repeatedly outputs a minute lighting signal and an hour lighting signal at regular intervals, and a segment drive circuit that selects a segment to be lit based on the output of the time counter and supplies each of the lighting signals. and a common electrode drive circuit that selects a common electrode corresponding to the segment to be lit and supplies each of the lighting signals.
JP18807685A 1985-08-27 1985-08-27 Analog display timepiece Pending JPS6247578A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18807685A JPS6247578A (en) 1985-08-27 1985-08-27 Analog display timepiece

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18807685A JPS6247578A (en) 1985-08-27 1985-08-27 Analog display timepiece

Publications (1)

Publication Number Publication Date
JPS6247578A true JPS6247578A (en) 1987-03-02

Family

ID=16217282

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18807685A Pending JPS6247578A (en) 1985-08-27 1985-08-27 Analog display timepiece

Country Status (1)

Country Link
JP (1) JPS6247578A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5193899A (en) * 1975-02-17 1976-08-17
JPS53140997A (en) * 1977-05-12 1978-12-08 Murell Nicholas J Solid state analogue display with reduced number of connections
JPS609756U (en) * 1983-06-30 1985-01-23 自動車電機工業株式会社 Automotive wiper device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5193899A (en) * 1975-02-17 1976-08-17
JPS53140997A (en) * 1977-05-12 1978-12-08 Murell Nicholas J Solid state analogue display with reduced number of connections
JPS609756U (en) * 1983-06-30 1985-01-23 自動車電機工業株式会社 Automotive wiper device

Similar Documents

Publication Publication Date Title
US4044546A (en) Digital liquid crystal electronic timepiece with color coded display
US4407587A (en) Electronic timer
US4121415A (en) Hybrid horological display using time modulation
US4597674A (en) Multiplex digital clock
GB1595861A (en) Matrix drive system for liquid crystal display
US4065915A (en) Binary counting system
US3889458A (en) Electronic clock devices
JPS6247578A (en) Analog display timepiece
US4254489A (en) Electro-optical time-indicating system
JPS5824752B2 (en) densid cay
JP2734570B2 (en) Liquid crystal display circuit
US4355381A (en) Electronic timepiece with electro-optic display
JPH0115837B2 (en)
JPS5831554B2 (en) exiyouhiyoujisouchi
SU1465867A1 (en) Optronic timepiece
SU1276999A1 (en) Dial indicator
SU1674888A1 (en) Electronic game
JPS60180338A (en) Parallel serial converting system
JPS6230598B2 (en)
JPS6020075Y2 (en) Analog display electronic clock
JPS6321878B2 (en)
SU792213A1 (en) Electronic timepiece
JPS59136719A (en) Display device
SU807374A1 (en) Indication device
JPS6219993Y2 (en)