JPS6247235A - 同期引込み装置 - Google Patents

同期引込み装置

Info

Publication number
JPS6247235A
JPS6247235A JP60185867A JP18586785A JPS6247235A JP S6247235 A JPS6247235 A JP S6247235A JP 60185867 A JP60185867 A JP 60185867A JP 18586785 A JP18586785 A JP 18586785A JP S6247235 A JPS6247235 A JP S6247235A
Authority
JP
Japan
Prior art keywords
sampling clock
phase difference
phase
signal
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60185867A
Other languages
English (en)
Other versions
JPH0614639B2 (ja
Inventor
Ryuichi Ikeda
隆一 池田
Sadaji Okamoto
貞二 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Original Assignee
Hitachi Ltd
Hitachi Video Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP60185867A priority Critical patent/JPH0614639B2/ja
Publication of JPS6247235A publication Critical patent/JPS6247235A/ja
Publication of JPH0614639B2 publication Critical patent/JPH0614639B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明のオI」用分野〕 本発明は、角びMびに、すなわちバースト状に到来する
シリアルデータの受信機に係わり、特に、該シリアルデ
ータ中の情報データを抽出するために、該シリアルデー
タ中のビット同期信号に同期したサンプリングクロック
を発生する同期引込み装置に関する。
〔発明の背景〕
伝送効率を高めるために、複数種類のデータを同一チャ
ンネルで伝送することが行なわれる。たとえば、無線電
話システムにおいては、通話期間以外では、チャンネル
が空になることがら、通話の合間に所望データをこのチ
ャンネルで伝送できる。かかるデータとしては、セルラ
無勝機がある基地局に対する受信領域から他の基地局に
対する受信領域へ移ったときのセルラ無線機のチャンネ
ル切換えのためのデータ、電話番号を表わすデータなど
がある。このような伝送方式においては、通話によって
途切れることになるから、データはシリアルに並列され
た一連のビットパルスからなり(かかるデータをシリア
ルデータという)、パ−スト状に(飛び飛びに)伝送さ
れる。
このように、飛び飛びに伝送されるシリア化デー。
りを受信する受信機においては、このシリアルか一タか
ら情報データを抽出して処理するために、このシリアル
データに同期したサンプリングクロックを形成する必要
があり、しかも、このサンプリングクロックは弛び飛び
に受信されるシリアルデータ毎に同期しなければならな
い。
このために、第5図(a)に示すように、各シリアルデ
ータA毎にビット同期信号S1が付加されている。なお
、IDは情報データである。このビット同期信号S1は
シリアルデータの先頭に付加され、第5図(b)に示す
ように、充分に多いn個の一定周期の一連のパルスで構
成されている。受信機では、このビット同期信号に同期
したサンプリングクロックを形成し、これでもってシリ
アルデータAからの情報データの抽出や処理全行なう。
かかるサンプリングクロックを形成するための同期引込
み装置は、ビット同期信号SYとサンプリングクロック
との位相差を検出し、この位相差でもってサンプリング
クロックの位相を補正するようにしたP L L (フ
ェーズ・ロック令ループ)ヲ用いるのが一般的であり、
このP L Lには、アナログ処理を行なうアナログP
LLとディジタル処理を行なうディジタルPL′Lとが
ある。
アナログPLLによる同期引込み装置においては、この
アナログP L L f:trs成する素子の精度や温
度特性などにより、処理動作に誤差が生ずることがあり
、これによってサンプリングクロックが正確にビット同
期信号Sアに同期しなくなると、シリ、アルデータから
情報データを正しく抽出することができなくなるから、
形成されるサンプリングクロックの位相調整が必要とな
るという欠点がある。
これに対して、ディジタルl’LLによる同期引込み装
置は、全てディジタル処理が行なわれているために、素
子の精度や温度時性などによって影脣されることがない
。しかし、従来は、サンプリングクロックのジッタを少
なくするために、サンプリングクロックの1波長当りの
位相の変化波を大きくすることができないようにしてい
る。そこで、受信されたシリアルデータ中のビット同期
信号STとサンプリングクロックとの位相差が太きいと
、サンプリングクロックの位相をわずかずつ変化させて
ビット同期信号SYの位相に合わせなければならず、こ
のために、同期引込み時間が非常に長くなるという欠点
があった。
この欠点を解消するために、リセットパルスによって強
制的にサンプリングクロックの位相をビット同期イm号
S1に同期させるようにした同期引込み装置が提案され
た。これを第6図によって説明するが、同図はその同期
引込み装置を示すブロック図であって、1は入力端子、
2は位相比較器。
3はディジタルフィルタ、4はデコーダ、5はプログラ
マブルカウンタ、6は発振器、7はB P F(バント
パスフィルタ)、8はレベル検出器、、  9はリセッ
トパルス発生器、10は出力端子である。
第6図において、シリアルデータへのうちのビット同期
信号SYは入力端子1から入力され、、位相比較器2.
BrF3およびリセットパルス発生器9に供給される。
また、発振器6が発生する基準パルスφ、はプログラマ
ブルカウンタ5に供給される。プログラマブルカウンタ
5は可変分周器であり、これによって分周された基準パ
ルスφ、は、サンプリングクロックDとして、出力端子
10および位相比較器2に供給される。
位相比較器2は、ビット同期信号SYが供給されると、
このビット同期信号Syに対するサンプリングクロッ、
りDの位相遅れや位相進みを検出し、位相遅れの場合に
は位相遅れパルスφtを、位相進みの場合には位相進み
パルスφPを夫々出力する。ディジタルフィルタ3はア
ップダウンカラ/りであって、位相遅れパルスφtをア
ップカウントして位相進みパルスφ、をダウンカウント
し、一定数カウントアツプする毎に位相遅れ信号を、一
定数カウントダウンする毎に位相進み信号を夫々発生す
る。
デコーダ4はプログラマブルカウンタ5の最大カウント
値を設定して分周比を設定するものであり、ディジタル
フィルタ3かも位相遅れ信号あるいは位相進み信号が供
給されると、プログラマブルカウンタ5の分局比を変化
させる。
このように、プログラマブルカウンタ50分局比がデコ
ーダによって変化すると、サンプリングクロックDの練
り返し周波数が変化する。これによってサンプリングク
ロックDの繰り返し周波数をビット同期信号STのパル
スの繰り返し周波数に一致させるのである。ビット同ル
」信号SYの期間が終ると、デコーダ4によるプログラ
マブルカウンタ50分局比は固定する。
サンプリングクロックl)の位相をビット回期毎号Si
に同期させるために、プログラマブルカウンタ5はリセ
ットパルス発生器9からのリセットパルスCでリセット
されるが、このリセットパルスCの形成動作を第7図の
タイミングチャートを用いて説明する。なお、同図にお
いて、夫々の信号には第6図で対応するイぎ号に付した
符号をつけている。
入力端子1からのビット回期毎号SYはB P iI”
 7を通過し、レベル検出器8で整泥されてビット同期
信号Sアの平均レベルに応じた検出信号BがW力されろ
。リセットパルス発生器9は、レベル検出器8から検出
信号Bが供給されると、その後の最初に供給されるビッ
ト同期信号STを形成するパルスの立上りエツジでリセ
ットパルスCを発生する。
このリセットパルスCでン゛ログラマブルカウンタ5が
リセットされるために、サンプリングクロックDの立上
りエツジがビット同ル」信号8y′f:m成するいずれ
かのパルスの立上りエツジに一致する。
8147図では、サンプリングクロックDの立上りエツ
ジがビット同期信号STの2番目のパルスの立上り、エ
ツジに一致するように、サンプリングクロックDが位相
制御された場合金示している。
以上のように、プログラマブルカウンタ5の分局比がデ
コーダ4によって変化し、また、このプログラマブルカ
ウンタ5がリセットパルス発生器9からのリセットパル
スCによってリセットされることで、出力癩子10にビ
ット回期毎号S、に同期したサンプリングクロックDが
得られ、しかも。
このリセットによって強制的にサンプリングクロックD
の位相が任意の大きさで変化されるものであるから、迅
速の同期引込みがなされるのである。
ところで、かかる従来の同期引込み装置は、ビット同期
信号S1のいずれかのパルスの立上りエツジを検出し、
この立上りエツジに合うようにサンプリングクロックの
位相を変化させるものであるから、第8図に示すように
、入力されたビット同期信号がジッタを含むと、とのジ
ッタに応じたタイミングでリセットパルスCが発生し、
これによってサンプリングクロックDの位相が決められ
てしまうことになる。このために、第8図に示すように
、ビット同期信号SYのジッタ量が大きいパルスの立上
りエツジでリセットパルスCが発生−17+と、サンプ
リングクロックDがシリアルデータ人中の情報データI
D(餓5図)ビットパルス列に全く位相同期しなくなる
このように、入力されるシリアルデータAのビット同期
信号SYが有するジッタによってサンプリングクロック
Dの位相が影響を受け、高速引込み効果が得られないと
いう問題があった。同様にして、ビット同期信号SY中
にノイズがおると、これによってもサンプリングクロッ
クりの位相が影響を受けることになる。
〔発明の目的〕
本発明の目的は、上記従来技術の欠点を除き。
シリアルデータ中のビット同期信号が有するジッタやノ
イズの影響を低減し、サンプリングクロックを該ビット
同期信号に迅速かつ確実に同期させることができるよう
にした同期引込み装w’を提供するにある。
〔発明の概要〕
この目的を達成するために1本発明は、ビット同期信号
とサンプリングクロックとを各パルス毎に順次位相比較
し、これによって順次得られる位相差を被数1園分平均
化して、該ビット同期信号に含まれるジッタやノイズに
よる影響を低減した平均位相差1c得、該平均位相差に
応じて該サンプリングクロックの位相を変化させるよう
にした点に%徴がある。
〔発明の実施例〕
以下、本発明の実施例を図面によって説明する。
第1図は本発明による同期引込み装置の一実施例を示す
ブロック図であって、11はゲート、12はインバータ
、13はカウンタ、14は位相差検出器、15はア/ド
ゲート、16は積算器、17はレジスタ、18はリセッ
トパルス発生器であり、第3図に対応する部分には同一
符号をつけて重複する説明を省略する。
第1図において、入力端子1からビット同期イロ号S丁
が供給されると、第6図で先に説明したように、レベル
検出器8は検出信号Bを出力する。たとえば、R−8型
ンリツプフロツプからなるゲート11は、この検出イハ
′号Bを受けると、リセットパルス発生器18からリセ
ットパルス(4−受ffルまでの期間デコーダ4の出力
を停止させる。これにより、プログラマブルカウンタ5
は、リセットパルスCによってリセットされるまでは、
固有の分周比が設定される。このために、7゛ログラマ
ブルカウンタ5がリセットパルスCでリセットされるま
での期間では、サンプリングクロックDの繰返し周波数
と位相は、ビット同期信号S1の夫々と異なるが、一定
に保持される。しかし、この期間、デコーダ4は、ディ
ジタルフィルタ3からの位相進み信号あるいは位相遅れ
信号により、プログラマブルカウンタ5の設定すべき分
周比のデータを形成するための動作を行なっている。
次K、リセットパルスCの形成動作を第2図のタイミン
グチャートを用いて説明する。
ビット同期信号SYとサンプリングクロックDとは位相
差検出器14にも供給される。この位相差検出器14は
、fI:、とえばR−8型フリツプフロツプからなり、
サンプリングクロックDの立上りエツジで立上り、次の
ビット同期信号S1の立上りエツジで立下がるパルスを
形成する。このパルスの時間幅はビット同期信号SYの
立上りエツジに対するサンプリングクロックDの位相差
を表わすものであり、このパルスを位相差信号Eという
ことにする。
位相差信号Eはゲート信号としてアントゲ−トド5に供
給され、そのパルス期間発振器6からの基準パルスφ、
がア/トゲ−)15を通過する。し庭がって、位相差信
号Eの1パルス期間にアンドゲート15を通過する基準
パルスφ1の数は、ビット同期信号とサンプリングクロ
ックDとの位相差に応じた値である。
アンドゲート15の出力信号F”は積算器16に供給さ
れる。積算器16はアップカウンタからなり、レベル検
出器8からの検出信号Bの立上りエツジでリセットされ
、アントゲ−)15を通過した基準パルスφ、毎にアラ
フカラントする。位相差検出器14から位相差信号Eが
出力される毎に、積算器16はアンドゲート15を通過
した基準パルスφ、ヲ1哨次アップカウントするから、
ビット同期信号SYが入力されて後、位相差検出器14
で出力された位相差信号Eのパルス幅に応じた値が積損
されることになる。この槓積器16の槓積値Nはレジス
タ17に供給される。
一方、ゲート11の出力はインバータ12で反転され、
信号Gとしてカウンタ13に供給される。
これにより、ゲート11に検出信号Bが供給されてから
(すなわち、ビット同M信号Sアが入力されてから)リ
セットパルス発生器18がリセットパルスCを発生する
までの期間だけ、カウンタ13け動作状態となる。カウ
ンタ13は、動作を開始すると、プログラマブルカラ/
り5がらのサンプリングクロックDをカウントし、91
園目のサンプリングクロックDが供給された時点(すな
わち7.91園目のサンプリングクロックDの立上りエ
ツジ)で出力信号Hを発生する。
この信号Hはレジスタ17とリセットパルス発生器18
とに供給される。レジスタ17はこの信号Hの立上りエ
ツジで積積器16の#を積値Nを取り込んで保持する。
カウンタ13が動作を開始して9個のサンプリングクロ
ックDが供給された時点までには、位相差検出回路14
から8回位相差信号Eが出力されるから、レジスタ17
には、これら8個の位相差信号Eのパルス幅の合計幅を
表わす槓積値N、が保持されることになる。
レジスタ17はこの積積値N1を1/8倍して出力する
。これは位相差検出器14で検出される8個の位相差信
号Eの平均のパルス幅を表わしており、また、ビット同
期信号SYとサンプリングクロックDの平均位相差を表
わしている。このように、棟積値N8を1/8倍する方
法としては、たとえは、この槓M値Nllの下位3ピツ
)kLlき、レジスタ17から積算値N、を下位方向に
3ビツトシフトするように取り出せはよい。
レジスタ17から出力される平均位相差の値(以下、平
均位相差値という)N、けりセットパルス発生器18に
供給され、サンプリングクロックDの立上りエツジから
この平均位相差値N1に相当する時間だけ遅れてリセッ
トパルスCが形成される。
このリセットパルスCはプログラマプルカウンタ5ff
:リセツトし、サンプリングクロックDの位相を平均位
相差値に相当する時間だけ遅らせる。
これによって、サンプリングクロックDの位相はシリア
ルデータAのビット同期信号の位相に合わせられる。
また、リセットパルスCはゲート11にも供給され、そ
の出力信号が反転してデコーダ4がらデータを出力させ
るとともに、カウンタ13の動作を狭止する。これによ
り、サンプリングクロックDの縁り返し周波数がビット
同期信号S□の繰り返し周波数に合うように、プログラ
マブルカウンタ50分周比が設定される。すなわち、リ
セットパルスCが発生したときには、デコーダ4にはプ
ログラマブルカウンタ5に設定すべき分周比のデータが
得られており、プログラマブルカウンタ5は、リセット
パルスCによってリセットされるのをほぼ同情に、デコ
ーダ4の出力データによって所定の分局比が設定される
このように、サンプリングクロックDとビット同期信号
SYとの平均の位相差によってサンプリングクロックD
の位相を制御するものであるから、ビット同期信号SY
にジッタやノイズが會まれていても、上記平均の位相差
はこれらによる影響が低減され、これらにほとんど影響
されることなくサンプリングクロックDはビット同期信
号Sマに同期する。
第3図は第1図におけるリセットパルス発生器の一具体
例を示すブロック図であって、19はゲート信号発生器
、20はアンドゲート、21はカウンタ、22は比較器
である。
第4図は第3図の各部の信号のタイミングチャートであ
り、第3図での信号に対応する信号には同一符号をつけ
ている。
第3図および第4図において、ゲート信号発生器19は
、カウンタ13 (m1図)の出力信号Hとプログラム
カウンタ5(第1図)からサンプリングクロックDが供
給され、信号11の立上りエツジ(時刻1.)後の最初
のサンプリングクロック1)の立上りエツジ(時刻1.
 )で立上がるゲート信号■を出力する。このゲート信
号Iはアンドゲート20に供給され、これによって、発
振器6(第1図)からの基準パルスφ、がアンドゲート
20を通ってカウンタ21に供給される。カウンタ21
はこの基準パルスφ、をカウントし、そのカウント値は
比較器22でレジスタ17(第1図)からの平均位相差
値NBと比較される。
カウンタ21のカウント値は基準パルスφ1が供給され
るとともに増加し、このカウント値と平均位相差値N8
とが一致すると(時刻t3)、比較器22はリセットパ
ルスCを発生する。このリセットパルスCの発生タイミ
ングは、サンプリングクロックDの立上りエツジよりも
平均位相差値INMに相当する期間遅れており、したが
って、サンプリングクロックDの立上りよりも入力され
るシリアルデータAのビット同期信号とサンプリングク
ロックDとの平均位相差だけ遅れている。この結果、こ
のリセットパルスCでプログラマブルカウンタ5(第1
図)をリセットすることにより、ビット同期信号5rv
c言まれるジッタやノイズに影響されることなく、サン
プリングクロックDはビット同期信号SYに位相同期す
る。
比較器22で発生したリセットパルスCは、また、ゲー
ト信号発生器19およびカウンタ21に供給されてこれ
らをリセットする。これにより、次にカウンタ13(第
1図)の出力(it号Hがゲート信号発生器19に供給
されるまで、リセットパルス発生器18は動作を停止す
る。
なお、この実施例においては、レジスタ17からリセッ
トパルス発生器18に供給される平均位相差値を、位相
差検出器14から得られる8個の位相差信号Eのパルス
幅の合計に応じた値の平均値としたが1本発明はこれだ
けに限るものではない。この平均位相差値をより多くの
位相差信号Eから得ることにより、ビット同期信号SY
に含まれるジッタやノイズの形番がより低減されること
はいうまでもない。
〔発明の効果〕
以上説明したように、本発明によれば、11次検出され
るビット同期4汀号とサンプリングクロックとの位相差
の平均値を用いて該サンプリングクロックの位相側斜を
行なうものであるから、該ビット同期信号に含まれるジ
ッタやノイズによる影響が大幅に低減され、該サンプリ
ングクロックを迅速かつ確実に該ビット同期信号に同期
させることができ、上記従来技術の欠点を除いて俊れた
機能の同期引込み装置を提供することができる。
【図面の簡単な説明】
第1図は本発明による同期引込み装置の一実施例を示す
ブロック図、第2図はその動作説明のためのタイミング
チャート、第3図は第1図におけるリセットパルス発生
器の一具体例を示すブロック図、第4図はその動作説明
のためのタイミングチャート、第5図はバースト状のシ
リアルデータの一例を示す説明図、第6図は従来の同期
引込み装置の一例を示すブロック図、第7図および第8
図はその動作説明のためのタイミングチャートである。 1・・・・・・シリアルデータ入力端子、5・・・・・
・プログラマブルカウンタ、6・・・・・・発振器、1
0・・・・・・サンプリングクロック出力端子、13・
・・・・・カウンタ。 14・・・・・・位相差検出器、15・・・・・・アン
ドゲート。 16・・・・・・積算器、17・・・・・・レジスタ、
18・・・・・・ リセットパルス発生器。 代理人 弁理士 武 顕次部(ほか1名)牙 l因 牙2図 φS    ′ ” 牙3図 牙4図 r、t2t3 才5図 Y 牙6図

Claims (2)

    【特許請求の範囲】
  1. (1)シリアルデータ中の一連のパルスからなるビット
    同期信号に同期したサンプリングクロックを発生する同
    期引込み装置において、該ビット同期信号と該サンプリ
    ングクロックとの位相差を検出する位相差検出手段と、
    該位相差検出手段で順次検出される複数個の検出値の平
    均値を形成する位相差平均化手段と、該平均値によって
    前記サンプリングクロックの位相を補正する位相補正手
    段とを有することを特徴とする同期引込み装置。
  2. (2)特許請求の範囲第(1)項において、前記位相差
    平均化手段は、前記位相差検出手段で順次検出される複
    数個の検出値を積算する積算手段と、該積算手段からの
    積算値を複数分の1倍する割算手段とからなることを特
    徴とする同期引込み装置。
JP60185867A 1985-08-26 1985-08-26 同期引込み装置 Expired - Lifetime JPH0614639B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60185867A JPH0614639B2 (ja) 1985-08-26 1985-08-26 同期引込み装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60185867A JPH0614639B2 (ja) 1985-08-26 1985-08-26 同期引込み装置

Publications (2)

Publication Number Publication Date
JPS6247235A true JPS6247235A (ja) 1987-02-28
JPH0614639B2 JPH0614639B2 (ja) 1994-02-23

Family

ID=16178265

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60185867A Expired - Lifetime JPH0614639B2 (ja) 1985-08-26 1985-08-26 同期引込み装置

Country Status (1)

Country Link
JP (1) JPH0614639B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02500793A (ja) * 1987-03-11 1990-03-15 アー エヌ テー ナツハリヒテンテヒニーク ゲゼルシヤフト ミツト ベシユレンクテル ハフツング クロツク同期方法および装置
JP2020182198A (ja) * 2019-04-26 2020-11-05 リオン株式会社 時刻同期計測システム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5382102A (en) * 1976-12-27 1978-07-20 Japan Radio Co Ltd Mobile mean type bit synchronizing system
JPS54105905A (en) * 1978-02-07 1979-08-20 Nec Corp Clock signal regenerating system
JPS5636249A (en) * 1979-09-03 1981-04-09 Nec Corp Clock reproducing circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5382102A (en) * 1976-12-27 1978-07-20 Japan Radio Co Ltd Mobile mean type bit synchronizing system
JPS54105905A (en) * 1978-02-07 1979-08-20 Nec Corp Clock signal regenerating system
JPS5636249A (en) * 1979-09-03 1981-04-09 Nec Corp Clock reproducing circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02500793A (ja) * 1987-03-11 1990-03-15 アー エヌ テー ナツハリヒテンテヒニーク ゲゼルシヤフト ミツト ベシユレンクテル ハフツング クロツク同期方法および装置
JP2020182198A (ja) * 2019-04-26 2020-11-05 リオン株式会社 時刻同期計測システム

Also Published As

Publication number Publication date
JPH0614639B2 (ja) 1994-02-23

Similar Documents

Publication Publication Date Title
US3982195A (en) Method and apparatus for decoding diphase signals
US9966994B2 (en) Apparatus and methods for burst mode clock and data recovery for high speed serial communication links
JPS594900B2 (ja) クロック再生回路
JP2000354029A (ja) 同期クロックを発生させるための回路
CN111262578B (zh) 针对高速ad/da芯片的多芯片同步电路、***及方法
US4833474A (en) A/D converter
US5446766A (en) Digital communication systems
JPS6247235A (ja) 同期引込み装置
JP2848800B2 (ja) シリアルデジタル信号の標本化方法
US7274230B2 (en) System and method for clockless data recovery
JPH10126329A (ja) 移動体通信装置の受信回路
US20040012422A1 (en) Systems to control signal phase
KR101985082B1 (ko) 위상 고정 루프 회로를 이용하지 않는 순수 디지털 클록 데이터 복원 장치
US20010017905A1 (en) Data receiving system robust against jitter of clock
CN110971238A (zh) 一种σ-δ型ad的连续等间隙采样的外同步装置
US11239849B2 (en) Locked loop circuit and method with multi-phase synchronization
JPH05243981A (ja) ディジタルフェーズロックループの動作モードの制御方法及び装置
JPS6166433A (ja) クロツク同期回路
JP2562775B2 (ja) 送受タイミング同期制御回路
JP2562774B2 (ja) 送受タイミング同期制御回路
JPH0983354A (ja) Dpll回路
JP2562773B2 (ja) 送受タイミング同期方法および制御回路
JPH04357730A (ja) シリアル伝送の同期化装置
JPH03255743A (ja) ビット同期回路
JPH04154218A (ja) 位相制御回路