JPS6243408Y2 - - Google Patents

Info

Publication number
JPS6243408Y2
JPS6243408Y2 JP3830183U JP3830183U JPS6243408Y2 JP S6243408 Y2 JPS6243408 Y2 JP S6243408Y2 JP 3830183 U JP3830183 U JP 3830183U JP 3830183 U JP3830183 U JP 3830183U JP S6243408 Y2 JPS6243408 Y2 JP S6243408Y2
Authority
JP
Japan
Prior art keywords
data
control
gpib
section
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP3830183U
Other languages
Japanese (ja)
Other versions
JPS59155629U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP3830183U priority Critical patent/JPS59155629U/en
Publication of JPS59155629U publication Critical patent/JPS59155629U/en
Application granted granted Critical
Publication of JPS6243408Y2 publication Critical patent/JPS6243408Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)
  • Control By Computers (AREA)

Description

【考案の詳細な説明】 本考案はコンピユーター等の制御装置からのプ
ログラムに基づいて被制御装置を制御させるため
のGPIB(General Purpose Interface Bus)型コ
ントロール回路に関するものである。
[Detailed Description of the Invention] The present invention relates to a GPIB (General Purpose Interface Bus) type control circuit for controlling a controlled device based on a program from a control device such as a computer.

一般に、この種のコントロールシステムは第1
図に示すような構成になつており、GPIBコント
ローラー11からの制御データをGPIB規格のバ
ス12を介して被制御装置13に送出することに
より所期の制御をさせるようになつている。
GPIBコントローラー11は、GPIBインターフエ
イス14と、CPU(中央演算処理装置)15及
びメモリー16から成るCPU部17と、具体的
な制御データを与えるデータ出力部18とからな
り、制御用ROM(読み出し専用メモリー)19
に格納されたデータ或いは、キーボード等から入
力されるデータをバス12に送出することにより
被制御装置13を制御するものである。
Generally, this type of control system
The configuration is as shown in the figure, and control data from a GPIB controller 11 is sent to a controlled device 13 via a GPIB standard bus 12 to perform desired control.
The GPIB controller 11 consists of a GPIB interface 14, a CPU section 17 consisting of a CPU (central processing unit) 15 and a memory 16, a data output section 18 that provides specific control data, and a control ROM (read-only memory) 19
The controlled device 13 is controlled by sending data stored in the bus 12 or data input from a keyboard or the like to the bus 12.

しかるに、上記した従来のものにおいては制御
データの入力操作が複雑であるばかりでなく制御
プログラムのデイバツクを必要とし、システム的
にみると大巾なコストアツプとなる等の欠点があ
つた。
However, in the above-mentioned conventional system, not only the input operation of control data is complicated, but also the control program needs to be debugged, resulting in a significant increase in cost from a system perspective.

本考案の目的は、上記した従来のものの欠点を
解消し、制御データの入力操作が容易であると共
に、制御プログラムのデイバツクを必要としない
GPIB型コントロール回路を提供することにあ
る。
The purpose of the present invention is to eliminate the above-mentioned drawbacks of the conventional ones, to facilitate the input operation of control data, and to eliminate the need for debugging the control program.
The purpose is to provide a GPIB type control circuit.

以下、本考案の構成をその実施例である第2図
に基づいて説明する。
Hereinafter, the configuration of the present invention will be explained based on FIG. 2, which is an embodiment thereof.

図中、1はコンピユーター等の制御装置、2
は、例えば、XYプロツタ等の被制御装置、3は
GPIB規格によるバスラインである。4は本考案
に係るコントロール回路全体を示し、5は上記制
御装置1からのデータを受け又は上記被制御装置
2へデータを送出するためのI/O部、6は該
I/O部5にデータを送出し又は受信するための
中央演算処理部であつて、CPU7及びメモリー
8から構成されている。9は上記データを格納す
るための記憶素子であつて、格納されたデータを
バツクアツプするためのバツクアツプ部を備えて
いる。
In the figure, 1 is a control device such as a computer, 2
For example, 3 is a controlled device such as an XY plotter, and 3 is a controlled device such as an XY plotter.
This is a bus line based on the GPIB standard. Reference numeral 4 indicates the entire control circuit according to the present invention, 5 indicates an I/O section for receiving data from the control device 1 or transmitting data to the controlled device 2, and 6 indicates an I/O section for the I/O section 5. It is a central processing unit for sending or receiving data, and is composed of a CPU 7 and a memory 8. Reference numeral 9 denotes a storage element for storing the above data, and includes a backup section for backing up the stored data.

上記した構成のGPIB型コントロール回路を使
用するに際しては、先ず、コントロール回路4を
仮想的な被制御回路とみなして制御装置(GPIB
コントローラー)1からの制御データをGPIBバ
スを通して記憶素子9内に格納する。次に、制御
装置1を取り外しコントロール回路4を被制御回
路2に接続して記憶素子9内に格納された制御デ
ータをGPIBバスを通して被制御回路2側に送出
する。この場合制御データの送出速度等は被制御
装置のデータ処理能力に応じて制御する必要があ
るが、実施例ではデータの終了を示すデリミタと
してCR,LF(コマンドの一種)又はEOI
(GPIBの信号ラインにおける管理ライン(5本)
のうちの1本。End or Identifyの略)のレベル
を制御することによりステツプ毎のデータ送出が
なさるようになつている。
When using the GPIB type control circuit configured as described above, first, the control circuit 4 is regarded as a virtual controlled circuit and the control device (GPIB
The control data from the controller) 1 is stored in the storage element 9 through the GPIB bus. Next, the control device 1 is removed, the control circuit 4 is connected to the controlled circuit 2, and the control data stored in the storage element 9 is sent to the controlled circuit 2 through the GPIB bus. In this case, the sending speed of control data etc. needs to be controlled according to the data processing capacity of the controlled device, but in the embodiment, the delimiter indicating the end of data is CR, LF (a type of command) or EOI.
(Management lines (5 lines) in GPIB signal lines
One of them. By controlling the level of End or Identify (abbreviation for End or Identify), data can be sent for each step.

以上述べたように、制御データの転送は全て
GPIB規格によるバスライン3を経由することに
より行なわれるようになつているため制御データ
の入力が容易であると共に、制御装置1と被制御
装置2とを直接接続し、動作を確認した後にコン
トロール回路4を接続することもできるため、被
制御装置2とコントロール回路4との間でのデイ
バツクが不要となる。さらに、コントロール回路
4内には制御データが常にバツクアツプされてい
るため、コンピユーター等の制御装置を常時接続
しておく必要はなく、安価なコントロールシステ
ムを構成することができる。
As mentioned above, all control data transfers are
This is done via the bus line 3 according to the GPIB standard, so it is easy to input control data, and the control device 1 and the controlled device 2 are directly connected, and after confirming the operation, the control data can be input. 4 can also be connected, so debacking between the controlled device 2 and the control circuit 4 becomes unnecessary. Furthermore, since control data is always backed up in the control circuit 4, there is no need to constantly connect a control device such as a computer, and an inexpensive control system can be constructed.

本考案に係るGPIB型コントロール回路によれ
ば、コンピユーター等の制御装置からのデータに
基づいて被制御装置を制御させるためのGPIB型
コントロール回路であつて、上記制御装置からの
データを受け又は上記被制御装置へデータを送出
するためのI/O部と、該I/O部にデータを送
出し又は受信するための中央演算部と、上記デー
タを格納すると共に格納されたデータをバツクア
ツプすることができるようになつている記憶素子
とからなり、制御装置からのデータを上記記憶素
子に一旦格納した後、保持されたデータを改めて
上記被制御装置に対して出力できるように構成さ
れているから、制御データは常にGPIB型バスラ
インを経由して転送され、制御データの入力が容
易になると共にデイバツクが不要となる。また、
常にコンピユーター等の制御装置を接続しておく
必要がないため、多数の被制御装置を動作させる
場合でも安価にシステムを構成できる等の優れた
特長がある。
According to the GPIB type control circuit according to the present invention, the GPIB type control circuit is for controlling a controlled device based on data from a control device such as a computer, and is configured to receive data from the control device or to control a controlled device based on data from a control device such as a computer. An I/O section for sending data to the control device, a central processing section for sending or receiving data to the I/O section, and a central processing section for storing the above data and backing up the stored data. The controller is configured such that, after data from the control device is once stored in the storage element, the stored data can be outputted to the controlled device again. Control data is always transferred via the GPIB type bus line, making it easy to input control data and eliminating the need for debacking. Also,
Since there is no need to always connect a control device such as a computer, it has excellent features such as being able to configure the system at low cost even when operating a large number of controlled devices.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のGPIB型コントロール回路を示
すブロツク図、第2図は本考案に係るGPIB型コ
ントロール回路の実施例を示すブロツク図であ
る。 1:制御装置、2:被制御装置、3:GPIB規
格によるバスライン、4:コントロール回路全
体、5:I/O部、6:中央演算部、7:
CPU、8:メモリー、9:記憶素子。
FIG. 1 is a block diagram showing a conventional GPIB type control circuit, and FIG. 2 is a block diagram showing an embodiment of the GPIB type control circuit according to the present invention. 1: Control device, 2: Controlled device, 3: Bus line according to GPIB standard, 4: Entire control circuit, 5: I/O section, 6: Central processing section, 7:
CPU, 8: Memory, 9: Storage element.

Claims (1)

【実用新案登録請求の範囲】 コンピユーター等の制御装置からのデータに基
づいて被制御装置を制御させるためのGPIB型コ
ントロール回路であつて、 上記制御装置からのデータを受け又は上記被制
御装置へデータを送出するためのI/O部と、該
I/O部にデータを送出し又は受信するための中
央演習部と、上記データを格納すると共に格納さ
れたデータをバツクアツプすることができるよう
になつている記憶素子とからなり、制御装置から
のデータを上記記憶素子に格納した後、保持され
たデータを改めて上記被制御装置に対して出力で
きるように構成されていることを特徴とする
GPIB型コントロール回路。
[Claims for Utility Model Registration] A GPIB type control circuit for controlling a controlled device based on data from a control device such as a computer, which receives data from the control device or sends data to the controlled device. An I/O section for sending data, a central training section for sending or receiving data to the I/O section, and a central training section capable of storing the above data and backing up the stored data. and a storage element, and is characterized by being configured such that after data from the control device is stored in the storage element, the held data can be output again to the controlled device.
GPIB type control circuit.
JP3830183U 1983-03-18 1983-03-18 GPIB type control circuit Granted JPS59155629U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3830183U JPS59155629U (en) 1983-03-18 1983-03-18 GPIB type control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3830183U JPS59155629U (en) 1983-03-18 1983-03-18 GPIB type control circuit

Publications (2)

Publication Number Publication Date
JPS59155629U JPS59155629U (en) 1984-10-19
JPS6243408Y2 true JPS6243408Y2 (en) 1987-11-11

Family

ID=30168973

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3830183U Granted JPS59155629U (en) 1983-03-18 1983-03-18 GPIB type control circuit

Country Status (1)

Country Link
JP (1) JPS59155629U (en)

Also Published As

Publication number Publication date
JPS59155629U (en) 1984-10-19

Similar Documents

Publication Publication Date Title
JPS6243408Y2 (en)
JPS60201461A (en) System configuration recognizing system
JP2710151B2 (en) How the automation device works
JPS60136855A (en) Data processing system
JPS5854418A (en) Interruption processing system
JPS633351B2 (en)
SU907539A1 (en) Interchange device
JPH05165758A (en) Address setting system for input/output device
JPS6020779B2 (en) Composite computer system
JPS6020258A (en) Input/output instruction converting system
JPH0319961B2 (en)
JPH0511339B2 (en)
JPH0329021A (en) Printer server
JPH0233179B2 (en)
HU195889B (en) Intelligent information storing system in particular to computers
JPS63236443A (en) Data communication system
JPS62127962A (en) Microcomputer
JPS6228876A (en) Information processing system
JPS59223876A (en) Computer network
JPS5836453U (en) Mechanism for effective utilization of program operation memory in multi-computer systems
JPS6116105B2 (en)
JPH01216436A (en) Data processing system and its self-diagnostic system
JPS61264457A (en) Log-out processing system
JPS59109928A (en) Input and output control system
JPH0120460B2 (en)