JPS6243389Y2 - - Google Patents

Info

Publication number
JPS6243389Y2
JPS6243389Y2 JP1980171540U JP17154080U JPS6243389Y2 JP S6243389 Y2 JPS6243389 Y2 JP S6243389Y2 JP 1980171540 U JP1980171540 U JP 1980171540U JP 17154080 U JP17154080 U JP 17154080U JP S6243389 Y2 JPS6243389 Y2 JP S6243389Y2
Authority
JP
Japan
Prior art keywords
capacitor
power
voltage
initial
microcomputer device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1980171540U
Other languages
Japanese (ja)
Other versions
JPS5795633U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1980171540U priority Critical patent/JPS6243389Y2/ja
Publication of JPS5795633U publication Critical patent/JPS5795633U/ja
Application granted granted Critical
Publication of JPS6243389Y2 publication Critical patent/JPS6243389Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Description

【考案の詳細な説明】 (イ) 産業上の利用分野 本考案は電子脈拍計等電池式計測機器に用いら
れるマイクロコンピユータ装置に係り、該マイク
ロコンピユータ装置の実行プログラムを最初の状
態に設定するための回路に関するものである。
[Detailed Description of the Invention] (a) Field of Industrial Application This invention relates to a microcomputer device used in battery-powered measuring instruments such as an electronic pulse meter, and to a circuit for setting the execution program of said microcomputer device to an initial state.

(ロ) 従来の技術 例えば実公昭39−24145号公報の記憶回路復帰
装置ではリセツト信号発生装置内に介挿された蓄
電器を停電時に導通するトランジスタを介して電
源出力が零にならない間に放電させるという回路
が示されている。この例の場合は電源側にリセツ
ト信号発生装置の蓄電器よりも容量の小さい蓄電
器を介挿する等の複雑な回路設計を必要とする。
(b) Prior art For example, in the memory circuit recovery device disclosed in Japanese Utility Model Publication No. 39-24145, a capacitor inserted in a reset signal generator is discharged through a transistor that becomes conductive during a power outage while the power supply output does not become zero. The circuit is shown. In this case, a complicated circuit design is required, such as inserting a capacitor with a smaller capacity than the capacitor of the reset signal generator on the power supply side.

ところで本考案が対象とする電池式計測機器に
用いられるマイクロコンピユータ装置においては
電源スイツチをオンすることにより作動を開始し
たマイクロコンピユータ装置が設定されたプログ
ラムのどの部分から走査を開始するかが確定され
ず、従つて常にプログラムの初期設定状態から必
ず作動するとは限らない。この為マイクロコンピ
ユータ装置が必ずプログラムの初期設定状態から
働くようにマイクロコンピユータ装置の走査をプ
ログラムの最初から開始させることが必要であ
り、マイクロコンピユータ装置の電源投入後動作
が始まつてから、1命令実行時間(8ms以上)よ
り遅延させて、該マイクロコンピユータ装置のリ
セツト端子に電圧をかけることで達成される。こ
の方法は従来第2図に示すようにマイクロコンピ
ユータ装置4のイニシヤルリセツト端子4bとア
ース間にイニシヤル遅延コンデンサ7′を介挿す
ることにより、電源スイツチ3のオンにより給電
されるマイクロコンピユータ装置4の作動開始
後、該遅延コンデンサ7′の充電時間だけ遅延さ
せてイニシヤルリセツト端子4bに電圧をかける
ようにしてある。ところがこのような従来例にお
いては電池1電源を平滑する平滑コンデンサ2を
介在せしめる必要があり、このため電源スイツチ
3のオンからオフへの投入直後に該平滑コンデン
サ2の充電電荷は負荷6を介して放電されるとと
もに、遅延コンデンサ7′の充電電荷はマイクロ
コンピユータ装置4の内部の保護ダイオード11
及び負荷6を介してアース側へ放電される。従つ
てイニシヤルリセツト端子4bの電位が下降する
のに長時間を要する。故にこの電源スイツチ3を
オフした直後にオンすると前記イニシヤルリセツ
ト端子4bの電位が十分下がりきらないうちにマ
イクロコンピユータ装置4を再作動させることに
なり、即ちイニシヤルリセツト端子4bの電圧が
しきい値電圧に達しないうちに電源投入するた
め、イニシヤルリセツトが働かず、マイクロコン
ピユータ装置4は設定プログラムの1命令実行時
間途中状態から走査を始め、当初予定していない
動作を行なう危惧がある。
By the way, in the microcomputer device used in the battery-powered measuring instrument to which the present invention is directed, when the power switch is turned on, the microcomputer device starts operating and it is determined from which part of the set program it will start scanning. Therefore, the program does not always operate from the initial setting state. For this reason, it is necessary to start scanning the microcomputer from the beginning of the program so that the microcomputer always operates from the initial setting state of the program. This is achieved by applying a voltage to the reset terminal of the microcomputer device with a delay from the execution time (8 ms or more). This method conventionally involves inserting an initial delay capacitor 7' between the initial reset terminal 4b of the microcomputer device 4 and the ground, as shown in FIG. After the start of operation, a voltage is applied to the initial reset terminal 4b with a delay of the charging time of the delay capacitor 7'. However, in such a conventional example, it is necessary to interpose a smoothing capacitor 2 that smoothes the power supply of the battery 1, and therefore, immediately after the power switch 3 is turned from on to off, the charge in the smoothing capacitor 2 is transferred through the load 6. At the same time, the charge in the delay capacitor 7' is discharged through the protection diode 11 inside the microcomputer device 4.
and is discharged to the ground side via the load 6. Therefore, it takes a long time for the potential of the initial reset terminal 4b to fall. Therefore, if the power switch 3 is turned on immediately after being turned off, the microcomputer device 4 will be restarted before the potential at the initial reset terminal 4b has fallen sufficiently, that is, the voltage at the initial reset terminal 4b will reach the threshold. Since the power is turned on before the voltage reaches the specified value, the initial reset will not work, and the microcomputer device 4 will start scanning in the middle of the execution time of one instruction of the setting program, and there is a risk that it will perform an operation that was not originally planned.

(ハ) 考案が解決しようとする問題点 本考案が解決しようとする問題点は上記従来の
技術の問題点に鑑み簡単な回路構成て遅延コンデ
ンサの放電を短縮せしめ、常時マイクロコンピユ
ータ装置をそのプログラムの最初から走査を始め
るようにすることである。
(c) Problems to be solved by the invention The problem to be solved by the invention is to shorten the discharge of the delay capacitor by using a simple circuit configuration in view of the problems of the above-mentioned conventional technology, and to constantly operate the microcomputer device in its program. The purpose is to start scanning from the beginning of .

(ニ) 問題点を解決するための手段 電源平滑コンデンサで平滑した電源を供給され
るマイクロコンピユータ装置のイニシヤルリセツ
ト端子と前記電源の一方端子との間に接続された
イニシヤル遅延コンデンサと、このコンデンサと
アース間に並列接続された第1抵抗と、この第1
抵抗と直列接続されて前記電源の供給停止時に前
記平滑コンデンサの充電電荷を放電する第2抵抗
と、によつてイニシヤルリセツト回路を構成す
る。
(d) Means for solving the problem An initial delay capacitor connected between the initial reset terminal of a microcomputer device supplied with power smoothed by a power supply smoothing capacitor and one terminal of the power supply, and this capacitor. and a first resistor connected in parallel between
and a second resistor connected in series with the resistor to discharge the charge charged in the smoothing capacitor when the power supply is stopped, forming an initial reset circuit.

(ホ) 作用 第1及び第2抵抗の分圧比によつてイニシヤル
遅延コンデンサの上限電圧が設定され、電源オン
により平滑コンデンサ及び遅延コンデンサが充電
される。マイクロコンピユータ装置は所定時間経
過の後遅延コンデンサのリセツトしきい値電圧へ
の到達によつて作動を開始する。
(E) Effect The upper limit voltage of the initial delay capacitor is set by the voltage division ratio of the first and second resistors, and the smoothing capacitor and the delay capacitor are charged when the power is turned on. The microcomputer device begins operation by reaching the reset threshold voltage of the delay capacitor after a predetermined period of time.

電源オフ時、平滑コンデンサは第1、第2抵抗
を介して放電し、遅延コンデンサは第2抵抗を介
して放電する。
When the power is turned off, the smoothing capacitor is discharged through the first and second resistors, and the delay capacitor is discharged through the second resistor.

(ヘ) 実施例 以下本考案の実施例を第1図に従い説明すると
1は起電力約5.5Vの電源電池、2はこの電池1
の正極端子1aと負極端子1b間に電源スイツチ
3を介して接続された平滑コンデンサ、4はイニ
シヤルリセツト端子4bに接続されたリセツト回
路5を内蔵し、該リセツト端子4bと電源端子4
aとの間にMOS−FET10及び従来と同様に保
護ダイオードとが介挿されている。6はこのマイ
クロコンピユータ装置4によつて動作を制御され
る負荷である例えばデジタル表示部である。7は
このイニシヤルリセツト端子4bとアースとの間
に接続されたイニシヤル遅延コンデンサ、8はこ
の遅延コンデンサ7に並列接続された第1抵抗、
9はこの第1抵抗8と直列接続された第2抵抗で
ある。
(F) Example An example of the present invention will be described below with reference to FIG.
A smoothing capacitor 4 is connected between the positive terminal 1a and the negative terminal 1b of the power supply via a power switch 3, and 4 has a built-in reset circuit 5 connected to the initial reset terminal 4b.
A MOS-FET 10 and a protection diode are inserted between the MOS-FET 10 and the conventional protection diode. Reference numeral 6 denotes a load whose operation is controlled by the microcomputer device 4, such as a digital display section. 7 is an initial delay capacitor connected between this initial reset terminal 4b and ground; 8 is a first resistor connected in parallel to this delay capacitor 7;
9 is a second resistor connected in series with this first resistor 8.

以上の構成を有するイニシヤルリセツト回路に
おいて電源スイツチ3をオンすると平滑コンデン
サ2によつて平滑された直流電流がマイクロコン
ピユータ装置4の電源端子4aに入力するが、す
ぐには作動せず、同時に第2抵抗9を介して遅延
コンデンサ7が充電され、この遅延コンデンサ7
の電位がしきい値に達するとマイクロコンピユー
タ装置4が作動する。前記遅延コンデンサ7はそ
の満充電状態で前記リセツト端子4bの電位が所
定のしきい値電圧以上になるように第1、第2抵
抗8,9及びイニシヤル遅延コンデンサ7の値を
設定する必要があり、例えば第1抵抗8を56K
Ω、第2抵抗9を36KΩ、遅延コンデンサ7を
4.7μFに設定すれば良い。この時第1及び第2
抵抗8,9による電力消費量は0.36mW程度であ
り、捧負荷6が発光ダイオード表示部のとき該負
荷6によつて消費される電力(約275mW)に比
べて極めて小さくその損失は問題にはならない。
In the initial reset circuit having the above configuration, when the power switch 3 is turned on, the DC current smoothed by the smoothing capacitor 2 is input to the power supply terminal 4a of the microcomputer device 4, but it does not operate immediately and at the same time The delay capacitor 7 is charged via the 2 resistor 9, and this delay capacitor 7
When the potential of the microcomputer device 4 reaches the threshold value, the microcomputer device 4 is activated. It is necessary to set the values of the first and second resistors 8 and 9 and the initial delay capacitor 7 so that the potential of the reset terminal 4b exceeds a predetermined threshold voltage when the delay capacitor 7 is fully charged. , for example, the first resistor 8 is 56K
Ω, second resistor 9 is 36KΩ, delay capacitor 7 is
Just set it to 4.7μF. At this time, the first and second
The power consumption by the resistors 8 and 9 is about 0.36 mW, which is extremely small compared to the power consumed by the load 6 (about 275 mW) when the dedicated load 6 is a light emitting diode display section, and the loss is not a problem. No.

第3図に電源投入後のマイクロコンピユータ装
置4の電源端子4aの電圧VDDとリセツト端子4
bの電圧の経時変化図を示す。しきい値電
圧は1.6Vに設定されており、本実施例の回路で
は電源投入後0.1秒以内にリセツト端子()
の電圧はしきい値に達する。このことは従来の回
路についても同様であり、マイクロコンピユータ
装置4の1命令実行時間よりも遅延して該マイク
ロコンピユータ装置が作動を開始する。ところが
本実施例ではリセツト端子4bの電圧は
3.7V程度にしか上昇せず、従来リセツト端子4
bの電圧が電源端子4aの電圧VDDに達す
るのに比べると低く維持される。
Figure 3 shows the voltage V DD of the power supply terminal 4a of the microcomputer device 4 after the power is turned on and the voltage of the reset terminal 4.
Fig. 3b shows a diagram of the voltage change over time. The threshold voltage is set to 1.6V, and in the circuit of this example, the reset terminal () is reset within 0.1 seconds after power is turned on.
voltage reaches the threshold. This also applies to conventional circuits, and the microcomputer device 4 starts operating with a delay from the execution time of one instruction of the microcomputer device 4. However, in this embodiment, the voltage at the reset terminal 4b is
It only rose to about 3.7V, and the conventional reset terminal 4
b is maintained low compared to when the voltage at power supply terminal 4a reaches voltage VDD .

第4図に電源オフ後のマイクロコンピユータ装
置4の電源端子4aの電圧VDDとリセツト端子4
bの電圧の経時変化を示す。電源端子4a
の電圧VDDは5.5Vから低下するのに伴つて本実
施例のリセツト端子4bの電圧は遅延コン
デンサ7の抵抗8を介しての放電により低下し、
0.3Sでしきい値電圧に達する。これに比べて従来
のリセツト端子4bの電圧は遅延コンデンサ7′
が負荷6を介してのみ放電するので1.5Sを過ぎて
もまだしきい値電圧に達していない。この結果従
来の回路では1.5S程度で電源オン・オフを切換え
た場合に遅延コンデンサ7′の放電が完了せず、
電源オン後即座にマイクロコンピユータ装置4が
作動してしまいプログラムのどこから実行される
か確定できないのに対し、本実施例では常に遅延
コンデンサ7が完全放電状態となり、電源投入後
マイクロコンピユータ装置4を必要な時間だけ遅
らせて作動させることが可能となる。
Figure 4 shows the voltage V DD at the power supply terminal 4a of the microcomputer device 4 after the power is turned off and the reset terminal 4.
Fig. 2b shows the change in voltage over time. Power terminal 4a
As the voltage V DD decreases from 5.5V, the voltage at the reset terminal 4b of this embodiment decreases due to discharge through the resistor 8 of the delay capacitor 7.
Threshold voltage is reached in 0.3S. In comparison, the voltage at the conventional reset terminal 4b is the same as that at the delay capacitor 7'.
Since the voltage is discharged only through the load 6, the threshold voltage has not yet been reached even after 1.5S. As a result, in the conventional circuit, when the power is switched on and off in about 1.5S, the discharge of the delay capacitor 7' is not completed.
The microcomputer device 4 operates immediately after the power is turned on, making it impossible to determine where in the program the program will be executed.In contrast, in this embodiment, the delay capacitor 7 is always in a fully discharged state, and the microcomputer device 4 is not required after the power is turned on. It is possible to delay the operation by a certain amount of time.

(ト) 考案の効果 本考案は以上の説明の如く、電源平滑コンデン
サで平滑した電源を供給されるマイクロコンピユ
ータ装置のイニシヤルリセツト端子と前記電源の
一方端子との間に接続されたイニシヤル遅延コン
デンサと、このコンデンサとアース間に並列接続
された第1抵抗と、この第1抵抗と直列接続され
て前記電源の供給停止時に前記平滑コンデンサの
充電電荷を放電する第2抵抗とによつてイニシヤ
ルリセツト回路を構成することにより、平滑コン
デンサ及び遅延コンデンサの放電を早め、遅延コ
ンデンサの電圧を早く低下させることができ、電
源オフ後即座に電源を再投入する場合においても
常に電源投入後所定の時間遅延させてマイクロコ
ンピユータ装置を作動させることができ、マイク
ロコンピユータ装置を設定プログラムの初期設定
状態から正確に働かせることができ、信頼性の高
いものを得ることができる効果がある。
(g) Effect of the invention As explained above, the invention provides an initial delay capacitor connected between the initial reset terminal of a microcomputer device supplied with power smoothed by a power supply smoothing capacitor and one terminal of the power supply. , a first resistor connected in parallel between this capacitor and ground, and a second resistor connected in series with this first resistor to discharge the charge of the smoothing capacitor when the power supply is stopped. By configuring a reset circuit, the smoothing capacitor and delay capacitor can be discharged quickly, and the voltage of the delay capacitor can be lowered quickly. The microcomputer device can be operated with a delay, the microcomputer device can be operated accurately from the initial setting state of the setting program, and high reliability can be obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例のイニシヤルリセツ
ト回路、第2図は従来のイニシヤルリセツト回
路、第3図は電源オン後の各部の電圧変化特性
図、第4図は電源オフ後の各部の電圧変化特性図
である。 2……平滑コンデンサ、4……マイクロコンピ
ユータ装置、4b……イニシヤルリセツト端子、
7……イニシヤル遅延コンデンサ、8……第1抵
抗、9……第2抵抗。
Fig. 1 shows an initial reset circuit according to an embodiment of the present invention, Fig. 2 shows a conventional initial reset circuit, Fig. 3 shows voltage change characteristics of various parts after the power is turned on, and Fig. 4 shows the voltage change characteristics after the power is turned off. It is a voltage change characteristic diagram of each part. 2... Smoothing capacitor, 4... Microcomputer device, 4b... Initial reset terminal,
7... Initial delay capacitor, 8... First resistor, 9... Second resistor.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 電源平滑コンデンサで平滑した電源を供給され
るマイクロコンピユータ装置のイニシヤルリセツ
ト端子と前記電源の一方端子との間に接続された
イニシヤル遅延コンデンサと、このコンデンサと
アース間に並列接続された第1抵抗と、この第1
抵抗と直列接続されて前記電源の供給停止時に前
記平滑コンデンサの充電電荷を放電する第2抵抗
と、を有してなるイニシヤルリセツト回路。
an initial delay capacitor connected between an initial reset terminal of a microcomputer device supplied with power smoothed by a power supply smoothing capacitor and one terminal of the power supply; and a first resistor connected in parallel between this capacitor and ground. And this first
An initial reset circuit comprising: a second resistor connected in series with the resistor to discharge the charge charged in the smoothing capacitor when the supply of power is stopped.
JP1980171540U 1980-11-28 1980-11-28 Expired JPS6243389Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1980171540U JPS6243389Y2 (en) 1980-11-28 1980-11-28

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1980171540U JPS6243389Y2 (en) 1980-11-28 1980-11-28

Publications (2)

Publication Number Publication Date
JPS5795633U JPS5795633U (en) 1982-06-12
JPS6243389Y2 true JPS6243389Y2 (en) 1987-11-11

Family

ID=29529889

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1980171540U Expired JPS6243389Y2 (en) 1980-11-28 1980-11-28

Country Status (1)

Country Link
JP (1) JPS6243389Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2697837B2 (en) * 1988-02-24 1998-01-14 松下電工株式会社 Reset circuit

Also Published As

Publication number Publication date
JPS5795633U (en) 1982-06-12

Similar Documents

Publication Publication Date Title
JPS6162325A (en) Charger
JPS6243389Y2 (en)
JPS586964B2 (en) Power control method
JPS6015897B2 (en) battery operated electronic clock
JPS5840663Y2 (en) Variable time constant circuit
JPS5847455Y2 (en) automatic power off device
JP3713828B2 (en) Charging method, charging device and charging control circuit
JPS6122606Y2 (en)
JPH024526Y2 (en)
JPH0786786B2 (en) Microcomputer clock supply control circuit
JPS6025154Y2 (en) Muting circuit
JPS602676Y2 (en) IC circuit for timer
JPS6016983Y2 (en) reset circuit
JP3716909B2 (en) BACKUP POWER SUPPLY DEVICE AND ELECTRIC DEVICE HAVING THE BACKUP POWER SUPPLY DEVICE
JPH054022Y2 (en)
JP3175839B2 (en) Charging device and charging method
JPH0215129Y2 (en)
JP2722348B2 (en) Oscillation circuit
JP3479572B2 (en) LCD display drive
JPS5838435Y2 (en) Reset signal generation circuit
JPH0241959Y2 (en)
JPH035930Y2 (en)
KR890004067Y1 (en) Battery charging control-circuit
JPS5846584Y2 (en) timed circuit
CN112272812A (en) Power management device, electronic equipment and movable platform assembly