JPS62291282A - Television receiver - Google Patents

Television receiver

Info

Publication number
JPS62291282A
JPS62291282A JP13361986A JP13361986A JPS62291282A JP S62291282 A JPS62291282 A JP S62291282A JP 13361986 A JP13361986 A JP 13361986A JP 13361986 A JP13361986 A JP 13361986A JP S62291282 A JPS62291282 A JP S62291282A
Authority
JP
Japan
Prior art keywords
circuit
signal
output
frequency
standard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13361986A
Other languages
Japanese (ja)
Other versions
JP2507325B2 (en
Inventor
Ikuya Arai
郁也 荒井
Toshinori Murata
村田 敏則
Himio Nakagawa
一三夫 中川
Toshiyuki Sakamoto
敏幸 坂本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP61133619A priority Critical patent/JP2507325B2/en
Publication of JPS62291282A publication Critical patent/JPS62291282A/en
Application granted granted Critical
Publication of JP2507325B2 publication Critical patent/JP2507325B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To attain the optimum filter processing for a non-reference signal, by discriminating whether prescribed relation between a chrominancc subcarrier frequency, and a frame frequency can be obtained, and selecting a filter circuit corresponding to the above discriminated result. CONSTITUTION:From a composite video signal inputted from an input terminal 100, a reference signal and the non-reference signal are detected and discriminated between a burst extraction circuit 107 and an integration circuit 114. Meanwhile, a motion detection signal is detected at a motion detection circuit 115, and the motion detection signal, an external control signal inputted from an external terminal 117, and the above discrimination signal are added on an AND circuit 116. And switches 103 and 104 are operated by the output of the AND circuit 116, and either output of a frame comb type filter 101, or a line comb type filter is selected. In this way, the output of the line comb type filter is selected at the time of detecting the non-reference signal, detecting the motion of an image, and inputting the external control signal.

Description

【発明の詳細な説明】 五 発明の詳細な説明 〔産業上の利用分野〕 本発明は、テレビジョン受信機に係り、特に標準方式の
みならず非標準方式のプレビジ1フ信号のテジタル処理
にも好適なテレビジョン受信機に関する。
[Detailed Description of the Invention] V. Detailed Description of the Invention [Field of Industrial Application] The present invention relates to a television receiver, and is particularly applicable to digital processing of not only standard format but also non-standard pre-visualization signals. The present invention relates to a suitable television receiver.

〔従来の技術〕[Conventional technology]

我が国における現行のテレビジ目ン放送の標準方式でめ
るNTSC万式を最大限に利用して高品質の再生画像を
得るようにしたテレビジョン受信機が注目されている。
Television receivers that are designed to obtain high-quality reproduced images by making maximum use of the NTSC system, which is the current standard television broadcasting system in Japan, are attracting attention.

この受信機では、複合映像信号をくし形フィルタを用い
て輝度信号と色信号とに分離して信号処理を行なう、従
って、このくし形フィルタの輝度・色信号分離性能が烏
画質化を達成する上でのxiなポイントとなってくる◇
従来、この輝度・色信号分離回路としては、例えば特開
昭59−110296号公報に示されているように、テ
レビジョン信号の1フレ一ム分の情報を保持できるフレ
ームメモリを利用したフレームくし形フィルタ回路が知
られている。
This receiver uses a comb filter to separate the composite video signal into a luminance signal and a chrominance signal and performs signal processing. Therefore, the comb filter's luminance and chrominance signal separation performance achieves excellent image quality. This will be the key point above◇
Conventionally, this luminance/chrominance signal separation circuit has been implemented using a frame comb using a frame memory that can hold information for one frame of a television signal, as shown in Japanese Patent Laid-Open No. 59-110296, for example. type filter circuits are known.

第8図は上記従来の7レームくし形フィルタ回路の構成
図であって、100は複合映像信号入力端子、201は
1フレ一ム分の画像データを記憶できるフレームメモ!
J、202は加算器、203は減算器。
FIG. 8 is a block diagram of the conventional 7-frame comb filter circuit, in which 100 is a composite video signal input terminal, and 201 is a frame memo that can store image data for one frame!
J, 202 is an adder, and 203 is a subtracter.

105は輝度信号出力端子、106は色信号出力端子で
ある◇ また、第9図は1色副搬送波がフレーム間で位相反転し
ているN’!’SC方式の信号を説明する波形図である
105 is a luminance signal output terminal, and 106 is a color signal output terminal. ◇ Also, in FIG. 9, one color subcarrier has phase inversion between frames N'! It is a waveform diagram explaining the signal of 'SC system.

以下、第9図の波形図を参照して第8図の動作を説明す
る◇ 第8図の複合映像信号入力端子100には第9図の(A
)に示す(n−1)フレーム及びnフレームの映像信号
が続いて入力する・フレームメモリ201は1フレ一ム
分の遅延を与えるので、その出力には(n−1)フレー
ムの映像信号が現われる。したがって、加算器202で
(n−1)フレームの映像信号とnフレームの映像信号
とを加算することKよって第9図(C)に示す輝度信号
が、また減算器加5で(n−1)フレームの映像信号と
nフレーみの映像信号とを減算するととくよって第9図
(B)に示す色信号が、それぞれの出力端子+os、 
tasから得ることができる。
The operation of FIG. 8 will be explained below with reference to the waveform diagram of FIG. 9. ◇ The composite video signal input terminal 100 of FIG.
) The (n-1) frame and n-frame video signals shown in ) are input successively.The frame memory 201 provides a delay of one frame, so the (n-1) frame video signal is outputted. appear. Therefore, by adding the video signals of (n-1) frames and the video signals of n frames in the adder 202, the luminance signal shown in FIG. ) By subtracting the video signal of frame and the video signal of n frames, the color signal shown in FIG. 9(B) is obtained from each output terminal +os,
It can be obtained from tas.

以上がフレームくし形フィルタの動作であるが上記の通
シ、フレーム間で映像信号に相関のあるとき、換言すれ
ば静止画像であるときには、完全な輝度・色信号分離を
行なうことができるが、逆に、フレーム間で映像信号に
相関のない動画像の場合には、輝度・色信号分離が正↓
く行えないために画質劣化を生じる。
The above is the operation of the frame comb filter.As mentioned above, when there is a correlation between the video signals between frames, in other words when it is a still image, complete luminance and color signal separation can be performed. Conversely, in the case of a moving image where there is no correlation between video signals between frames, the luminance/chrominance signal separation is correct ↓
Image quality deteriorates because it cannot be performed properly.

一万、上記したフレームくし形フィルタとライン間演算
によυ、輝度・色信号分離を行うラインくし形フィルタ
とを用いて、動画像にも対応する動き適応型くし形フィ
ルタがある◇この従来例としては特開昭55−1232
80号公報に記載されたものなどが掲げられる。
10,000, there is a motion-adaptive comb filter that can also handle moving images, using the above-mentioned frame comb filter and a line comb filter that separates luminance and color signals by line-to-line calculations.◇This conventional method For example, JP-A-55-1232
Examples include those described in Publication No. 80.

第10囚は上記動き適応形くし形フィルタ回路の構成図
であって、1月は前記第8図に示したものと同様のフレ
ームくし形フィルタ回路、102はラインくし形フィル
タ回路、403Fi、動き検出回路、404はフレーム
くし形フィルタ回路101の出力とラインくし形フィル
タ回路102の出力を選択的に切り換えるセレクタであ
り、その他第8図と同一符号は同一部分を示す。
The 10th prisoner is a block diagram of the motion adaptive comb filter circuit, in which January is a frame comb filter circuit similar to that shown in FIG. 8, 102 is a line comb filter circuit, 403Fi is a motion The detection circuit 404 is a selector that selectively switches between the output of the frame comb filter circuit 101 and the output of the line comb filter circuit 102, and the same reference numerals as in FIG. 8 indicate the same parts.

第10図において、複合映像信号入力端子100から入
力された映像信号は、フレームくし形フィルタ101内
でフレーム間演算され、第8図に示した減算器203か
らフレーム間差信号を得る。
In FIG. 10, a video signal input from a composite video signal input terminal 100 is subjected to interframe calculations in a frame comb filter 101, and an interframe difference signal is obtained from a subtracter 203 shown in FIG.

動き検出回路405はこの差信号を画像の動き検出情報
として処理し、動きを検出する。そして、動画と判断さ
れた場合、映像信号はフレーム間での相関がなくなるた
め、フレーム相関を利用するフレームくし形フィルタ処
理からライン相関を利用するラインくし形フィルタ処理
に切り換えられる。これは、動き検出回路403の出力
制御信号により、セレクタ404がラインくし形フィル
タ回路102の出力を選択することで行われる。また、
動きが検出されない静止画像と判断された場合には、7
レームくし形フィルタ回路402の出力が選択される。
The motion detection circuit 405 processes this difference signal as image motion detection information to detect motion. If it is determined that the video signal is a moving image, there is no correlation between frames in the video signal, so the frame comb filter processing that uses frame correlation is switched to the line comb filter processing that uses line correlation. This is performed by the selector 404 selecting the output of the line comb filter circuit 102 based on the output control signal of the motion detection circuit 403. Also,
If it is determined that the image is a still image with no movement detected, 7
The output of the Lehm comb filter circuit 402 is selected.

第11図は上記第10図に用いられるラインくし形フィ
ルタ回路102の従来例を示す構成図であっテ、  5
01と502はそれぞれ1H遅延線、505〜505は
それぞれ乗算器、506は加算器、507は帯域通過フ
ィルタ(BPI’) 、508は減算器であシ、その細
筒10図と同一符号は同一部分を示す。
FIG. 11 is a configuration diagram showing a conventional example of the line comb filter circuit 102 used in FIG. 10.
01 and 502 are 1H delay lines, 505 to 505 are multipliers, 506 is an adder, 507 is a band pass filter (BPI'), and 508 is a subtracter. Show parts.

第11図のラインくし形フィルタ回路は、NTSC方式
の色副搬送波位相がライン間で反転していることを用い
ている。つtb、画像の垂直方向に映像信号が相関をも
つ場合に、正しく輝度・色信号分離が行われる。従って
、動画像のような、フレーム間で相関を持たない信号の
くし形フィルタ処理に用いられる。
The line comb filter circuit shown in FIG. 11 uses the fact that the color subcarrier phase of the NTSC system is inverted between lines. When the video signals have a correlation in the vertical direction of the image, the luminance and color signals can be separated correctly. Therefore, it is used for comb filter processing of signals that have no correlation between frames, such as moving images.

以上が従米示さnているくし形フィルタ回路の例である
The above is an example of the comb filter circuit shown in FIG.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上記従来技術は、標準方式の信号(標準信号)について
は良好に動作するが、V’E’R再生信号に代表される
非標準方式の信号(非標準信号)については良好な動作
が期待できない0したがって。
The above conventional technology works well with standard format signals (standard signals), but cannot be expected to work well with non-standard format signals (non-standard signals) such as the V'E'R reproduced signal. 0 therefore.

標準方式と非標準方式のどちらの場合にも対応できるよ
うな適切な輝度・色信号分離処理のための対策が行なわ
れていないため、高画質化が達成できないという問題が
あった。
There has been a problem in that high image quality cannot be achieved because no measures have been taken for appropriate luminance/color signal separation processing that can handle both standard and non-standard methods.

以下に上記理由について説明する。The above reasons will be explained below.

前述の従来例、第8図および第10図における複合映像
信号入力端子100に入力される映像信号が標準信号で
あれば、次式(1)の関係が成シ立つことは一般に知ら
れている。
It is generally known that if the video signal input to the composite video signal input terminal 100 in the conventional example described above, FIG. 8 and FIG. 10 is a standard signal, the following relationship (1) holds true. .

f、。= 455/2− f、= 455/2−525
− f、 ・・・・・・(1)ここで、f、。は色副搬
送波周波数s ’IIは水平走査周波数s fFはフレ
ーム周波数である・開式で、色副搬送波周波数f8゜が
水平走査周波数fIIおよびフレーム周波数f、の1/
2の整数倍の関係であるため、色副搬送波位相が各ライ
ン間およびフレーム間で反転する。
f. = 455/2-f, = 455/2-525
− f, ...(1) Here, f. is the color subcarrier frequency s 'II is the horizontal scanning frequency s fF is the frame frequency In the open equation, the color subcarrier frequency f8° is 1/1 of the horizontal scanning frequency fII and the frame frequency f.
Since the relationship is an integer multiple of 2, the color subcarrier phase is inverted between each line and between frames.

ところで、非標準信号では上記(1)式の関係が存在し
ない。つま#)、輝度信号と色信号間のいわゆる周波数
インターリーブ関係がない。
By the way, the relationship expressed by equation (1) above does not exist for non-standard signals. However, there is no so-called frequency interleaving relationship between the luminance signal and the chrominance signal.

第12図は上記した非標準信号の静止画信号波形図であ
って、同図では、同期信号を基準にして映像信号を示し
ており、  (A)は(n−1)フレームとnフレーム
での映像信号を示している。ところが、映像信号が(1
)式の関係を満たしていないため、1フレ一ム間で輝度
信号と色信号間に位相ずれを生じている。このような信
号を、前記第8図に示すフレームくし形フィルタ回路で
処理した場合、輝度信号出力端子105からは色信号成
分の残った信号(B)が、また、色信号出力端子106
からは輝度信号成分の残った信号(C)が抽出され、そ
れぞれの残留成分が画質妨害とな多画像を劣化させる。
FIG. 12 is a still image signal waveform diagram of the above-mentioned non-standard signal. In the figure, the video signal is shown based on the synchronization signal, and (A) shows the (n-1) frame and n frame. shows the video signal. However, the video signal is (1
) is not satisfied, a phase shift occurs between the luminance signal and the chrominance signal from frame to frame. When such a signal is processed by the frame comb filter circuit shown in FIG.
A signal (C) in which the luminance signal component remains is extracted from the signal (C), and each residual component interferes with the image quality and degrades the multiple images.

また、第10図に示した動き適応型くし形フィルタで、
第12図に示される非標準信号を処理した場合、フレー
ム間での輝度・色信号の位相ずれの状態によっては、静
止画であってもフレーム間差が大とな)、動画と判断さ
れてラインくし形フィルタ処理されfcシ、または逆に
、静止画と判断されてフレームくし形フィルタ処理に切
り換わったシして、同一画面内においてもくし形フィル
タ処理精度が異なるため画面にむらが生じ画質劣化をき
たすことがある。
In addition, with the motion adaptive comb filter shown in Fig. 10,
When the non-standard signal shown in Figure 12 is processed, depending on the phase shift of the luminance and color signals between frames, the difference between frames may be large even if it is a still image), and it may be judged as a moving image. When a line comb filter is applied to fc, or conversely, it is determined that the image is a still image and the frame comb filter is applied, the comb filter processing accuracy varies within the same screen, resulting in unevenness on the screen. Image quality may deteriorate.

以上のように従来のくし形フィルタではVTR再生信号
のような非標準信号に対応できないため、ドツト妨害や
クロスカラーなどの画質劣化が生じていた0 また、上記従来例はくし形フィルタ回路についてである
が、映像信号の走査線を補間する補間フィルタも同様に
フィールド補間フィルタとライン補間フィルタとが存在
し、動画対応型の補間フィルタがある。これは動き検出
情報により、フィールド補間フィルタとライン補間フィ
ルタを切り換えるものでろって、やはシ、非標準信号入
力時は第10図に示す動き検出回路の誤動作により、同
一画面上でもフィールド/ライン補間フィルタ処理が不
適確に切り換わ9画面むらによる画質劣化を生じる。
As described above, conventional comb filters cannot handle non-standard signals such as VTR playback signals, resulting in image quality deterioration such as dot interference and cross color. Furthermore, the above conventional example concerns a comb filter circuit. However, there are also field interpolation filters and line interpolation filters for interpolation filters that interpolate scanning lines of video signals, and there are interpolation filters compatible with moving images. This is supposed to switch between the field interpolation filter and the line interpolation filter based on motion detection information, but when a non-standard signal is input, the motion detection circuit shown in Figure 10 malfunctions, causing the field/line interpolation filter to change even on the same screen. Interpolation filter processing is switched inappropriately, resulting in image quality deterioration due to screen unevenness.

以上のように従来技術は非標準信号に対する処理方式が
考慮されておらず、従ってそのままの回路では画質劣化
により高画質化が果せないという問題点があった〇 本発明は、上記従来技術の問題点を解消し、非標準信号
にも対応可能な信号処理回路を備えたテレビジ1ン受信
機を提供することを目的とする。
As described above, the conventional technology does not take into consideration the processing method for non-standard signals, and therefore, there is a problem that the image quality deteriorates and high image quality cannot be achieved with the circuit as it is. It is an object of the present invention to provide a television receiver equipped with a signal processing circuit that solves the problems and can also handle non-standard signals.

〔問題点を解決するための手段〕[Means for solving problems]

上記目的は、入力テレビジョン信号が標準信号であるか
非標準信号であるかを検出するために、前記(0式に示
されるように色副搬送波周波数とフレーム周波数が所定
の関係にあるかどうかを判別する手段を用いて、この手
段の判別結果に基づき、非標準信号入力と判断されたな
らば強制的にライン方式のフィルタ回路を選択するよう
に構成することにより達成される。
The above purpose is to detect whether the input television signal is a standard signal or a non-standard signal, and to determine whether the color subcarrier frequency and frame frequency have a predetermined relationship as shown in equation (0). This is achieved by using a means for determining, and forcibly selecting a line type filter circuit if it is determined that a non-standard signal is input based on the determination result of this means.

〔作用〕[Effect]

前記の判別手段は、複合映像信号入力から抽出されたバ
ースト信号に位相同期したクロックを前記(り弐に基づ
き所定数分周して得られるバーストロックフレーム周期
パルスと上記複合映像信号から分離して得た水平同期信
号をフレーム周期分計数して得らる水平ロックフレーム
周期パルスとの周期を比較する。標準信号入力時は(り
式を満足するため、比較結果は一致し、逆に非標準信号
入力時は不一致となる。この比較結果はフィルタの切り
換え制御信号となり、不一致時にフレームまたはフィー
ルド方式のフィルタをライン方式のフィルタに切り換え
、非標準信号入力時の画質劣化を防ぐことが可能となシ
、入力信号のいかんを問わず最良の画質が得られる。
The discrimination means separates a burst lock frame period pulse obtained by dividing a clock phase-synchronized with the burst signal extracted from the composite video signal input by a predetermined number from the composite video signal. Compare the period of the obtained horizontal synchronization signal with the horizontal lock frame period pulse obtained by counting the frame period.When inputting a standard signal, the following equation is satisfied, so the comparison results match; When a signal is input, there is a mismatch.The result of this comparison becomes a filter switching control signal, and when a mismatch occurs, it is possible to switch from a frame or field type filter to a line type filter, thereby preventing image quality deterioration when a non-standard signal is input. The best image quality can be obtained regardless of the input signal.

〔実施例〕〔Example〕

以下1本発明の実施例を図面を用いて説明する。 An embodiment of the present invention will be described below with reference to the drawings.

第1図は本発明によるテレビジ贅ン受信機の信号処理回
路の一実施例を示すブロック図であって、100は複合
映像信号の入力端子、101はフレームくし形フィルタ
回路% 102はラインくし形フィルタ回路、105お
よび104は信号切り換えスイッチ、105は輝度信号
出力端子、106は色信号出力端子。
FIG. 1 is a block diagram showing an embodiment of the signal processing circuit of a television luxury receiver according to the present invention, in which 100 is an input terminal for a composite video signal, 101 is a frame comb filter circuit, and 102 is a line comb filter circuit. A filter circuit, 105 and 104 are signal changeover switches, 105 is a luminance signal output terminal, and 106 is a color signal output terminal.

107、は複合映像信号からバースト信号を抽出するバ
ースト抽出回路、108は抽出バーストに位相同期した
クロックパルスを発生させるAPC回路、109はAP
C回路108で発生したクロックパルスをn分周する分
周回路、110は複合映像信号から同期信号を得る同期
分離回路、111は同期分離回路110で得られた水平
同期信号に周波数同期した水平パルスを発生させるAF
C回路、112はAFC回路111で得られるパルスを
m分周する分周回路、113は分周回路109および分
周回路112から出力されるパルス周期を比較する比較
回路、114は比較回路113の出力を積分し、比較出
力が安定なものと表るようKする積分回路、115は動
き検出回路、116はAND回路、117は強制的にく
し形フィルタを選択する外部制御信号入力時子である。
107 is a burst extraction circuit that extracts a burst signal from a composite video signal, 108 is an APC circuit that generates a clock pulse phase-synchronized with the extracted burst, and 109 is an AP
A frequency dividing circuit that divides the clock pulse generated in the C circuit 108 by n; 110 is a synchronization separation circuit that obtains a synchronization signal from the composite video signal; and 111 is a horizontal pulse whose frequency is synchronized with the horizontal synchronization signal obtained by the synchronization separation circuit 110. AF that generates
C circuit, 112 is a frequency dividing circuit that divides the frequency of the pulse obtained by the AFC circuit 111 by m, 113 is a comparison circuit that compares the pulse periods output from the frequency division circuit 109 and the frequency division circuit 112, and 114 is a frequency division circuit of the comparison circuit 113. 115 is a motion detection circuit, 116 is an AND circuit, and 117 is an external control signal input timer that forcibly selects a comb filter. .

同図において、入力端子100から入力された複合映倫
信号は回路番号107〜114までの回路で構成される
標準信号と非標準信号を検出する部分で発生される検出
信号と、従来の画像の動きを検出する動き検出回路11
5で検出される動き検出信号、さらに外部制御信号入力
時子117から入力さnる外部制御信号との3つの制御
信号のうち1つを選択するAND回路116の出力によ
り信号切プ換えスイッチ103および104を動作させ
て、フレームくし形フィルタ回路101およびラインく
し形フィルタ回路102の出力を選択する。上記3制御
値号のうち、いずれかが低レベルとなった場合、切り換
えスイッチ103および104はラインくし形、フィル
タ回路102の出力が選ばれる。っまシ、非標準信号検
出時と画像の動き検出時、そして外部から制御できる外
部制御信号入力時において、ラインくシ形フィルタ回路
102の出力が輝度信号出刃端子105、色信号出力端
子106に得られる。
In the same figure, the composite image signal inputted from the input terminal 100 includes the detection signal generated in the part that detects the standard signal and non-standard signal made up of circuits numbered 107 to 114, and the conventional image movement. Motion detection circuit 11 that detects
The signal changeover switch 103 is activated by the output of an AND circuit 116 that selects one of three control signals: the motion detection signal detected at 5, and the external control signal input from the external control signal input signal 117. and 104 are operated to select the outputs of the frame comb filter circuit 101 and the line comb filter circuit 102. When any one of the three control value numbers is at a low level, the changeover switches 103 and 104 are line comb-shaped, and the output of the filter circuit 102 is selected. However, when detecting a non-standard signal, when detecting image movement, and when inputting an external control signal that can be controlled from the outside, the output of the line-comb filter circuit 102 is sent to the luminance signal output terminal 105 and the color signal output terminal 106. can get.

次に、上記回路番号107から114で構成される非標
準信号検出部の動作について説明する。
Next, the operation of the non-standard signal detection section comprised of circuit numbers 107 to 114 will be described.

複合映像信号入力端子100からの信号はバースト抽出
回路107でバースト信号だけ抜き取られAPC回路1
08に与えられる。通常、APC回路108は色復窮を
行うために必要な色副搬送波を発生させる回路で、バー
スト信号を利用し1位相を制御するループ回路を構成し
、一定の位相関係にした副搬送波または、副搬送波の整
数倍クロックを発生する。
From the signal from the composite video signal input terminal 100, only the burst signal is extracted by the burst extraction circuit 107 and sent to the APC circuit 1.
Given on 08. Normally, the APC circuit 108 is a circuit that generates color subcarriers necessary for color restoration, and constitutes a loop circuit that controls one phase using a burst signal, and subcarriers or subcarriers that have a constant phase relationship. Generates a clock that is an integer multiple of the subcarrier.

第2図は上記APC回路の構成図であって、701は位
相比較器、702は位相比較器701の出力を平滑化す
るループフィルタ、  705ハループフイルタ702
の出力電圧に応じて発振周波数を変える電圧制御発振器
(VCO)、704はVCO705の出力クロックを分
周する分周器でめる。
FIG. 2 is a configuration diagram of the above APC circuit, in which 701 is a phase comparator, 702 is a loop filter that smoothes the output of the phase comparator 701, and 705 is a Hall loop filter 702.
A voltage controlled oscillator (VCO) 704 that changes the oscillation frequency according to the output voltage of the VCO 705 is a frequency divider that divides the output clock of the VCO 705 .

今、仮KVCO703の発振周波数を色副搬送波周波数
で6゜04倍とすると分局器704は4分周器となシ、
その出力はf8゜と同周波数になる。分周器704の出
力は、位相比較器701でバースト信号と比較され、誤
差電圧を得る。この誤差電圧は、V CO703にフィ
ードバックされ、VC0703からはバースト信号に位
相同期した安定なりロックが得られる。
Now, if the oscillation frequency of the temporary KVCO 703 is multiplied by the color subcarrier frequency by 6°04, the divider 704 becomes a frequency divider by 4.
Its output has the same frequency as f8°. The output of frequency divider 704 is compared with the burst signal in phase comparator 701 to obtain an error voltage. This error voltage is fed back to the VCO 703, and a stable lock that is phase synchronized with the burst signal is obtained from the VC0703.

一万、AFC回路111は、同期信号中の雑音によって
、同期乱れが生じないように同期信号を平均化し、雑音
を取り除いた安定な同期信号を発生させる回路で、その
詳細を第6図に示す〇第3図はAF’C回路の構成図で
あって、801は位相比較器、802はループフィルタ
、806はVCO1804は分周器である。
The AFC circuit 111 is a circuit that averages the synchronization signal to prevent synchronization disturbance caused by noise in the synchronization signal and generates a stable synchronization signal with noise removed.The details are shown in Figure 6. 〇 Fig. 3 is a configuration diagram of the AF'C circuit, in which 801 is a phase comparator, 802 is a loop filter, and 806 is a VCO 1804 is a frequency divider.

同図において、AFC回路111もフィードバックルー
プを構成しておシ、各部の動作はAPC回路108の各
部の動作と同様であるが、位相比較器801の外部入力
信号は同期分離回路110で分離抽出された水平同期信
号が入力され、位相比較器強から出力される誤差電圧は
ループフィルタ802でV CO803の制御電圧に変
換される。また、VCO803の発振周波数は色副搬送
波周波数の整数倍に等しく、VC0803の出力クロッ
クは分局器804で分周され水平走査周波数fHの水平
パルスが得られる。
In the figure, the AFC circuit 111 also constitutes a feedback loop, and the operation of each part is similar to that of the APC circuit 108, but the external input signal of the phase comparator 801 is separated and extracted by the synchronous separation circuit 110. The horizontal synchronizing signal is input, and the error voltage output from the phase comparator is converted into a control voltage for the VCO 803 by the loop filter 802. Further, the oscillation frequency of the VCO 803 is equal to an integral multiple of the color subcarrier frequency, and the output clock of the VC 0803 is divided by the divider 804 to obtain a horizontal pulse having the horizontal scanning frequency fH.

さて、上記APC回路108の出力クロックで、は色副
搬送波f、。に位相同期しているので、前記(1)式を
変形して、 となるように出力クロックfsを所定量分周すれば標準
信号の場合のフレーム周期パルスが得られる。
Now, in the output clock of the APC circuit 108, is the color subcarrier f. Since the phase is synchronized with , the frame period pulse in the case of the standard signal can be obtained by modifying equation (1) and dividing the output clock fs by a predetermined amount so that the following formula is obtained.

つまシ、上記出力クロックfll=kf、。の関係なら
ば、(kX 525 X 455/2 )分周すれば標
準信号フレーム周期パルスが得られる口この分局を行う
回路が分周回路109である。
Tsumashi, the above output clock fll=kf. If the relationship is, the standard signal frame period pulse can be obtained by dividing the frequency by (kX 525 X 455/2).The circuit that performs this division is the frequency divider circuit 109.

t7’c、AFC回路111で再生された水平走査周期
パルスfHを525分周する分周回路112からは入力
端子100から入力された複合映像信号に同期したフレ
ーム周期パルスが得られる。
At t7'c, a frame period pulse synchronized with the composite video signal inputted from the input terminal 100 is obtained from the frequency dividing circuit 112 which divides the frequency of the horizontal scanning period pulse fH reproduced by the AFC circuit 111 by 525.

ここで、非標準信号では前言はり7式の関係が成立しな
いのであるから、上記分周回路109の出力である標準
信号フレーム周期パルスと分周回路112のフレーム周
期パルスの周期を比較回路113で比較すれば、標準信
号とノンスタンダード信号の検出ができる。比較結果が
一致すれば入力信号である複合映像信号は標準信号であ
り、一致しなければ非標準信号として検出される。この
比較信号は、入力映像信号が標準信号と非標準信号の境
界付近に存在する場合、または外乱により同期がはずれ
た場合などに検出動作が不安定となるため、積分回路1
14で上記比較信号をある期間積分して安定な検出信号
を得られるようにする。
Here, since the relationship of formula 7 does not hold for non-standard signals, the comparison circuit 113 compares the period of the standard signal frame period pulse which is the output of the frequency dividing circuit 109 and the frame period pulse of the frequency dividing circuit 112. By comparing, standard signals and non-standard signals can be detected. If the comparison results match, the composite video signal that is the input signal is a standard signal, and if they do not match, it is detected as a non-standard signal. This comparison signal is used in the integration circuit 1 because the detection operation becomes unstable when the input video signal exists near the boundary between a standard signal and a non-standard signal, or when synchronization is lost due to disturbance.
At step 14, the comparison signal is integrated over a certain period of time to obtain a stable detection signal.

この検出信号は、くし形フィルタの切り換え制御信号と
して信号切り換えスイッチ106および104に印加さ
れる。非標準信号入力時には、この切り換え制御信号に
より信号切り換えスイッチ103および104はライン
くし形フィルタ回路102の出力を選択する。
This detection signal is applied to signal changeover switches 106 and 104 as a comb filter changeover control signal. When a non-standard signal is input, the signal changeover switches 103 and 104 select the output of the line comb filter circuit 102 in response to this changeover control signal.

以上がノンスタンダード信号検出部の動作概略である。The above is an outline of the operation of the non-standard signal detection section.

次に、この検出部の詳細について説明する0 第4図は上記比較回路115および分周回路109と1
12の詳細を示すブロック図であって、901および9
02はランチ回路、903はNOR回路、904はイネ
ーブル、ロード付きのカウンタ、905はシフトレジス
タ、906はR−87リツプ70ツブ、907はAND
回路、908はラッチ回路、909はインバータであシ
、回路901〜904で分周回路112を、また、回路
905〜909が比較回路116を構成している。
Next, the details of this detection section will be explained. FIG.
12 is a block diagram showing details of 901 and 9.
02 is a launch circuit, 903 is a NOR circuit, 904 is an enable counter with load, 905 is a shift register, 906 is an R-87 lip 70-tube, 907 is an AND
908 is a latch circuit, 909 is an inverter, circuits 901 to 904 constitute a frequency dividing circuit 112, and circuits 905 to 909 constitute a comparison circuit 116.

第5図は、第4図に示した1路の谷部の動作波形図であ
って、同図(A)〜(K)は第4図に示した(A)〜(
K)に対応する。
FIG. 5 is an operation waveform diagram of the valley portion of the first path shown in FIG. 4, and (A) to (K) in the same figure are (A) to (
Corresponds to K).

次に、第4図に示した回路の動作を第5図の波形図を参
照して説明する。
Next, the operation of the circuit shown in FIG. 4 will be explained with reference to the waveform diagram in FIG. 5.

AFC回路111よシ到来する水平走査周期パルス(B
)は負極性の信号で第5図ではそのパルス部分が拡大さ
れて示されている。水平走査周期パルス(B)は成形整
形するためラッチ回路901および902を通し波形(
C)および(D)をそれ、それ得る。
The horizontal scanning periodic pulse (B
) is a negative polarity signal, and its pulse portion is shown enlarged in FIG. The horizontal scanning period pulse (B) passes through latch circuits 901 and 902 to shape the waveform (
C) and (D) are obtained.

ラッチ回路901および902のラッチクロックはAr
c回路111から与えられるもので、本実施例ではこの
クロックを色副搬送波周波数f、。の4倍の周波数4f
、。に設定している。
The latch clocks of latch circuits 901 and 902 are Ar
In this embodiment, this clock is given by the color subcarrier frequency f, from the c circuit 111. 4 times the frequency 4f
,. It is set to .

上記ラッチされた水平走査パルス(C)および(D)は
、NOR回路903で処理され、1クロック幅の水平走
査周期パルス(E)を得る。カウンタ904は525分
周カウンタでクロック(A)を525カウントしてフレ
ーム周期パルス(F)を出力するが、計数が行われるの
は水平走査周期パルス(k、)がカウンタ904に入力
されている期間たけであり、525カラント後にはフレ
ーム周期パルス(F) Kよシ初期値Bがカウンタ90
4にセットされ、再び525カウントし始めるようにな
っている。したがって、カウンタ904は10ビツト構
成であり、初期値Bは2進コードで“0111目001
0″となる。−万、分周回路109はカウンタ904と
同様なカウンタ回路でクロック(A)を所定値計数し、
標準信号フレーム周期パルスを発生させる。本実施例で
はクロック(A)の発損周波数=4f、。であるので、
計数値は4 X −X 525 = 477.750カ
ウントすればよいが、実際にはクロックのジッタ等の影
響を考慮し標準信号フレーム周期パルスに1(正の整数
)クロッ分の幅をもたせて検出誤差を防ぐようにしであ
る。
The latched horizontal scanning pulses (C) and (D) are processed by a NOR circuit 903 to obtain a horizontal scanning periodic pulse (E) with a width of one clock. The counter 904 is a 525 frequency division counter that counts the clock (A) by 525 and outputs a frame period pulse (F), but counting is performed when the horizontal scanning period pulse (k,) is input to the counter 904. After 525 currants, the frame period pulse (F) K and the initial value B are counted as counter 90.
It is set to 4 and starts counting 525 again. Therefore, the counter 904 has a 10-bit configuration, and the initial value B is "0111th 001" in binary code.
The frequency dividing circuit 109 counts the clock (A) by a predetermined value using a counter circuit similar to the counter 904.
Generate standard signal frame period pulses. In this embodiment, the frequency of the clock (A) is 4f. So,
The count value should be 4 X - X 525 = 477.750 counts, but in reality, in consideration of the effects of clock jitter, etc., the standard signal frame period pulse is detected with a width of 1 (positive integer) clock. This is to prevent errors.

第5図(I)に示した信号がこれにあたり、同図では1
=3として、標準値477、750±3クロツクの幅を
もっている。尚、本実施例では1=5としているが% 
1の値は適宜選択される。
The signal shown in Figure 5 (I) corresponds to this, and in the figure, 1
=3, the standard value is 477, which has a width of 750±3 clocks. Note that in this example, 1=5, but %
A value of 1 is selected as appropriate.

このフレーム周期パルス(I)は以下のようKして作成
される。
This frame periodic pulse (I) is created by K as follows.

分周回路109のカウンタは、前記カウンタ904ノ出
力フレーム周期パルス(F)をセット信号として、初期
値A(2進コードで’ooso11o+omoo+1o
o’)が与えられ、4 f、。クロック(A)と(47
7、750−4)クロック計数して、フレーム周期パル
スを出力する。
The counter of the frequency dividing circuit 109 uses the output frame periodic pulse (F) of the counter 904 as a set signal to set an initial value A ('ooso11o+omoo+1o in binary code).
o') is given and 4 f, . Clock (A) and (47
7, 750-4) Count clocks and output frame period pulses.

次に、シフトレジスタ905で1〜6 (=21 )ク
ロック分シフトさせたフレーム周期パルス(G)および
(H)を得る。パルス(G)および(H)はそれぞれR
−Sフリップフロップ906のセットパルス、リセット
パルスとして動作し、求める標準信号フレームパルス(
I)が作られる。このパルス(I) ト前記入力映像信
号に同期したフレーム周期パルス(F)との槓をAND
回路907で求め、この時、入力映像信号が標準信号で
あれば、第5図(J)のパルスが得られる。しかし、入
力映像信号が非標準信号のときは、フレーム周期パルス
が標準信号フレームパルス(F)の範囲外とナルたメハ
ルス(J)は得られない。この非標準判別パルス(J)
は、ラッチ回路908で前記水平走置周期パルス(B)
をインバータ909で反転した信号で保持することによ
り、非標準検出信号(K)を得る。図示の実施例では、
検出信号CK)が高レベルのとき標準信号、低レベルの
とき非標準信号と判別される。
Next, frame period pulses (G) and (H) shifted by 1 to 6 (=21) clocks in a shift register 905 are obtained. Pulses (G) and (H) are each R
- Operates as the set pulse and reset pulse of the S flip-flop 906, and is the standard signal frame pulse (
I) is produced. This pulse (I) is ANDed with the frame period pulse (F) synchronized with the input video signal.
If the input video signal is a standard signal, the pulse shown in FIG. 5(J) is obtained. However, when the input video signal is a non-standard signal, Mehals (J) in which the frame period pulse is outside the range of the standard signal frame pulse (F) cannot be obtained. This non-standard discrimination pulse (J)
is the horizontal scanning period pulse (B) in the latch circuit 908.
By holding the signal inverted by the inverter 909, a non-standard detection signal (K) is obtained. In the illustrated embodiment,
When the detection signal CK) is at a high level, it is determined to be a standard signal, and when it is at a low level, it is determined to be a non-standard signal.

次に比較回路113の検出信号を安定化させる積分回路
114を第6図のブロック図を用いて説明する。
Next, the integration circuit 114 for stabilizing the detection signal of the comparison circuit 113 will be explained using the block diagram of FIG.

第6図は、第1図における積分回路の構成図であって、
  ttotはインバータ、1102はNAND回路、
1105および1105はOR回路、  1104はア
ップ/ダウンカウンタ、  1106はR−Sフリップ
フロップである◇ 同図においてs N A N D回路1102は第4図
のラッチ回路908の出力とカウンタ回路904のリッ
プルキャリー出力(F’)とのNANDをとシ、比較回
路113が標準信号を検出したときに1フレ一ム周期に
1回だけパルスが出力され、アップ/ダウンカウンタ1
104をアップカウントさせる。同様に、OR回路11
03はラッチ回路908の出力とカウンタ回路904の
リップルキャリー出力をインバータ1101で反転させ
たものから、比較回路113がノンスタンダード信号を
検出した場合にアップ/ダウンカウンタ1104をダウ
ンカウントさせる。
FIG. 6 is a configuration diagram of the integrating circuit in FIG. 1,
ttot is an inverter, 1102 is a NAND circuit,
1105 and 1105 are OR circuits, 1104 is an up/down counter, and 1106 is an R-S flip-flop. By performing a NAND with the carry output (F'), when the comparator circuit 113 detects the standard signal, a pulse is output only once per frame period, and the up/down counter 1
Make 104 count up. Similarly, OR circuit 11
03 is the result of inverting the output of the latch circuit 908 and the ripple carry output of the counter circuit 904 by the inverter 1101, and causes the up/down counter 1104 to count down when the comparison circuit 113 detects a non-standard signal.

アップ/ダウンカウンタ1104のカウント値が2Nま
たはゼロに達したとき、カウンタ1104にOR回路1
105から初期値としてNがセットされると同時に、リ
ップルキャリー出力(カウント値=2N)、またはボロ
ー出力(カウント値=0)がRSフリップフロップ11
06を動作させ、最終的な標準信号/非標準信号の検出
信号が得られる00R回路1105はリップルキャリー
出力またはボロー出力により、アップ/ダウンカウンタ
1105に初期値Nをセットすると、再び上記動作を繰
9返す。
When the count value of up/down counter 1104 reaches 2N or zero, OR circuit 1 is applied to counter 1104.
At the same time that N is set as the initial value from 105, the ripple carry output (count value = 2N) or borrow output (count value = 0) is output from the RS flip-flop 11.
The 00R circuit 1105, which operates 06 and obtains the final standard signal/non-standard signal detection signal, sets the initial value N in the up/down counter 1105 by ripple carry output or borrow output, and then repeats the above operation again. 9 return.

このようにして、比較回路113で得られる検出信号を
、よシ安定な検出信号として切夛換えスイッチ回路10
5.104に与え、非標準信号検出時にはくし形フィル
タをラインくし形フィルタ回路+02の出力側に接続し
、ドツト妨害やクロスカラー等の画質妨害を最少限にす
ることが可能である。
In this way, the detection signal obtained by the comparator circuit 113 is switched to the switching circuit 10 as a more stable detection signal.
5.104, when a non-standard signal is detected, a comb filter can be connected to the output side of the line comb filter circuit +02 to minimize image quality disturbances such as dot disturbances and cross colors.

第7図は本発明による非標準信号対応型の補間フィルタ
回路の構成図であって、121は輝厩・色信号分離によ
り得られた輝度信号の入力端子、122はフィールド方
式補間フィルタ回路、123はライン方式補間フィルタ
回路、124は切り換えスイッチであシ、第1図と同一
符号は同一部分を示す0同図において、切り換えスイッ
チ124の動作は第1図の場合と同様でろり、非標準信
号入力時では非標準信号検出信号により動き検出回路か
らの制御信号に関係なく、ライン方式補間フィルタ回路
123が選択される。これKよシ、非標準信号静止画入
力時に補間フィルタがフィールド方式とライン方式間で
切り換わることにより1画質劣化をきたすことがなくな
る。
FIG. 7 is a configuration diagram of an interpolation filter circuit compatible with non-standard signals according to the present invention, in which 121 is an input terminal for a luminance signal obtained by luminance signal/chrominance signal separation, 122 is a field type interpolation filter circuit, and 123 1 is a line type interpolation filter circuit, 124 is a changeover switch, and the same reference numerals as in FIG. 1 indicate the same parts. At the time of input, the line type interpolation filter circuit 123 is selected by the non-standard signal detection signal regardless of the control signal from the motion detection circuit. This eliminates the possibility of deterioration in image quality due to switching of the interpolation filter between the field method and the line method when a non-standard signal still image is input.

上記実施例はN’[’SC信号についてであるが、色副
搬送波周波数と水平同期周波数の間に特定の周波数関係
が存在する映像信号であれば、本実施例の非標準検出回
路が適応できることはもちろんである。
Although the above embodiment deals with the N'['SC signal, the non-standard detection circuit of this embodiment can be applied to any video signal in which a specific frequency relationship exists between the color subcarrier frequency and the horizontal synchronization frequency. Of course.

この場合、各回路の設定値を入力映像信号の周波数関係
に沿うように変更すれはよい。
In this case, the setting values of each circuit may be changed to match the frequency relationship of the input video signal.

〔発明の効果〕〔Effect of the invention〕

以上説明したように、本発明によれば、標準方式の信号
のみでな(、VTR再生信号に代表される非標準方式の
信号に対しても最適なフィルタ処理が行なわれるように
、これを検出する回路を設け、その検出情報に基づきラ
イン方式のフィルタとフレーム方式又はフィールド方式
のフィルタを切り換えることで、非標準方式の信号入力
時に従来回路で発生するドツト妨害やクロスカラー妨害
などの画質妨害を最少限に抑制して画質を向上すること
ができるとともに1本発明の回路を簡単なデジタル回路
で構成することがで遣るので、  IC化が容易でアリ
、上記従来技術の欠点を除いて。
As explained above, according to the present invention, not only standard format signals (but also non-standard format signals such as VTR playback signals) can be detected so as to be optimally filtered. By installing a circuit that switches between a line-type filter and a frame-type or field-type filter based on the detection information, it is possible to eliminate image quality disturbances such as dot interference and cross-color interference that occur in conventional circuits when non-standard signal input is performed. The image quality can be improved by suppressing the noise to a minimum, and since the circuit of the present invention can be configured with a simple digital circuit, it can be easily integrated into an IC, eliminating the drawbacks of the above-mentioned conventional technology.

優れた機能のテレビジ1ン受信機を提供できる。We can provide a television receiver with excellent functionality.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明によるテレビジ冒ン受信機の信号処理回
路の一実施例を示すブロック図、第2図は第1図におけ
るAPC回路の構成図、第3図は第1図におけるAFC
回路の構成図、第4図は第1図における分周回路の構成
図、第5図は第4図に示した回路の動作波形図、第6図
は第1図における積分回路の構成図、第7図は非標準信
号対石屋の補間フィルタ回路の構成図、第8図は従来技
術による7レーふくし形フィルタ回路の構成図、第9図
はNTSC方式の信号を説明する波形図、第10図は動
き適応形くし形フィルタ回路の従来例の構成図、第11
図はラインくし形フィルタ回路の従来例の構成図、第1
2図は非標準信号の静止画信号波形図である。
FIG. 1 is a block diagram showing an embodiment of the signal processing circuit of a television receiver according to the present invention, FIG. 2 is a block diagram of the APC circuit in FIG. 1, and FIG. 3 is a block diagram of the APC circuit in FIG.
A configuration diagram of the circuit, FIG. 4 is a configuration diagram of the frequency dividing circuit in FIG. 1, FIG. 5 is an operating waveform diagram of the circuit shown in FIG. 4, and FIG. 6 is a configuration diagram of the integration circuit in FIG. 1. Fig. 7 is a block diagram of the Ishiya interpolation filter circuit for non-standard signals, Fig. 8 is a block diagram of a 7-ray box filter circuit according to the prior art, Fig. 9 is a waveform diagram explaining the NTSC system signal, and Fig. 10 The figure is a block diagram of a conventional example of a motion adaptive comb filter circuit, No. 11.
The figure is a configuration diagram of a conventional example of a line comb filter circuit.
FIG. 2 is a still image signal waveform diagram of a non-standard signal.

Claims (1)

【特許請求の範囲】[Claims] 1、複合映像信号を処理して画像を再生するテレビジョ
ン受信機において、前記複合映像信号から同期信号を分
離する同期分離回路と、該同期分離回路の出力に基づい
て同期信号を再生するAFC回路と、該AFC回路の出
力を分周する第1の分周回路と、前記複合映像信号から
バースト信号を抽出するバースト信号抽出回路と、該抽
出回路で得られるバースト信号により位相制御されたク
ロック信号を発生するAPC回路と、該APC回路の出
力であるクロック信号を分周する第2の分周回路と、該
第2の分周回路の出力の周期と前記第1の分周回路の出
力の周期を比較する比較回路と、該比較回路の出力を積
分する積分回路とから成る前記複合映像信号が標準方式
の信号であるか否かを検知する検知手段を設け、該検知
手段の出力により前記複合映像信号を処理する処理回路
の特性を切り換えるようにしたことを特徴とするテレビ
ジョン受信機。
1. In a television receiver that processes a composite video signal and reproduces an image, a sync separation circuit that separates a sync signal from the composite video signal, and an AFC circuit that reproduces the sync signal based on the output of the sync separation circuit. a first frequency dividing circuit that frequency divides the output of the AFC circuit; a burst signal extraction circuit that extracts a burst signal from the composite video signal; and a clock signal whose phase is controlled by the burst signal obtained by the extraction circuit. an APC circuit that generates a clock signal, a second frequency divider circuit that divides the frequency of the clock signal that is the output of the APC circuit, and an output period of the second frequency divider circuit and an output period of the first frequency divider circuit. A detection means is provided for detecting whether or not the composite video signal consisting of a comparison circuit that compares the periods and an integration circuit that integrates the output of the comparison circuit is a signal of the standard method, and the output of the detection means detects the A television receiver characterized in that the characteristics of a processing circuit that processes a composite video signal are switched.
JP61133619A 1986-06-11 1986-06-11 Television signal processor Expired - Lifetime JP2507325B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61133619A JP2507325B2 (en) 1986-06-11 1986-06-11 Television signal processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61133619A JP2507325B2 (en) 1986-06-11 1986-06-11 Television signal processor

Publications (2)

Publication Number Publication Date
JPS62291282A true JPS62291282A (en) 1987-12-18
JP2507325B2 JP2507325B2 (en) 1996-06-12

Family

ID=15109052

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61133619A Expired - Lifetime JP2507325B2 (en) 1986-06-11 1986-06-11 Television signal processor

Country Status (1)

Country Link
JP (1) JP2507325B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0364967A2 (en) * 1988-10-18 1990-04-25 Hitachi, Ltd. Luminance/chrominance signal separation circuit for pal color television signal

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5049935A (en) * 1973-09-03 1975-05-06

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5049935A (en) * 1973-09-03 1975-05-06

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0364967A2 (en) * 1988-10-18 1990-04-25 Hitachi, Ltd. Luminance/chrominance signal separation circuit for pal color television signal

Also Published As

Publication number Publication date
JP2507325B2 (en) 1996-06-12

Similar Documents

Publication Publication Date Title
US5025310A (en) Clock pulse generator capable of being switched to process both standard and non-standard television signals
US5532749A (en) Sample rate conversion device for processing non-standard television signal
US5335074A (en) Phase locked loop synchronizer for a resampling system having incompatible input and output sample rates
US4665437A (en) Adaptive field or frame store processor
JPS63276994A (en) Signal processor unit for digital television receiver
US5181115A (en) Digital phase-locked loop
KR100642083B1 (en) Apparatus for identifying standard and non-standard video signals
JPS62291282A (en) Television receiver
US5185657A (en) Color signal processing circuit with residual phase error correction
JPS63128872A (en) Phase lock loop circuit for television apparatus
US5130787A (en) Color signal processing circuit with residue phase error correction
EP0865213B1 (en) VTR signal processing circuit
US5631708A (en) Automatic phase control apparatus
JP2571038B2 (en) Digital television signal processor
JP2765936B2 (en) Chroma noise reducer
JP2579775B2 (en) Clock switching device
JP2975807B2 (en) VTR video signal processing circuit
JPH0632451B2 (en) Signal processing circuit of television receiver
JP2517619B2 (en) Television receiver
JPH011389A (en) Television receiver signal processing circuit
JP2763340B2 (en) Non-standard signal detection circuit
JPH06225321A (en) Digital signal processing circuit
JPH07288847A (en) Video signal phase correction device
JPH06105976B2 (en) Signal detector
JPH05219522A (en) Yc separator circuit