JPS62281605A - Voice output amplifier circuit - Google Patents

Voice output amplifier circuit

Info

Publication number
JPS62281605A
JPS62281605A JP61124924A JP12492486A JPS62281605A JP S62281605 A JPS62281605 A JP S62281605A JP 61124924 A JP61124924 A JP 61124924A JP 12492486 A JP12492486 A JP 12492486A JP S62281605 A JPS62281605 A JP S62281605A
Authority
JP
Japan
Prior art keywords
circuit
bias
output
amplifier circuit
muting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61124924A
Other languages
Japanese (ja)
Other versions
JPH0797732B2 (en
Inventor
Hitoshi Kinoshita
仁志 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba AVE Co Ltd
Original Assignee
Toshiba Corp
Toshiba Audio Video Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Audio Video Engineering Co Ltd filed Critical Toshiba Corp
Priority to JP61124924A priority Critical patent/JPH0797732B2/en
Publication of JPS62281605A publication Critical patent/JPS62281605A/en
Publication of JPH0797732B2 publication Critical patent/JPH0797732B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

PURPOSE:To prevent the shock noises produced when a power supply is applied by dividing a multi-stage amplifier circuit into >=2 systems in terms of an action start time point and adding the bias circuit to decide and supply the bias currents to those systems. CONSTITUTION:A multi-stage amplifier circuit is divided into >=2 systems in terms of an action start time point and bias circuits 7 and 8 are provided to decide and supply the bias currents to these systems. Then the different action start time points are set to both circuits 7 and 8 when a power supply is applied and therefore an output stage amplifier circuit 3 is started later than other amplifier circuits. Therefore the shock noises produced by an unbalanced state of potentials between paired input terminals of the 3 for sound signals at the time of current application by setting the action star. time points of both circuits 7 and 8 are set previously so that the action of the circuit 3 is started after said temporary unbalanced state of potentials is eliminated.

Description

【発明の詳細な説明】 3、発明の詳細な説明 [発明の目的コ (産業上の利用分野) 本発明は、多段構成型の音声出力用トランクスタ増幅回
路に係り、特に電源投入時のショック音の発生を防止す
る回路に関する。
Detailed Description of the Invention 3. Detailed Description of the Invention [Purpose of the Invention (Industrial Application Field) The present invention relates to a multi-stage audio output trunk amplifier circuit, and particularly to This invention relates to a circuit that prevents the generation of sound.

(従来の技術) たとえば音響機器に用いられる多段構成型の音声出力増
幅回路は半導体集積回路化されており、その−例を第3
図に示している。即ち、1は音声信号入力端子、2は前
置増幅回路、3は出力段増幅回路、4は音声信号出力端
子、5はカレントミラー回路であって、 PNP形の入
力用トランジスタQ1 とそれぞれPNP形の第1.第
2の出力用トランジスタQz−Qs  とからなり、第
1の出力用トランジスタQ2は前記前置増幅回路2の動
作電源電流をvec電源端から供給し、第2の出力用ト
ランジスタQ3は前記出力段増幅回路3の動作電源電流
を前記vc0電源端から供給するように接続されている
。一方、6ばVcc電源端と接地端との間に直列に接続
された抵抗素子R1#R2およびその相互接続ノードと
接地端との間に接続されたコアfンサCからなるリップ
ルフィルタ回路である。
(Prior art) For example, a multi-stage audio output amplifier circuit used in audio equipment is implemented as a semiconductor integrated circuit.
Shown in the figure. That is, 1 is an audio signal input terminal, 2 is a preamplifier circuit, 3 is an output stage amplifier circuit, 4 is an audio signal output terminal, and 5 is a current mirror circuit, each of which has a PNP type input transistor Q1 and a PNP type input transistor Q1. 1st. The first output transistor Q2 supplies the operating power supply current of the preamplifier circuit 2 from the vec power supply terminal, and the second output transistor Q3 supplies the operating power supply current of the preamplifier circuit 2 from the vec power supply terminal. It is connected so that the operating power supply current of the amplifier circuit 3 is supplied from the vc0 power supply terminal. On the other hand, 6 is a ripple filter circuit consisting of resistance elements R1 and R2 connected in series between the Vcc power supply terminal and the ground terminal, and a core f resistor C connected between their interconnection node and the ground terminal. .

7は上記リップルフィルタ回路6の出力電圧(コンデン
サCの端子電圧)が入力し、この入力電圧が所定値以上
のときに動作状態になって出力電流を前記カレントミラ
ー回路5の入力用トランジスタQ1に供給するバイアス
回路である。この・マイアス回路7は、コレクタがvc
ct源端に接続され、ペースが前記リップルフィルタ回
路6の出力ノードに接続されたNPN形の第1のトラン
ジスタQ4と、このトランジスタQ4のエミッタと接地
端との間に直列に接続された抵抗素子R,および2個の
ダイオードD1e02 と、上記抵抗素子R3およびダ
イオードD、の相互接続点にペースが接続され、コレク
タが前記カレントミラー回路5の入力用トランジスタQ
1のコレクタ・ペース相互接続点に接続されたNPN形
の第2のトランジスタQ、と、ごのトランジスタQsの
エミッタト接地端との間に接縛された抵抗素子R4とか
らなる。
Reference numeral 7 receives the output voltage of the ripple filter circuit 6 (the terminal voltage of the capacitor C), and when this input voltage exceeds a predetermined value, it enters an operating state and sends an output current to the input transistor Q1 of the current mirror circuit 5. This is a bias circuit that supplies This ・Mias circuit 7 has a collector of vc
a first transistor Q4 of NPN type connected to the ct source terminal and whose pace is connected to the output node of the ripple filter circuit 6; and a resistive element connected in series between the emitter of this transistor Q4 and the ground terminal. A pace is connected to the interconnection point of R and two diodes D1e02, and the resistance element R3 and the diode D, and the collector is connected to the input transistor Q of the current mirror circuit 5.
a second transistor Q of NPN type connected to the collector-pace interconnection point of each transistor Qs; and a resistive element R4 connected between the emitter and the ground terminal of each transistor Qs.

次に、上記音声出力増幅回路の電源投入時における動作
を説明する。”cc電源が投入されると、リップフィル
タ回路6の時定数にしたがってコンデンサCが充電され
、その端子電圧が2v、8(VB!。
Next, the operation of the audio output amplification circuit when the power is turned on will be explained. ``When the CC power is turned on, the capacitor C is charged according to the time constant of the lip filter circuit 6, and its terminal voltage increases to 2V, 8 (VB!).

はNPN形トランゾスタのペース・エミッタ間電圧)ま
で上昇したときにバイアス回路7のトランジスタQ4 
 、Q5がオン状態になってバイアス電流が流れ始め、
このバイアス電流出力によシカレントミラー回路5が動
作して各段の増幅回路2,3に動作電流を供給すること
によって、それぞれの動作を開始させる。つまり、上記
音声出力回路においては、1つのバイアス回路7により
各段の増幅回路が同時に動作を開始するように制御して
いる。
is the pace-emitter voltage of the NPN transistor), the transistor Q4 of the bias circuit 7
, Q5 turns on and bias current begins to flow,
The bicurrent mirror circuit 5 is operated by this bias current output and supplies operating current to the amplifier circuits 2 and 3 in each stage, thereby starting their respective operations. That is, in the audio output circuit, one bias circuit 7 controls the amplifier circuits in each stage to start operating at the same time.

ところで、前置増幅回路2として差動増幅回路を用いる
ことが多く、この差動増幅回路の動作が開始する時点に
おいて、反転側入力端に接続されている負帰還用のコン
デンサは未充電状態であるので反転側入力は殆んど接地
レベルまで低下している。これに対して、非反転側入力
端は入力カップリングコンデンサが不要な回路の場合に
は増幅回路の動作開始とほぼ同時に立ち上がるので、非
反転側入力と反転側入力とが不平衡な状態になる期間が
存在する。また、上記非反転側入力端に入力カップリン
グコンデンサが接続される場合でも。
By the way, a differential amplifier circuit is often used as the preamplifier circuit 2, and when the differential amplifier circuit starts operating, the negative feedback capacitor connected to the inverting input terminal is in an uncharged state. Therefore, the inverting side input is almost down to the ground level. On the other hand, in the case of a circuit that does not require an input coupling capacitor, the non-inverting side input terminal rises almost simultaneously with the start of operation of the amplifier circuit, resulting in an unbalanced state between the non-inverting side input and the inverting side input. There is a period. Also, even if an input coupling capacitor is connected to the non-inverting side input terminal.

このカップリングコンデンサに対する充電の時定数と反
転側入力端の負帰還用コンデンサに対する充電の時定数
とを揃えることは回路構成の上で殆んど不可能であるの
で、やはり前述したように差動増幅回路の動作開始時点
で一対の入力端間の電位が不平衡な状態が存在する。し
たがって、音声出力増幅回路の各段の増幅回路が前述し
たように同時に動作を開始すると、上記した前置増幅回
路2の入力端間電位差が出力段増幅回路3の出力端子4
まで現われ、この出力端子4に接続されているスピーカ
、ヘッドホン等からショック音(電源投入時シ、ツク音
)が発生してしまう。このンヨック音の発生を防止する
ために、出力段増幅回路3にミューティング回路を付加
して電源投入時てミューティング動作を行なわせている
が、上記ミューティング回路を使用しないでもショック
音の発生を防止する回路が要望される場合がある。
It is almost impossible to match the time constant for charging this coupling capacitor with the time constant for charging the negative feedback capacitor at the inverting input terminal, so as mentioned above, differential At the start of operation of the amplifier circuit, there exists a state in which the potentials between the pair of input terminals are unbalanced. Therefore, when the amplifier circuits of each stage of the audio output amplifier circuit start operating at the same time as described above, the potential difference between the input terminals of the preamplifier circuit 2 described above becomes the output terminal 4 of the output stage amplifier circuit 3.
This causes a shock sound (a popping sound when the power is turned on) to be generated from the speakers, headphones, etc. connected to the output terminal 4. In order to prevent this shock noise from occurring, a muting circuit is added to the output stage amplifier circuit 3 to perform a muting operation when the power is turned on, but even if the above muting circuit is not used, a shock noise may still occur. In some cases, a circuit that prevents this is required.

(発明が解決しようとする問題点) 本発明は、上記したような事情に鑑みてなされたもので
、ミューティング回路を使用しないでも電源投入時のシ
ョック音の発生を防止し得る音声出力増幅回路を提供す
ることを目的とする。
(Problems to be Solved by the Invention) The present invention has been made in view of the above-mentioned circumstances, and provides an audio output amplification circuit that can prevent the occurrence of a shock sound when the power is turned on without using a muting circuit. The purpose is to provide

[発明の構成] (問題点を解決するための手段) 本発明は、多段の増幅回路からなる音声出力増幅回路に
おいて、多段の増幅回路を動作開始時刻に関して二系統
以上に区分し、各系統毎にバイアス電流の決定および供
給を行なうためのバイアス回路を設け、電源投入時に各
バイアス回路の動作開始時刻に差を持たせ、出力段増幅
回路をその他の増幅回路の動作開始よ)も後で動作開始
させるように制御するようにしてなることを特徴とする
[Structure of the Invention] (Means for Solving the Problems) The present invention provides an audio output amplification circuit consisting of a multi-stage amplifier circuit, in which the multi-stage amplifier circuit is divided into two or more systems with respect to operation start time, and A bias circuit is provided to determine and supply the bias current, and when the power is turned on, the operation start time of each bias circuit is different, so that the output stage amplifier circuit (when the other amplifier circuits start operating) also operates later. It is characterized in that it is controlled so as to start.

(作用) 電源投入時にたとえば音声信号入力段増幅回路の一対の
入力端に電位の不平衡状態が一時的に力” 存在したとしても、この不平衡状態ネ存在しなくなって
から出力段増幅回路の動作が開始するようにそのバイア
ス回路の動作開始時刻を定めておくことによって、上記
不平衡状態に起因する電源投入時のショック音の発生を
防ぐことができる。
(Function) Even if, for example, an unbalanced potential state temporarily exists at the input terminals of a pair of input terminals of an audio signal input stage amplifier circuit when the power is turned on, the output stage amplifier circuit By setting the operation start time of the bias circuit so that the operation starts, it is possible to prevent the occurrence of a shock sound when the power is turned on due to the above-mentioned unbalanced state.

(実施例) 以下、図面を参照して本発明の一実施例を詳細に説明す
る。
(Example) Hereinafter, an example of the present invention will be described in detail with reference to the drawings.

第1図は集積回路化された音声出力増幅回路を示してお
シ、第3図を参照して前述した音声増幅回路に比べて、
(1)第3図中のバイアス回路7と同じ構成の第1のバ
イアス回路7のほかにこれよりも動作開始入力電圧レベ
ルが高い第2のバイアス回路8が付加されている点、(
2)上記第1のバイアス回路7のバイアス電流出力によ
シ第1のカレントミラー回路9を駆動して前置増幅回路
2に動作電源電流を供給し、前記第2のバイアス回路8
のバイアス電流出力により第2のカレントミラー回路1
0tl−駆動して出力段増幅回路3に動作電源電流を供
給するように接続されている点が異なり、その他は同じ
であるので第3図中と同一符号を付してその説明を省略
する。
FIG. 1 shows an integrated circuit audio output amplification circuit. Compared to the audio amplification circuit described above with reference to FIG.
(1) In addition to the first bias circuit 7 having the same configuration as the bias circuit 7 in FIG. 3, a second bias circuit 8 with a higher operation start input voltage level is added, (
2) The first current mirror circuit 9 is driven by the bias current output of the first bias circuit 7 to supply operating power supply current to the preamplifier circuit 2, and the second bias circuit 8
The bias current output of the second current mirror circuit 1
The difference is that the circuit is connected to drive the output stage amplifier circuit 3 to supply an operating power supply current to the output stage amplification circuit 3, and is otherwise the same, so the same reference numerals as in FIG.

上記第2のバイアス回路8は、前記第1のバイアス回路
7と同様にリップルフィルタ回路6の出力ノードに入力
ノードが接続されており、その構成は第1のバイアス回
路7に比べて、トランジスタQ4のエミッタとトランジ
スタQsのベースとの間の抵抗素子R3に直列に1個の
ダイオードD3が挿入付加されている・点が異なるだけ
であり、その他は同じであるので第1のバイアス回路7
中の各素子と同一符号を付している。そして、前記第1
のカレントミラー回路8は、 PNP形の入力用トラン
ジスタQ8 と出力用トランジスタQ7 トからなり、
この入力用トランジスタQ6は前記第1のバイアス回路
7のパ、イアス電流出力ノードに接続されている。同様
に、第2のカレントミラー回路10も、PNP形の入力
用トランジスタQ8と出力用トランジスタQ9 とから
なり、この入力用トランジスタQsが前記第2のバイア
ス回路8のバイアス電流出力ノードに接続されている。
The second bias circuit 8 has an input node connected to the output node of the ripple filter circuit 6 similarly to the first bias circuit 7, and its configuration is different from that of the first bias circuit 7 with the transistor Q4. One diode D3 is inserted in series with the resistive element R3 between the emitter of the transistor Qs and the base of the transistor Qs.
The same reference numerals as each element inside are given. And the first
The current mirror circuit 8 consists of a PNP type input transistor Q8 and an output transistor Q7,
This input transistor Q6 is connected to the pass current output node and the pass current output node of the first bias circuit 7. Similarly, the second current mirror circuit 10 also includes a PNP type input transistor Q8 and an output transistor Q9, and this input transistor Qs is connected to the bias current output node of the second bias circuit 8. There is.

次に、上記音声出力増幅回路の電源投入時における動作
を説明する。vo。電源が投入されると、リップルフィ
ルタ回路6の時定数にしたがってコンデンサCが充電さ
れ、その端子電圧が上昇する。
Next, the operation of the audio output amplification circuit when the power is turned on will be explained. vo. When the power is turned on, the capacitor C is charged according to the time constant of the ripple filter circuit 6, and its terminal voltage increases.

この場合、端子電圧が2 V、、(VBKはNPN形ト
ランジスタのベース・エミッタ間社圧)になると、先ず
第1のバイアス回路7のトランジスタQ41Q5がオン
状態になってバイアス電流が流れ始め、このバイアス電
流出力てより第1のカレントミラー回路8が動作して前
置増幅回路2に動作tuftを供給することによってそ
の動作を開始させる。この後、前記端子電圧がさらに”
F(VFはダイオードの順方向電圧であり、v、=’v
BEである)上昇して3vBKになると、第2のバイア
ス回路8もトランジスタQ4  、Qs がオン状態に
なってバイアス電流が流れ始め、このバイアス電流出力
により第2のカレントミラー回路10が動作して出力段
増幅回路3に動作電流を供給することによってその動作
を開始させる。
In this case, when the terminal voltage reaches 2 V (VBK is the voltage between the base and emitter of the NPN transistor), transistors Q41Q5 of the first bias circuit 7 are turned on and the bias current begins to flow. The bias current output causes the first current mirror circuit 8 to operate and start its operation by supplying the operating tuft to the preamplifier circuit 2. After this, the terminal voltage further increases.
F (VF is the forward voltage of the diode, v, ='v
BE) increases to 3vBK, transistors Q4 and Qs of the second bias circuit 8 are turned on and a bias current begins to flow, and the second current mirror circuit 10 is operated by this bias current output. By supplying an operating current to the output stage amplifier circuit 3, its operation is started.

上記実施例の音声出力増幅回路によれば、前H増幅回路
2と出力段増幅回路3との動作開始時刻を、前記リップ
ルフィルタ回路6におけるコンデンサCの端子電圧がv
F分上昇するに要する充電時間に相当する時間だけずら
すことができる。この場合、電源投入時にたとえば前置
増幅回路2において前述したような入力端間電位の不平
衡状態が一時的に発生したとしても、この不平衡状態が
消えたのちに出力段増幅回路3の動作が開始するように
回路定数を設定しておくことによって、上記不平衡状態
に起因する電源投入時ショック音の発生を防ぐことが可
能になる。即ち、上記実施例によれば、ミューティング
回路を使用しなくても電源投入時のショック音の発生を
防止でき、従来例に比べて第2のバイアス回路8を付加
し、カレントミラー回路(第3図5)を省略して2個の
カレントミラー回路9,10を付加するだけの比較的簡
単な構成で実現できる。
According to the audio output amplifier circuit of the above embodiment, the terminal voltage of the capacitor C in the ripple filter circuit 6 determines the operation start time of the front H amplifier circuit 2 and the output stage amplifier circuit 3.
It is possible to shift the time by a time corresponding to the charging time required to increase by F minutes. In this case, even if, for example, an unbalanced state of the potential between the input terminals as described above occurs temporarily in the preamplifier circuit 2 when the power is turned on, the operation of the output stage amplifier circuit 3 will start after this unbalanced state disappears. By setting the circuit constants so that . That is, according to the above embodiment, it is possible to prevent the occurrence of a shock sound when the power is turned on without using a muting circuit, and compared to the conventional example, a second bias circuit 8 is added, and a current mirror circuit (second bias circuit) is added. It can be realized with a relatively simple configuration by omitting the circuit shown in FIG. 3 and adding two current mirror circuits 9 and 10.

第2図はミューティング回路を有する音声出力増幅回路
に本発明を適用した例を示しており、第1図に示した音
声出力増幅回路に比べて、ミューティング回路11を有
する点およびこのミューティング回路11により制御さ
れる出力段のグツシュプル接続された2個のNPN形の
パワートランジスタQllIQ12を図示している点が
異なり、その他は同じであるので第1図中と同一符号を
付している。上記ミューティング回路11は、コレクタ
がvcc電源端に接続され、ペースが前記リップルフィ
ルタ回路6の出力ノードに接続されたNPN形トランノ
スタQ13と、このトランジスタQtxのエミッタと接
地端との間に直列に接続された抵抗素子R41R5と、
この抵抗素子R4pR5の相互接続点にペースが接続さ
れ、エミッタが接地されたNPN形トランソスタQ14
と、このトランジスタQ14のコレクタとvcct源端
との間に接続された抵抗素子R6と、上記トランジスタ
Q14のコレクタにペースが接続され、コレクタ・エミ
ッタ間がvacWL源端と低電位側の/4ワートランジ
スタQ1zのペースとの間に接続されたミューティング
用のNPN形トランジスタqtsとからなる@上記ミュ
ーティング回路11は、電源投入直後においてはトラン
ジスタQt3*Qx<がオフ状態であり、ミューティン
グ用トランジスタQlllは抵抗素子R6を経てペース
電流が供給されるのでオン状態であり、これによりて低
電位側のパワートランジスタQ12がオン駆動されるの
で音声信号出力端子4は接地電位になっている。電源投
入後に前記実施例と同様に第1のバイアス回路7および
第2のバイアス回路8が順に動作を開始する。こののち
、リップルフィルタ回路6のコンデンサCの端子電圧に
よってミューティング回路11のトランジスタQt3m
Q14がオン状態てなると、前記ミューティング用トラ
ンジスタQrsはペース電流が不足してオフ状態になり
、ミューティング動作がオフ状態となって出力段パワー
トランジスタQ11゜Qx2の正常なプッシュプル動作
が可能にtcる。このようにミューティング動作がオフ
になるのは、前記コンデンサCの端子電圧よりトランジ
スタQrsのペース・エミッタ間電圧VBleだけ低い
電圧を抵抗素子R,,R5によシ分圧した電圧がトラン
ジスタQ14のペース・エミッタ間電圧(約0.7V)
になったときであり、このタイミングは抵抗素子R45
R5の抵抗値比で決定することが可能である。この場合
、ミューティング動作がオフ状態になると同時に出力段
増幅回路3の動作が開始するようにタイミングを設定し
ておくと、音声出力の立ち上がりを滑らかに行なわせる
ことも可能である。上記したようなミューティング回路
11を有する音声出力増幅回路に本発明を適用すると、
音声出力増幅回路をBTL (バランスド・トランスフ
ォーマレス)接続して使用するとして2チャンネル間の
直流電位差が問題になるような場合に、両チャンネルの
音声信号出力端子の音声出力の立ち上がりのタイミング
を揃えることが可能になるので、特に有効である。
FIG. 2 shows an example in which the present invention is applied to an audio output amplification circuit having a muting circuit.Compared to the audio output amplification circuit shown in FIG. The difference is that two NPN type power transistors QllIQ12 connected in a push-pull manner in the output stage controlled by the circuit 11 are illustrated, but otherwise the same reference numerals as in FIG. 1 are given because the other parts are the same. The muting circuit 11 is connected in series between an NPN transistor Q13 whose collector is connected to the VCC power supply terminal and whose pace is connected to the output node of the ripple filter circuit 6, and the emitter of the transistor Qtx and the ground terminal. A connected resistance element R41R5,
A pace is connected to the interconnection point of this resistance element R4pR5, and an NPN type transistor Q14 whose emitter is grounded.
A resistance element R6 is connected between the collector of this transistor Q14 and the vcct source end, and a pace is connected to the collector of the transistor Q14, and the collector-emitter is connected to the vacWL source end and the /4 voltage on the low potential side. In the muting circuit 11, which is composed of a muting NPN transistor qts connected between the transistor Q1z and the transistor Q1z, immediately after the power is turned on, the transistor Qt3*Qx< is in the off state, and the muting transistor Since the pace current is supplied to Qllll through the resistance element R6, it is in the on state, and as a result, the power transistor Q12 on the low potential side is turned on, so that the audio signal output terminal 4 is at the ground potential. After the power is turned on, the first bias circuit 7 and the second bias circuit 8 sequentially start operating as in the previous embodiment. After this, due to the terminal voltage of the capacitor C of the ripple filter circuit 6, the transistor Qt3m of the muting circuit 11 is
When Q14 is turned on, the muting transistor Qrs is turned off due to lack of pace current, and the muting operation is turned off, allowing normal push-pull operation of the output stage power transistor Q11゜Qx2. tcru. The reason why the muting operation is turned off in this way is that the voltage obtained by dividing a voltage lower than the terminal voltage of the capacitor C by the pace-emitter voltage VBle of the transistor Qrs by the resistive elements R, , R5 is applied to the transistor Q14. Pace-emitter voltage (approx. 0.7V)
This timing is when resistor element R45
It can be determined by the resistance value ratio of R5. In this case, if the timing is set so that the operation of the output stage amplifier circuit 3 starts at the same time as the muting operation is turned off, it is possible to cause the audio output to rise smoothly. When the present invention is applied to an audio output amplification circuit having the muting circuit 11 as described above,
If the audio output amplification circuit is used in a BTL (balanced transformerless) connection and the DC potential difference between the two channels becomes a problem, align the rising timing of the audio output from the audio signal output terminals of both channels. This is particularly effective because it allows

なお、本発明は上記実施例に限らず、多段構成型の音声
出力増幅回路において、電源投入時の動作開始時刻に差
を持たせるように多段増幅回路を二系統以上に区分し、
上記各系統毎にバイアス電流決定回路(前記実施例のバ
イアス回路に相当する)およびバイアス電流供給回路(
前記実施例のカレントミラー回路に相当する)を設け、
出力段増幅回路を入力段増幅回路の動作開始よ)も後で
動作開始させればよい。この場合、上記バイアス電流決
定回路、バイアス電流供給回路は前記実施例に限定され
ることなく、種々の変形実施が可能である。
Note that the present invention is not limited to the above-mentioned embodiments, but in a multi-stage audio output amplifier circuit, the multi-stage amplifier circuit is divided into two or more systems so as to have different operation start times when the power is turned on.
For each of the above systems, a bias current determining circuit (corresponding to the bias circuit of the above embodiment) and a bias current supply circuit (
(corresponding to the current mirror circuit of the above embodiment),
The operation of the output stage amplifier circuit and the input stage amplifier circuit may also be started later. In this case, the bias current determining circuit and the bias current supplying circuit are not limited to the embodiments described above, and various modifications can be made.

[発明の効果] 上述したよって本発明の音声出力増幅回路によれば、ミ
ューティング回路を使用しないでも電源投入時のショッ
ク音の発生を防止することができる。
[Effects of the Invention] As described above, according to the audio output amplifying circuit of the present invention, it is possible to prevent the occurrence of a shock sound when the power is turned on without using a muting circuit.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の音声出力増幅回路の一実施例を示す回
路図、第2図は同じく他の実施例を示す回路図、第3図
は従来の音声出力増幅回路を示す回路図である。 1・・・音声信号入力端子、2・・・前置増幅回路、3
・・・出力段増幅回路、4・・・音声信号出力端子、6
・・・リッグルフィルタ回路、7.8・・・バイアス回
路、9.10・・・カレントミラー回路、1ノ・・・ミ
ューティング回路。 出願人代理人  弁理士 鈴 江 武 彦第1図
FIG. 1 is a circuit diagram showing one embodiment of the audio output amplification circuit of the present invention, FIG. 2 is a circuit diagram showing another embodiment, and FIG. 3 is a circuit diagram showing a conventional audio output amplification circuit. . 1... Audio signal input terminal, 2... Preamplifier circuit, 3
...Output stage amplifier circuit, 4...Audio signal output terminal, 6
... Riggle filter circuit, 7.8 ... Bias circuit, 9.10 ... Current mirror circuit, 1 No. ... Muting circuit. Applicant's agent Patent attorney Takehiko Suzue Figure 1

Claims (4)

【特許請求の範囲】[Claims] (1)多段の増幅回路からなる音声出力増幅回路におい
て、多段の増幅回路を動作開始時刻に関して二系統以上
に区分し、各系統毎にバイアス電流の決定および供給を
行なうためのバイアス回路を設け、電源投入時に各バイ
アス回路の動作開始時刻に差を持たせ、出力段増幅回路
をその他の増幅回路の動作開始よりも後で動作開始させ
るように制御するようにしてなることを特徴とする音声
出力増幅回路。
(1) In an audio output amplifier circuit consisting of a multi-stage amplifier circuit, the multi-stage amplifier circuit is divided into two or more systems with respect to the operation start time, and a bias circuit is provided for determining and supplying a bias current for each system, An audio output device characterized in that the operation start times of each bias circuit are made different when the power is turned on, and the output stage amplifier circuit is controlled to start operating later than the other amplifier circuits. Amplification circuit.
(2)電源投入時に音声出力をオフ状態にするためのミ
ューティング回路をさらに具備し、このミューティング
回路のミューティング動作がオフ状態になると同時に前
記出力段増幅回路の動作を開始させるように制御するよ
うにしてなることを特徴とする前記特許請求の範囲第1
項記載の音声出力増幅回路。
(2) Further comprising a muting circuit for turning off the audio output when the power is turned on, and controlling the output stage amplifier circuit to start operating at the same time as the muting operation of the muting circuit turns off. Claim 1 characterized in that:
The audio output amplification circuit described in section.
(3)前記各系統毎のバイアス回路は共通のリップルフ
ィルタ回路の出力電圧が入力し、それぞれの動作開始入
力電圧が相異なるように形成されてなることを特徴とす
る前記特許請求の範囲第1項記載の音声出力増幅回路。
(3) The bias circuit for each system receives the output voltage of a common ripple filter circuit, and is formed so that the respective operation start input voltages are different from each other. The audio output amplification circuit described in section.
(4)前記各系統のバイアス回路およびミューティング
回路は共通のリップルフィルタ回路の出力電圧が入力し
、各バイアス回路の動作開始入力電圧が相異なり、ミュ
ーティング回路はその入力電圧が所定値になったときに
ミューティング動作がオフ状態になることを特徴とする
前記特許請求の範囲第2項記載の音声出力増幅回路。
(4) The output voltage of a common ripple filter circuit is input to the bias circuit and muting circuit of each system, the operation start input voltage of each bias circuit is different, and the muting circuit receives the input voltage at a predetermined value. 3. The audio output amplification circuit according to claim 2, wherein the muting operation is turned off when the output signal is turned off.
JP61124924A 1986-05-30 1986-05-30 Audio output amplifier circuit Expired - Lifetime JPH0797732B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61124924A JPH0797732B2 (en) 1986-05-30 1986-05-30 Audio output amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61124924A JPH0797732B2 (en) 1986-05-30 1986-05-30 Audio output amplifier circuit

Publications (2)

Publication Number Publication Date
JPS62281605A true JPS62281605A (en) 1987-12-07
JPH0797732B2 JPH0797732B2 (en) 1995-10-18

Family

ID=14897517

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61124924A Expired - Lifetime JPH0797732B2 (en) 1986-05-30 1986-05-30 Audio output amplifier circuit

Country Status (1)

Country Link
JP (1) JPH0797732B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02126707A (en) * 1988-11-07 1990-05-15 Sanyo Electric Co Ltd Muting circuit
JP2009213131A (en) * 2008-02-07 2009-09-17 Onkyo Corp Pulse width modulation circuit and switching amplifier employing the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS558169A (en) * 1978-07-05 1980-01-21 Toshiba Corp Multi-step amplifier
JPS5591214A (en) * 1978-12-29 1980-07-10 Ricoh Co Ltd Rise time control circuit for amplifier
JPS5591215A (en) * 1978-12-29 1980-07-10 Ricoh Co Ltd Rise time control circuit for amplifier
JPS56176513U (en) * 1980-05-30 1981-12-26

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS558169A (en) * 1978-07-05 1980-01-21 Toshiba Corp Multi-step amplifier
JPS5591214A (en) * 1978-12-29 1980-07-10 Ricoh Co Ltd Rise time control circuit for amplifier
JPS5591215A (en) * 1978-12-29 1980-07-10 Ricoh Co Ltd Rise time control circuit for amplifier
JPS56176513U (en) * 1980-05-30 1981-12-26

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02126707A (en) * 1988-11-07 1990-05-15 Sanyo Electric Co Ltd Muting circuit
JPH0648768B2 (en) * 1988-11-07 1994-06-22 三洋電機株式会社 Muting circuit
JP2009213131A (en) * 2008-02-07 2009-09-17 Onkyo Corp Pulse width modulation circuit and switching amplifier employing the same

Also Published As

Publication number Publication date
JPH0797732B2 (en) 1995-10-18

Similar Documents

Publication Publication Date Title
JPH11102228A (en) Stabilized power circuit
JPH06224689A (en) Rc filter for low-frequency and extremely low-frequency application devices
JPS6013324B2 (en) Direct-coupled power amplifier circuit
JP3125282B2 (en) Audio signal amplifier circuit and portable audio device using the same
JPS62281605A (en) Voice output amplifier circuit
JPH0527282B2 (en)
JPS6042644B2 (en) power amplifier
JPH01268302A (en) Amplifier circuit
JPH0161247B2 (en)
JPH0226808B2 (en)
JPS6252489B2 (en)
JP2725290B2 (en) Power amplifier circuit
JPS6373706A (en) Amplifier circuit device
JPS5921109A (en) Power amplifier having constant output characteristic
JPH02137506A (en) Shock noise prevention circuit
JPS6325765Y2 (en)
JPS5838968B2 (en) Amplifier
JPH05191155A (en) Shock sound preventing circuit
JPH0136723B2 (en)
JPH0161249B2 (en)
JPH09148850A (en) Composite type wide band amplifier
JPH05243856A (en) Shock noise preventing circuit
JPH04258005A (en) Dc feedback amplifier
JP2000049551A (en) Gain control driver
JPS61166205A (en) Power amplifier circuit

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term