JPS62260391A - プリント基板 - Google Patents

プリント基板

Info

Publication number
JPS62260391A
JPS62260391A JP10205786A JP10205786A JPS62260391A JP S62260391 A JPS62260391 A JP S62260391A JP 10205786 A JP10205786 A JP 10205786A JP 10205786 A JP10205786 A JP 10205786A JP S62260391 A JPS62260391 A JP S62260391A
Authority
JP
Japan
Prior art keywords
terminal
circuit board
printed circuit
lands
land
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10205786A
Other languages
English (en)
Inventor
岩本 日出生
山田 満隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP10205786A priority Critical patent/JPS62260391A/ja
Publication of JPS62260391A publication Critical patent/JPS62260391A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、フラットパッケージ型LSI々どの多端子部
品の各多端子を、該各端子に対応するようにプリント基
板上に規則的に配置した複数個のランドにそれぞれ半田
付けするプリント基板に関するものである。
〔従来の技術〕
従来、7ラツトパツケージ型多端子LStIの半田付け
は第3図に示すよう建、該LSIの各端子2を、該各端
子2に対応するようにプリント基板3′上に規則的に配
置した複数個のランド4にそれぞれ半田付けすることに
よシ行われる。該半田付けの方法には、レーザ、ペーパ
ーリフロー及U熱風加熱等が1、その半田供給は半田ペ
ースト5を印刷によ)行っている。
上記半田ペースト5のパターンには、ランド4に対応し
、かつ独立して形成する場合(図示せず)と、第3図に
示すように多端子LS11の周辺よシ一方向に導出され
た複数個の端子2にそれぞれ相対応するランド4を一括
して帯状に被覆する場合とがある。
近年、ますます高密度化する多端子LSIの半田付けに
おいて、半田ペーストパターンは微細化したため、前者
の方法では、印刷時に半田ペーストが充分に印刷されな
いので、印刷の作業性が低下し、かつ半田量にもばらつ
きを生ずる恐れがあった。
一方、前記後者の方法は、パターン幅を0.5〜o、7
mmtitとし、印刷作業の効率向上をはかったもので
ある。ところが、従来例である特開昭60−16169
3号公報及び実開昭60−111051号公報に記載の
提案に示すように、端子と同数のランドを備えたプリン
ト基板では、該ランド群の両端部にある端子の半田ペー
スト量が不均一になシやすい。
〔発明が解決しようとする問題点〕
上記従来例では、LSIの両端部にある端子の半田ペー
スト量が不均一になシやすいため、第4図に示すように
LSIの両端部の端子2とプリント基板3の端部ランド
4との接続部において、半田過少部6及び半田ブリッジ
7をそれぞれ発生しやすい問題があった。
本発明は、LSIの各端子をプリント基板上の各ランド
に半田付けする場合、半田ペースト量を均一化して良好
な半田付けができるようなプリント基板を提供すること
を目的とする。
〔問題点を解決するための手段〕
上記問題点は、プリント基板上に規則的に配置され、か
つ多端子LSIの各端子がそれぞれ半田付けされるプリ
ント基板上の複数個のランドからなるランド群の両側端
部に予備半田付けするだめのダミーランドをそれぞれ設
けることにょシ解決される。
〔作用〕
半田ペーストは、多端子LSIに対応したランド群と、
該ランド群の両側端部にそれぞれ設けたダミーランドと
の両者を被覆するようにした印刷により供給される。こ
の際、前記各端子の半田量は隣接ランド間の寸法によシ
決定されるため、余分の半田ペーストはダミーランド上
で溶融するから、所望のLSIの各端子部の半日量を均
一にすることが可能である。
〔実施例〕
以下、本発明の一実施例を図面について説明する。第1
図は本実施例のプリント基板に多端子LSIを半田付け
する一般的な模式図、第2図は本実施例のプリント基板
の概略平面図である。
第1図において、1は多端子LSIで、該LS11の周
辺には一方向に複数個の端子2が突設されている。3は
プリント基板で、該基板3上には、前記各端子2に対向
するように規則的に配置した複数個のランド4からなる
ランド群4Aが、第2図に示すように正方形状に配設さ
れている。5は該ランド群4A及び該ランド群4Aの両
側部にそれぞれ設けたダミーランド8を被覆するように
、印刷手法によプ帯状に形成された半田ペーストである
。前記各ダミーランド8は予備半田付けするために設け
たもので、本実施例ではランド群4Aの両側端部にそれ
ぞれ一個配設したが、これだ限定されずだ複数個配設し
てもよい。前記各ダミーランド8は極力同一寸法で、か
つ同一ピッチに設けるものとする。
本実施例は上記のような構成からなシ、プリント板3の
ランド4に多端子LS11の各端子2を半田付けするに
は、該端子2を対応するランド4上に載置した後、ペー
パ、熱風加熱等のりフロー手法を採用し、半田ペースト
5を溶融させることにより、半田ペースト5を分離して
各端子2をランド4に半田付けすることができる。
この場合、半田ペースト5の位置がずれたシ、またラン
ド群4Aの両側端部における半田ペースト5の印刷量が
不均一になっても、ダミーランドB上の半田量が不均一
になるだけで、所望のLSI端子部の半田量を均一にす
ることが可能である。
〔発明の効果〕
本発明によれば、多端子LSIの各端子に対応するよう
にプリント基板上に設けた複数個のランドからなるラン
ド群の両側端部にダミーランドを設けることにより、半
田ペースト供給時の印刷作業性を向上させると共に、半
田付は時に各端子の半田量を均一にすることが可能であ
るから、半田付は品質を向上させることができる。
又本発明によれば、ダミーランド上まで半田ペーストを
印刷することによシ、供給する半田ペーストの厚みが薄
肉とならない際には、半田量の少ない半田付けとなシ難
い利点がある。
【図面の簡単な説明】
第1図は本発明の一実施例のプリント基板に多端子LS
Iを半田付けする一般的な模式図、第2図は第1図のプ
リント基板の概略平面図、第3図は従来のプリント基板
に多端子LS 11半田付ける一般的な模式図、第4図
は第3図のプリント基板に多端子I、SIを半田付けし
た状態を示す図である。 1・・・多端子LSI 2・・・端子 3・・・プリント基板 4・・・ランド 4A・・・ランド群 5・・・ダミーランド。

Claims (1)

    【特許請求の範囲】
  1.  フラットパッケージ型LSIなどの多端子部品の各端
    子を、該各端子に対向するようにプリント基板上に規則
    的に配置した複数個のランドにそれぞれ半田付けするプ
    リント基板において、該ランド群の両側端部に予備半田
    付けするためのダミーランドをそれぞれ設けたことを特
    徴とするプリント基板。
JP10205786A 1986-05-06 1986-05-06 プリント基板 Pending JPS62260391A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10205786A JPS62260391A (ja) 1986-05-06 1986-05-06 プリント基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10205786A JPS62260391A (ja) 1986-05-06 1986-05-06 プリント基板

Publications (1)

Publication Number Publication Date
JPS62260391A true JPS62260391A (ja) 1987-11-12

Family

ID=14317141

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10205786A Pending JPS62260391A (ja) 1986-05-06 1986-05-06 プリント基板

Country Status (1)

Country Link
JP (1) JPS62260391A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0286175U (ja) * 1988-12-22 1990-07-09

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0286175U (ja) * 1988-12-22 1990-07-09

Similar Documents

Publication Publication Date Title
JPH03120789A (ja) プリント配線板への電子部品取付法
JPS62260391A (ja) プリント基板
JPS60201696A (ja) フラツトパツケ−ジの半田付方法
JPS63124496A (ja) 多端子部品の取付方法
JPS60163493A (ja) 多端子部品
JPH0738246A (ja) はんだ付け方法及び該方法に用いる成形はんだ
JPS63155689A (ja) プリント基板の半田コ−テイング方法
JPS625690A (ja) 電子部品の半田付け方法
JPH0243798A (ja) プリント配線板及びプリント配線板の製造方法
JPS59770Y2 (ja) プリント板
JPH02177390A (ja) 表面実装型電子部品の半田付け方法
JPS6045094A (ja) フラットパッケ−ジ型icの実装方法
JP2548957Y2 (ja) スクリーンマスクのマスクパターン
JPH07326851A (ja) プリント回路
JPS62193294A (ja) 高密度実装基板
JPS6016577U (ja) プリント板
JPH02177389A (ja) 印刷配線板の製造方法
JPH0567048U (ja) プリント基板装置
JPH03151162A (ja) はんだ付シート
JPS6261395A (ja) 部品実装法
JPS58171890A (ja) プリント基板のはんだ付方法
JPS59219988A (ja) はんだ付方法
JPH0748585B2 (ja) 集積回路部品の実装済プリント基板の製造方法
JPH03190183A (ja) 両面印刷配線基板の製造方法
JPS6184894A (ja) 半田印刷方法