JPS6223162Y2 - - Google Patents

Info

Publication number
JPS6223162Y2
JPS6223162Y2 JP15367781U JP15367781U JPS6223162Y2 JP S6223162 Y2 JPS6223162 Y2 JP S6223162Y2 JP 15367781 U JP15367781 U JP 15367781U JP 15367781 U JP15367781 U JP 15367781U JP S6223162 Y2 JPS6223162 Y2 JP S6223162Y2
Authority
JP
Japan
Prior art keywords
stereo
output
signal
pll
demodulator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15367781U
Other languages
Japanese (ja)
Other versions
JPS5859249U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15367781U priority Critical patent/JPS5859249U/en
Publication of JPS5859249U publication Critical patent/JPS5859249U/en
Application granted granted Critical
Publication of JPS6223162Y2 publication Critical patent/JPS6223162Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Stereo-Broadcasting Methods (AREA)

Description

【考案の詳細な説明】 本考案は、PLLのルーブフイルタからVCOに
至る経路の直流変動を検出してステレオセパレー
シヨンもしくはハイカツト量をコントロールする
PLLステレオ復調器に関する。
[Detailed explanation of the invention] This invention detects DC fluctuations in the path from the PLL's lube filter to the VCO and controls the amount of stereo separation or high cut.
Regarding PLL stereo demodulator.

FMステレオ受信機でマルチパスまたは弱電界
により受信状態が悪化したときはステレオ受信を
継続するよりモノラル受信に切換えた方が聞き易
さが向上する。このため、一般にはステレオ放送
受信時に電界が弱くなつたりマルチパスが生じた
ときは、IF段のシグナルメータ端子より直流の
制御信号を取り出してステレオセパレーシヨンを
下げ(モノラルにする)、或いはハイカツトする
(ステレオのまま)等しているが、このようにす
るには回路ブロツクの異なるIF段からステレオ
復調器へ配線を施こす必要がある等構成が複雑に
なる欠点がある。
When the reception condition of an FM stereo receiver deteriorates due to multipath or weak electric fields, switching to monaural reception will improve listening comfort rather than continuing to receive stereo. For this reason, when the electric field becomes weak or multipath occurs when receiving stereo broadcasts, it is generally necessary to extract the DC control signal from the signal meter terminal of the IF stage and lower the stereo separation (make it monaural) or cut it higher. (Still stereo), but doing so has the disadvantage that the configuration becomes complicated, such as the need to wire from the IF stages of different circuit blocks to the stereo demodulator.

本考案は、1チツプのICに集積化され得る
PLLステレオ復調器内部で上述したステレオセパ
レーシヨンかハイカツト量の制御を可能にするも
ので、その特徴とするところはFM復調されたオ
ーデイオ信号をステレオ復調器へ導びくと共に、
同時に得られるステレオ再生用のパイロツト信号
をPLLの位相比較器へ導びき、そして該PLLで得
られる該パイロツト信号の2倍の周波数の信号を
用いて該ステレオ復調器からL信号およびR信号
を交互に出力させるPLLステレオ復調器におい
て、ループフイルタから電圧制御発振器へ至る経
路の直流変動を検出する直流変動検出器を設け、
そして該検出器の出力を該ステレオ復調器のステ
レオセパレーシヨンもしくはハイカツト量を制御
するコントローラの制御入力としてなる点にあ
る。
The present invention can be integrated into a single chip IC.
This allows the above-mentioned stereo separation or high-cut amount to be controlled within the PLL stereo demodulator, and its characteristics are that it guides the FM demodulated audio signal to the stereo demodulator, and
The pilot signal for stereo reproduction obtained at the same time is guided to the phase comparator of the PLL, and a signal with twice the frequency of the pilot signal obtained by the PLL is used to alternately generate the L signal and R signal from the stereo demodulator. In the PLL stereo demodulator that outputs to
The output of the detector is used as a control input of a controller that controls the stereo separation or high-cut amount of the stereo demodulator.

以下、図示の一実施例を参照しながら本考案の
詳細を説明する。図において、1はFM検波段か
らの信号を増幅するプリアンプで、その出力オー
デイオ信号AUDはステレオ復調器2へ、またス
テレオ再生用の19KHzのパイロツト信号PILは
PLL(フエイズロツクループ)の位相比較器3へ
導びかれる。このPLLは位相比較器3、ループフ
イルタ4、直流増幅器5、電圧制御発振器
(VCO)6,1/2分周器7,8を閉ループに接続
したもので、1/2分周器8の出力(19KHz)とプ
リアンプ1の出力とが位相比較器3で位相比較さ
れる。位相比較器3の出力はパイロツト信号PIL
と1/2分周器8の出力との位相差(周波数差)に
応じたパルス(+,−の信号)で、これがループ
フイルタ4で平滑された後直流増幅器5で増幅さ
れる。この直流増幅器5の出力はVCO6の出力
が76KHzより高ければそれを低下させる様に変化
し、逆に76KHzより低ければそれを上昇させる様
に変化する。そして76KHzになるとループは安定
して1/2分周器7からパイロツト信号PILに位相
同期した2倍の周波数38KHzの信号が得られる。
この38KHzの信号をステレオスイツチ9に与える
と、該スイツチ9の出力スイツチング信号SW
(38KHz)を受けるステレオ復調器2は入力オー
デイオ信号AUD(L+R,L−R)から再生し
た右信号Rと左信号Lを38KHzの半周期ずつ交互
に出力する。10はこのステレオ復調器2におけ
るステレオセパレーシヨンを受信状態悪化時に低
下させてS/Nを改善したり(モノラル受信とす
る)、或いはステレオ受信のまま高域音声周波数
をカツトして聞き易くする目的で設けられるコン
トローラである。
Hereinafter, the present invention will be explained in detail with reference to an illustrated embodiment. In the figure, 1 is a preamplifier that amplifies the signal from the FM detection stage, the output audio signal AUD is sent to the stereo demodulator 2, and the 19KHz pilot signal PIL for stereo playback is
The signal is guided to a phase comparator 3 of a PLL (phase lock loop). This PLL has a phase comparator 3, a loop filter 4, a DC amplifier 5, a voltage controlled oscillator (VCO) 6, and 1/2 frequency dividers 7 and 8 connected in a closed loop.The output of the 1/2 frequency divider 8 is (19KHz) and the output of the preamplifier 1 are compared in phase by a phase comparator 3. The output of phase comparator 3 is the pilot signal PIL
A pulse (+, - signal) corresponding to the phase difference (frequency difference) between the output of the frequency divider 8 and the output of the 1/2 frequency divider 8, which is smoothed by the loop filter 4 and then amplified by the DC amplifier 5. The output of this DC amplifier 5 changes to lower the output of the VCO 6 if it is higher than 76KHz, and conversely changes to increase it if it is lower than 76KHz. When the frequency becomes 76 KHz, the loop becomes stable, and a signal of twice the frequency of 38 KHz, which is phase synchronized with the pilot signal PIL, is obtained from the 1/2 frequency divider 7.
When this 38KHz signal is given to the stereo switch 9, the output switching signal SW of the switch 9 is
The stereo demodulator 2 receiving (38KHz) alternately outputs a right signal R and a left signal L reproduced from the input audio signal AUD (L+R, LR) in half-cycles of 38KHz. 10 is for the purpose of reducing the stereo separation in the stereo demodulator 2 when the reception condition deteriorates to improve the S/N (monaural reception), or to cut out high audio frequencies while receiving stereo to make it easier to hear. This is a controller provided in

従来はこのコントローラ10に対し異なる回路
ブロツク、例えばIF段から外部制御入力(前述
したシグナルメータ端子の直流出力等)を与えて
いるが、図示の回路が全て1チツプのモノリシツ
クなICに集積化され得ることを考えると、異な
る回路ブロツク間の配線が必要になる従来の方式
は構成を複雑にする点で好ましくない。
Conventionally, external control inputs (such as the DC output of the signal meter terminal mentioned above) are provided to the controller 10 from different circuit blocks, such as the IF stage, but all the circuits shown in the figure are integrated into one monolithic IC. In terms of performance, the conventional system that requires wiring between different circuit blocks is undesirable because it complicates the configuration.

そこで、本考案ではマルチパスによつてパイロ
ツト信号PILの成分が変化したり、入力電界強度
が低下するとPLLのロツクが外れてVCO6がフ
リーランの状態になり、ループフイルタ4の直流
出力または直流増幅器5の直流出力が変動するこ
とに着目し、逆にこれらが変動すれば受信状態悪
化と判定するようにした。図示の実施例ではルー
プフイルタ4の出力変動を検出する直流変動検出
器11を設け、且つその検出出力をコントローラ
10の制御入力CONTとする構成を採用してい
る。この様な構成とすることでコントローラ10
に対する外部制御入力は不要となり、図示の回路
各部は全て同一のICチツプに収容され得る。
Therefore, in the present invention, when the components of the pilot signal PIL change due to multipath or the input electric field strength decreases, the PLL is unlocked and the VCO 6 becomes free-running, and the DC output of the loop filter 4 or the DC amplifier Focusing on the fact that the DC output of No. 5 fluctuates, it was decided that if these things fluctuated, it would be determined that the reception condition was deteriorating. The illustrated embodiment employs a configuration in which a DC fluctuation detector 11 is provided to detect fluctuations in the output of the loop filter 4, and its detection output is used as the control input CONT of the controller 10. With this configuration, the controller 10
No external control input is required for the circuit, and all parts of the illustrated circuit can be housed on the same IC chip.

尚、受信波がもともとモノラルである場合には
19KHzのパイロツト信号PILが含まれないので直
流変動検出器11が出力を生じてしまう。そこで
パイロツト信号検出出力DET(PIL)がないとき
は該検出器11の出力をオフにする。この検出出
力DET(PIL)は通常ステレオスイツチ9をステ
レオ受信時にだけ動作させるために用いられてい
るものを兼用すれば済むので、特別の構成は不要
である。
In addition, if the received wave is originally monaural,
Since the 19KHz pilot signal PIL is not included, the DC fluctuation detector 11 produces an output. Therefore, when there is no pilot signal detection output DET (PIL), the output of the detector 11 is turned off. This detection output DET (PIL) can be used as the one normally used to operate the stereo switch 9 only during stereo reception, so no special configuration is required.

上記構成であればパイロツト信号PILが正常で
PLLがロツクしているとVCO6の出力周波数は
76KHz一定で、ループフイルタ4の出力直流レベ
ルは安定している。直流変動検出器11は例えば
演算増幅器であつて、直前の入力を保持して基準
電圧としている。従つて、フイルタ4の出力レベ
ルが一定であれば検出器11の出力(制御信号)
CONTは零で、コントローラ10は作動しない。
これに対し、パイロツト信号PILのレベルが著し
く低下するとVCO6はフリーランとなり、ルー
プフイルタ4の出力は変動する。このため直流変
動検出器11から制御信号CONTが出力されてコ
ントローラ10が作動し、ステレオ復調器2にお
けるチヤンネルセパレーシヨンまたはハイカツト
量が制御される。
With the above configuration, the pilot signal PIL is normal.
When the PLL is locked, the output frequency of VCO6 is
At a constant 76KHz, the output DC level of the loop filter 4 is stable. The DC fluctuation detector 11 is, for example, an operational amplifier, and holds the previous input as a reference voltage. Therefore, if the output level of the filter 4 is constant, the output (control signal) of the detector 11
CONT is zero and the controller 10 does not operate.
On the other hand, when the level of the pilot signal PIL drops significantly, the VCO 6 becomes free run and the output of the loop filter 4 fluctuates. For this reason, the control signal CONT is output from the DC fluctuation detector 11, the controller 10 is activated, and the channel separation or high cut amount in the stereo demodulator 2 is controlled.

以上述べたように本考案によれば、PLLステレ
オ復調器内部だけで受信状態の悪化を検出するこ
とができるので、ステレオセパレーシヨンもしく
はハイカツト量の制御を簡単な構成で実現できる
利点がある。
As described above, according to the present invention, deterioration of the reception condition can be detected only within the PLL stereo demodulator, so there is an advantage that stereo separation or high cut amount control can be realized with a simple configuration.

【図面の簡単な説明】[Brief explanation of the drawing]

図面は本考案の一実施例を示すブロツク図であ
る。 図中、2はステレオ復調器、PLLはフエイズロ
ツクループ、3は位相比較器、4はループフイル
タ、6は電圧制御発振器、10はステレオ復調コ
ントローラ、11は直流変動検出器である。
The drawing is a block diagram showing an embodiment of the present invention. In the figure, 2 is a stereo demodulator, PLL is a phase lock loop, 3 is a phase comparator, 4 is a loop filter, 6 is a voltage controlled oscillator, 10 is a stereo demodulation controller, and 11 is a DC fluctuation detector.

Claims (1)

【実用新案登録請求の範囲】 FM復調されたオーデイオ信号をステレオ復調
器へ導びくと共に、同時に得られるステレオ再生
用のパイロツト信号をPLLの位相比較器へ導び
き、そして該PLLで得られる該パイロツト信号の
2倍の周波数の信号を用いて該ステレオ復調器か
らL信号およびR信号を交互に出力させるPLLス
テレオ復調器において、 ループフイルタから電圧制御発振器へ至る経路
の直流変動を検出する直流変動検出器を設け、そ
して該検出器の出力を該ステレオ復調器のステレ
オセパレーシヨンもしくはハイカツト量を制御す
るコントローラの制御入力としてなることを特徴
とするPLLステレオ復調器。
[Utility Model Claims] A PLL stereo demodulator which introduces an FM demodulated audio signal to a stereo demodulator, introduces a pilot signal for stereo playback obtained at the same time to a PLL phase comparator, and alternately outputs L and R signals from the stereo demodulator using a signal having twice the frequency of the pilot signal obtained by the PLL, characterized in that a DC fluctuation detector is provided which detects DC fluctuations in the path from the loop filter to the voltage controlled oscillator, and the output of the detector is used as a control input for a controller which controls the stereo separation or high cut amount of the stereo demodulator.
JP15367781U 1981-10-16 1981-10-16 PLL stereo demodulator Granted JPS5859249U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15367781U JPS5859249U (en) 1981-10-16 1981-10-16 PLL stereo demodulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15367781U JPS5859249U (en) 1981-10-16 1981-10-16 PLL stereo demodulator

Publications (2)

Publication Number Publication Date
JPS5859249U JPS5859249U (en) 1983-04-21
JPS6223162Y2 true JPS6223162Y2 (en) 1987-06-12

Family

ID=29946286

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15367781U Granted JPS5859249U (en) 1981-10-16 1981-10-16 PLL stereo demodulator

Country Status (1)

Country Link
JP (1) JPS5859249U (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007086174A1 (en) * 2006-01-25 2007-08-02 Mitsubishi Electric Corporation Receiving apparatus

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5895444A (en) * 1981-12-01 1983-06-07 Sanyo Electric Co Ltd Sn ratio improving circuit
JP2504800B2 (en) * 1988-02-23 1996-06-05 日本電気株式会社 FM receiver

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007086174A1 (en) * 2006-01-25 2007-08-02 Mitsubishi Electric Corporation Receiving apparatus
JPWO2007086174A1 (en) * 2006-01-25 2009-06-18 三菱電機株式会社 Receiver
JP4689685B2 (en) * 2006-01-25 2011-05-25 三菱電機株式会社 Receiver
US8019308B2 (en) 2006-01-25 2011-09-13 Mitsubishi Electric Corporation Receiving apparatus

Also Published As

Publication number Publication date
JPS5859249U (en) 1983-04-21

Similar Documents

Publication Publication Date Title
EP0018608A2 (en) A noise removing apparatus
US3573382A (en) A stereophonic receiver muting means with substitution of a dc circuit for an ac circuit
JPS6223162Y2 (en)
JPS6223161Y2 (en)
US4047116A (en) FM multiplex stereo demodulating circuit
JPS6029251Y2 (en) AM stereo receiver
US4644580A (en) Sound-multiplexed TV signal demodulator having electrically independent stereo and SAP demodulation means
JPS6259941B2 (en)
JPS5917589B2 (en) Multiple signal demodulator
JPS5813647Y2 (en) stereo multiplex circuit
JP3109531B2 (en) FM demodulator
JP2710461B2 (en) Stereo / SAP detection circuit
JP2005500732A (en) Stereo decoder
JPS617732A (en) Stereo signal demodulating circuit
JPS5920212B2 (en) stereo demodulator
JP3177310B2 (en) FM / AM receiving circuit
JPS6129587B2 (en)
JPS6223501B2 (en)
JPH0352061Y2 (en)
JPS6246354Y2 (en)
JPS59229941A (en) Fm stereophonic demodulator
JPS59221182A (en) Pilot signal discriminating device
JPS6029262Y2 (en) Television audio multiplex signal control channel signal detection circuit
JP2504800B2 (en) FM receiver
JPS628977B2 (en)