JPS6219003Y2 - - Google Patents

Info

Publication number
JPS6219003Y2
JPS6219003Y2 JP16370980U JP16370980U JPS6219003Y2 JP S6219003 Y2 JPS6219003 Y2 JP S6219003Y2 JP 16370980 U JP16370980 U JP 16370980U JP 16370980 U JP16370980 U JP 16370980U JP S6219003 Y2 JPS6219003 Y2 JP S6219003Y2
Authority
JP
Japan
Prior art keywords
circuit
multipath
output
noise
detection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP16370980U
Other languages
English (en)
Other versions
JPS5785742U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP16370980U priority Critical patent/JPS6219003Y2/ja
Publication of JPS5785742U publication Critical patent/JPS5785742U/ja
Application granted granted Critical
Publication of JPS6219003Y2 publication Critical patent/JPS6219003Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)

Description

【考案の詳細な説明】 この考案はFM受信装置に関し、特にFM受信
装置特有のパルス性ノイズによるマルチパス妨害
の抑圧を中,高電界においても確実に行なえるよ
うにしたFM受信装置に関するものである。
FM受信装置は、パルス性のノイズによるマル
チパス妨害に対して最も弱く、特に受信電界が大
幅に変化する車載用FM受信装置においては大き
な問題となつている。このために、FM受信装置
においては、マルチパス妨害を抑圧するための回
路が種々提案されている。
第1図は、従来一般に用いられているマルチパ
ス妨害に対する抑圧機能を有するFM受信装置の
一例を示すブロツク図であつて、1a,1bはア
ンテナ素子の配列および組合せ等を変えることに
よつて、その指向特性が互いに異なるように構成
された2本のアンテナであつて、このアンテナ1
a,1bの出力は後述するマルチパス検出回路1
8によつて切換制御されるアンテナ切換回路2に
よつていずれか一方の信号が取り込まれる。3は
アンテナ切換回路2によつて選択されたアンテナ
信号を入力とするフロントエンド回路、4はフロ
ントエンド回路3の出力を入力とする中間周波増
幅器、5は中間周波増幅器4の出力を検波して復
調出力を取り出す検波回路、6は検波回路5の出
力端に接続されたソフトミユーテイング回路であ
つて、中間周波増幅器4から出力される受信電界
強度に比例したミユーテイング信号に反比例して
出力レベルが低下される。7はソフトミユーテイ
ング回路6から送出される出力信号中に含まれる
パルス性雑音を除去するパルス性雑音除去回路、
8はパルス性雑音除去回路7から出力される低周
波信号をL,Rチヤンネル信号に分離して出力端
9,10に送出するマルチプレツクスデコーダ、
11はパルス性雑音除去回路7の出力端に接続さ
れたハイパスフイルタ、12はハイパスフイルタ
11の出力を増幅して雑音検出器13に供給する
可変利得増幅器、14は雑音検出器13の出力を
入力とするシユミツト回路、15はシユミツト回
路14の出力によつてトリガされる双安定マルチ
回路であり、その出力によつてアンテナ切換回路
2の切換制御が行なわれる。16は可変利得増幅
器12の出力を増幅する増幅器、17は増幅器1
6の出力レベルを検出して可変利得増幅器12の
利得を制御する利得制御回路である。そして、点
線で示す部分が検波出力に含まれるマルチパスノ
イズを検出するマルチパス検出回路18を構成し
ている。
このように構成されたFM受信装置において、
アンテナ1a,1bの出力はそのいずれか一方が
アンテナ切換回路2によつて選択され、フロント
エンド回路3を介して中間周波増幅器4に供給さ
れる。中間周波増幅器4は目的とする中間周波信
号を増幅して検波回路5に供給するとともに、受
信電界と比例した値を有するミユーテイング信号
Mを検波回路5の出力側に接続されているソフト
ミユーテイング回路6に供給する。従つて、ソフ
トミユーテイング回路6は、検波回路5から送出
される検波出力のS/N(信号対雑音比)比が悪
化するにしたがつて、レベルが低減された出力を
送出することになる。このようにして、受信電界
強度に対する一様性が与えられた検波出力は、パ
ルス性雑音除去回路7およびマルチプレツクスデ
コーダ8を介してL,Rチヤンネルのステレオ信
号として出力端9,10に送出される。
一方、パルス性雑音除去回路7の出力信号は、
ハイパスフイルタ11を介してその中に含まれる
高域成分のみが取り出され、可変利得増幅器12
において増幅された後に雑音検出器13に供給さ
れる。また、可変利得増幅器12の出力は、増幅
器16において更に増幅された後に利得制御回路
17を介してその利得制御が行なわれるために、
入力雑音レベルによる自動利得制御が行なわれ
て、可変利得増幅器12から雑音検出器13に供
給される出力レベルが一定化される。雑音検出回
路13は供給される信号に含まれる雑音信号を検
出し、その出力をシユミツト回路14を介して双
安定マルチ回路15をトリガする。従つて、双安
定マルチ回路15は、入力信号中に含まれる雑音
成分が増加した時にトリガされて反転することに
なり、この反転信号によつてアンテナ切換回路2
を制御することにより、指向特性の異なる他方の
アンテナ信号を選択して取り込むことによりマル
チパス妨害を軽減させている。
しかしながら、上述した構成によるFM受信装
置は、マルチパス検出回路がソフトミユート制御
が行なわれた検波出力中に含まれる雑音レベルに
よつて自動利得制御が行なわれているために、強
電界下で頻繁にマルチパスノイズが発生する条件
下においては、雑音信号のレベルが低下してマル
チパスの検出感度が低下してマルチノイズ除去効
果が失なわれてしまう。従つて、中強電界下にお
けるマルチパス抑圧効果が特に低下する。また、
上記構成においては、マルチパス検出回路が検出
した雑音信号を用いて自動利得制御を行なう関係
上、増幅器および利得制御回路が特別に必要にな
る等の種々欠点を有している。
従つて、この考案による目的は、簡単な構成で
ありながら特に中強電界下におけるマルチパスノ
イズの除去効果を高めたFM受信装置を提供する
ことである。
このような目的を達成するためにこの考案は、
中間周波増幅器から出力される受信電界強度に対
応した信号を用いてマルチパス検出回路の検出感
度制御を行なうものである。以下、図面を用いて
この考案によるFM受信装置を詳細に説明する。
第2図はこの考案によるFM受信装置の一実施
例を示すブロツク図であつて、第1図と同一部分
は同記号を用いてその詳細を省略してしてある。
同図において19は中間周波増幅器であつて、ミ
ユーテイング信号Mと受信電界強度に比例した受
信電界強度信号Pを送出するように構成されてい
る。20は受信電界強度信号Pを入力として第3
図aに示すように、弱電界においては一定値を示
し、中,強電界においては、電界強度が増加する
にしたがつて電圧が低下する信号を出力するレベ
ルデイテクタであつて、このレベルデイテクタ2
0の出力により可変利得増幅器12の利得を第3
図bに示すように中,強電界強度において増幅度
を上げるように制御する。そして、マルチパス検
出回路21はハイパスフイルタ11、可変利得増
幅器12、雑音検出器13、シユミツト回路14
および双安定マルチ回路15によつて構成されて
いる。
このように構成されたFM受信装置において、
FM放送の受信を強電界下において行なうと、中
間周波増幅器19から入力電界が強い事を示す高
電圧値の受信電界強度信号Pが出力されてレベル
デイテクタ20に供給される。レベルデイテクタ
20は、高電圧値の受信電界強度信号Pに対して
は、第3図aに示すように低電圧値の利得制御信
号を可変利得増幅器12に供給する。この結果、
可変利得増幅器12はその利得を第3図bに示す
ように上げて第3図cに示すように弱電界では大
きく、中強電界で小さな値を示す強電界下におけ
る小さな値の雑音信号を大きく増幅し、これによ
つてマルチパス検出回路21におけるマルチパス
検出感度を上げる。そして、このような動作は中
電界のFM放送を受信する場合も同様であり、こ
れによつてマルチパス妨害によるノイズ除去を良
好にしてS/N比の優れた再生信号を得ている。
次に、弱電界下においては、中間周波増幅器1
9から出力される受信電界強度信号Pが小さな値
となる。この結果、レベルデイテクタ20の出力
が第3図aに示すように大きな値となり、このレ
ベルデイテクタ20の出力によつて制御される可
変利得増幅器12の利得が第3図bに示すように
低下する。従つて、この弱電界下においては、マ
ルチパス検出回路18の検出感度を下げてマルチ
パス以外の雑音で誤動作するのを防止する。
従つて、このように構成された装置において
は、強電界下における外来雑音レベルが極めて小
さなものであることに注目して、この強電界下に
おけるマルチパス検出感度を上げるように制御し
たものである。
第4図は可変利得増幅器12の一例を示す回路
図であつて、弱電界下における受信に対しては、
トランジスタ20のベースに制御信号入力端21
および抵抗24を介して供給される利得制御信号
が第3図aに示したように高い電圧となるため
に、トランジスタ20は低インピーダンスとな
る。この結果、入力端23およびカツプリングコ
ンデンサ24を介して供給される入力信号は、コ
ンデンサ25および低インピーダンスのトランジ
スタ20を介してその大部分がアースに落とされ
る関係上、トランジスタ26に入力される入力信
号レベルが低下して出力端27に送出される増幅
出力が小さなものとなり、結果的に利得が下げら
れた状態となる。
次に、中,強電界下の受信においては、制御信
号入力端21に供給される制御信号が第3図aに
示すように小さな値となり、これに伴なつてトラ
ンジスタ20が高インピーダンスとなる。この結
果、入力端23に供給される入力信号はすべてト
ランジスタ26のベースに供給されることにな
り、これに伴なつて出力端27に送出される出力
信号が大きくなつて、利得が上げられた状態とな
る。なお、28は電源端子、29,30はベース
バイアス抵抗、31,32はコレクタおよびエミ
ツタ抵抗である。
なお、上記実施例においては、入力電界レベル
を検出するのに、中間周波増幅器を利用したが、
この考案はこれに限定されるものではない。ま
た、現在のFM受信装置においては、中間周波増
幅段の一部が集積回路化されており、この集積化
された部分にレベルデイテクタも含まれているた
めに、その組立は極めて容易に行なえるものであ
る。
以上説明したように、この考案によるFM受信
装置は、検波出力中に含まれるパルス性のマルチ
パスノイズを検出して受信アンテナを特性が異な
る他のアンテナに切換えるマルチパス検出回路の
マルチパスノイズ検出感度を、中,強電界時には
高感度に、弱電界においては低感度に制御するも
のであるために、中,強電界下におけるFM放送
受信時のマルチパスノイズの除去効果が良好とな
る優れた効果を有する。
【図面の簡単な説明】
第1図はマルチパス検出回路を有する従来の
FM受信装置を示すブロツク図、第2図はこの考
案によるFM受信装置を示すブロツク図、第3図
a〜cは第2図に示すブロツク図の各部特性図、
第4図は第2図に示す可変利得増幅器の一例を示
す回路図である。 1a,1b……アンテナ、2……アンテナ切換
回路、3……フロントエンド回路、5……検波回
路、6……ソフトミユーテイング回路、7……パ
ルス性雑音除去回路、8……マルチプレツクスデ
コーダ、11……ハイパスフイルタ、12……可
変利得増幅器、13……雑音検出器、14……シ
ユミツト回路、15……双安定マルチ回路、19
……中間周波増幅器、20……レベルデイテク
タ、21……マルチパス検出回路。

Claims (1)

  1. 【実用新案登録請求の範囲】 (1) 指向性の異なる複数のアンテナ出力を選択し
    て取り込むアンテナ信号選択回路と、前記アン
    テナ信号選択回路から供給されるFM受信信号
    の検波出力に含まれるパルス性の雑音を除去す
    るパルス性雑音除去回路と、前記パルス性雑音
    除去回路の出力に含まれるマルチパスノイズを
    検出して前記アンテナ信号選択回路の入力選択
    を切換制御するマルチパス検出回路とを備えた
    FM受信装置において、受信電界レベルに対応
    した制御信号を発生する制御信号発生部を設け
    るとともに前記マルチパス検出回路に検出感度
    制御部を設け、前記制御信号発生部の出力によ
    つて前記検出感度制御部を制御することによ
    り、中、強受信電界レベルにおいては前記マル
    チパス検出回路の検出感度を高めることを特徴
    とするFM受信装置。 (2) 前記マルチパス検出回路の前記検出感度制御
    部はマルチパスノイズを増幅する可変利得増幅
    によつて構成され、前記制御信号発生部の出力
    によつて利得制御されることによつて検出感度
    の調整が行なわれる実用新案登録請求の範囲第
    1項記載のFM受信装置。
JP16370980U 1980-11-14 1980-11-14 Expired JPS6219003Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16370980U JPS6219003Y2 (ja) 1980-11-14 1980-11-14

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16370980U JPS6219003Y2 (ja) 1980-11-14 1980-11-14

Publications (2)

Publication Number Publication Date
JPS5785742U JPS5785742U (ja) 1982-05-27
JPS6219003Y2 true JPS6219003Y2 (ja) 1987-05-15

Family

ID=29522479

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16370980U Expired JPS6219003Y2 (ja) 1980-11-14 1980-11-14

Country Status (1)

Country Link
JP (1) JPS6219003Y2 (ja)

Also Published As

Publication number Publication date
JPS5785742U (ja) 1982-05-27

Similar Documents

Publication Publication Date Title
EP0459383A2 (en) Radio receiver
US20120157029A1 (en) Antenna switch circuit and method of switching the same
US3919482A (en) FM receiver noise suppression circuit
US4087641A (en) Noise limiting circuit for FM stereo receiver
CN101882939A (zh) 接收装置
US3939428A (en) Receiver with automatic pass band control
JPS6219003Y2 (ja)
JPS644702B2 (ja)
US3714583A (en) Muting circuit
JPH0354443Y2 (ja)
JPS5917740A (ja) スペ−ス・ダイバ−シテイ受信機
JPH05153511A (ja) テレビジヨン受信装置
JPS6259938B2 (ja)
JPH042517Y2 (ja)
JPS6218982Y2 (ja)
KR920007541Y1 (ko) Snc 특성 개선회로
JPS6230530B2 (ja)
JPS6259939B2 (ja)
JPS6219002Y2 (ja)
US3015727A (en) High frequency call system
JPS6214141B2 (ja)
JP3058377B2 (ja) C/n検出装置
JPS646604Y2 (ja)
JPS628976B2 (ja)
JPS5928093B2 (ja) 受信装置