JPS62173855A - Shading correction system - Google Patents

Shading correction system

Info

Publication number
JPS62173855A
JPS62173855A JP61016222A JP1622286A JPS62173855A JP S62173855 A JPS62173855 A JP S62173855A JP 61016222 A JP61016222 A JP 61016222A JP 1622286 A JP1622286 A JP 1622286A JP S62173855 A JPS62173855 A JP S62173855A
Authority
JP
Japan
Prior art keywords
value
data
output
shading correction
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61016222A
Other languages
Japanese (ja)
Inventor
Wataru Nara
亙 奈良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP61016222A priority Critical patent/JPS62173855A/en
Publication of JPS62173855A publication Critical patent/JPS62173855A/en
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Image Signal Circuits (AREA)

Abstract

PURPOSE:To apply a shading correction system to frequency more than 10mHz thanks to a simple constitution by using data on a reference white plate as the reference value of an A/D conversion means and converting the output of a solid-state image pickup element into a digital value according to the reference value. CONSTITUTION:First, the reference white plate is read out. A peak holding circuit 2 detects the peak value among all CCD picture elements on a few lines, and inputs it to the Vref of an A/D converter 3. Then the data on the reference white plate is read in, and the maximum among picture elements on a few lines is detected, and converted into a digital value by the A/D converter 3, after which the converted value is inputted to a RAM in a peak holding circuit 4. Thus maximum value data in the RAM become high, and a data change due to the fluctuation of the features of a light source and an image pickup element can be completely corrected.

Description

【発明の詳細な説明】 技術分野 本発明はディジタルコピア等におけるシェーディング補
正方式に関し、特にCCD等の固体撮像素子を使用する
機器における。COD等の出力補正を含むシェーディン
グ補正方式に関する。
DETAILED DESCRIPTION OF THE INVENTION Technical Field The present invention relates to a shading correction method for digital copiers and the like, and particularly for equipment using solid-state image sensors such as CCDs. The present invention relates to a shading correction method including output correction such as COD.

従来技術 一般に、撮像素子を使用する機器におけるシェーディン
グ補正は、光源の輝度と撮像素子の特性の経時的な変化
に対する補正とを含めて行われることが多い。
2. Description of the Related Art In general, shading correction in devices that use an image sensor is often performed including correction for changes over time in the brightness of a light source and the characteristics of the image sensor.

従来は、上記シェーディング補正を、例えば、第2図に
示す如き回路を用い、ROMに対応表を記憶させておき
、CCD等の各画素における最高値データと任意の画素
に対応するデータとによって、前記ROMのアドレスを
指定して、当該画素のデータの値を決定している。
Conventionally, the above-mentioned shading correction is carried out using, for example, a circuit as shown in FIG. 2, a correspondence table is stored in ROM, and the highest value data at each pixel of a CCD or the like and data corresponding to an arbitrary pixel are used. By specifying the address of the ROM, the data value of the pixel is determined.

第2図において、1はCCD等からのビデオ信号を受け
て高速増幅する増幅器、3は該増幅器1の出力をアナロ
グ値からディジタル値に変換するA/D変換器、6は該
A/D変換器3の出力のピーク値を検出するためのピー
クホールド回路、5は前記対応表を記憶しているROM
を示している。
In FIG. 2, 1 is an amplifier that receives a video signal from a CCD or the like and amplifies it at high speed, 3 is an A/D converter that converts the output of the amplifier 1 from an analog value to a digital value, and 6 is the A/D converter. a peak hold circuit for detecting the peak value of the output of the device 3; 5 is a ROM that stores the correspondence table;
It shows.

しかし、上述の如く構成された従来のシェーディング補
正回路においては、前記最高データのバラツキが大きい
と、大きなROMエリアを必要とするという問題があっ
た。
However, in the conventional shading correction circuit configured as described above, there is a problem that a large ROM area is required when the variation in the highest data is large.

これに対しては、上記最高値データのバラツキや、最高
値データと最小値データとの差を小さくするため、前記
A/D変換器3の前段に可変増幅器(OCA)を置いて
、その差を小さくする等の対策が採られていた。
To deal with this, in order to reduce the variation in the maximum value data and the difference between the maximum value data and the minimum value data, a variable amplifier (OCA) is placed before the A/D converter 3 to reduce the difference between the maximum value data and the minimum value data. Measures were taken to reduce the size of the

一般には、上記OCAに多数のアナログスイッチを用い
て、ある固定の基準電圧(Vrefで示す)にすること
によって、広範囲の各種バラツキを容易に吸収し、高精
度を実現できる。
Generally, by using a large number of analog switches in the OCA to set a certain fixed reference voltage (indicated by Vref), various variations over a wide range can be easily absorbed and high accuracy can be achieved.

しかしながら、10MHz程度以上の高速なディジタル
コピア等については、前記最高値データと最小値データ
との差(1ラインにおける)を、上記GCAによって小
さくすることは不可能になるという別の問題が生じて来
ている。
However, for high-speed digital copiers of about 10 MHz or higher, another problem arises in that it is impossible to reduce the difference (in one line) between the highest value data and the lowest value data using the GCA described above. It is coming.

目     的 本発明は上記事情に鑑みてなされたもので、その目的と
するところは、従来のシェーディング補正方式における
上述の如き問題を解消し、IOMI(z程度以上の高速
なものにも適用可能で、前記対応表格納用ROMエリア
を小さくできるような、CCD等の固体撮像素子の出力
補正を含むシェーディング補正方式を提供することにあ
る。
Purpose The present invention has been made in view of the above circumstances, and its purpose is to solve the above-mentioned problems in the conventional shading correction method and to make it applicable to IOMI (IOMI (z) or higher speeds). Another object of the present invention is to provide a shading correction method including output correction of a solid-state image sensor such as a CCD, which can reduce the ROM area for storing the correspondence table.

構   成 本発明は上記目的を達成するため、光電変換手段として
の固体撮像素子と、該固体撮像素子の出力をディジタル
値に変換するアナログ・ディジタル変換手段と、該アナ
ログ・ディジタル変換手段の出力の最大値を検出する第
一の最大値検出手段と、該最大値検出手段の出力と前記
アナログ・ディジタル変換手段の出力とに基づいて、前
記アナログ・ディジタル変換手段の出力を変換するため
の変換表を記憶する手段とを有するシェーディング補正
回路において、前記固体撮像素子の出力の最大値を検出
する第二の最大値検出手段を設け、該第二の最大値検出
手段により検出した基準白板のデータを前記アナログ・
ディジタル変換手段の基準値とし、該基準値に基づいて
前記アナログ・ディジタル変換手段により前記固体tu
b &素子の出力をディジタル値に変換することを特徴
とするシェーディング補正方式である。
Configuration In order to achieve the above object, the present invention includes a solid-state image sensor as a photoelectric conversion means, an analog-to-digital conversion means for converting the output of the solid-state image sensor into a digital value, and a maximum output of the analog-to-digital conversion means. a first maximum value detection means for detecting a value; and a conversion table for converting the output of the analog-to-digital conversion means based on the output of the maximum value detection means and the output of the analog-to-digital conversion means. A shading correction circuit having a storage means includes a second maximum value detection means for detecting the maximum value of the output of the solid-state image sensor, and the data of the reference white board detected by the second maximum value detection means is stored in the shading correction circuit. analog·
a reference value for the digital conversion means, and the analog/digital conversion means converts the solid state tu based on the reference value.
This is a shading correction method characterized by converting the output of the b & element into a digital value.

以下、実施例に基づいて、本発明の構成をより詳細に説
明する。
Hereinafter, the configuration of the present invention will be explained in more detail based on examples.

第1図は本発明の一実施例であるシェーディング補正回
路を示すものである。
FIG. 1 shows a shading correction circuit which is an embodiment of the present invention.

図において、l、3.5は先に第2図に示したと同じ構
成要素を示しており、2は前記増幅器1の出力のピーク
値を検出することのできるピークホールド回路(I)、
4は前記A/D変換器3の出力のピーク値を検出するこ
とのできるピークホールド回路(II)を示している。
In the figure, 1 and 3.5 indicate the same components as previously shown in FIG. 2, and 2 indicates a peak hold circuit (I) capable of detecting the peak value of the output of the amplifier 1;
Reference numeral 4 indicates a peak hold circuit (II) capable of detecting the peak value of the output of the A/D converter 3.

なお、」−2説明からも明らかな如く、ピークホールド
回路(I)2はアナログ式ピークホールド回路、ピーク
ホールド回路(■)4はディジタル式ピークホールド回
路であり、また、上記ピークホールド回路(■)4は1
ライン分の前記ピーク値の記憶手段(RAM)を備えて
いる。
As is clear from the explanation of ``-2, the peak hold circuit (I) 2 is an analog type peak hold circuit, the peak hold circuit (■) 4 is a digital type peak hold circuit, and the peak hold circuit (■) 4 is a digital type peak hold circuit. )4 is 1
It is provided with storage means (RAM) for storing the peak values for each line.

以下、本実施例の動作を説明する。The operation of this embodiment will be explained below.

基本的な動作は、シェーディング補正を行うために、原
稿のデータを入力する前に、基準白板のデータを入力す
ることから始まる。
The basic operation starts with inputting reference white board data before inputting document data in order to perform shading correction.

このとき、まず、ピークホールド回路(I)2において
、その数ライン中の、CODの全画素を通じてのピーク
値を検出する。
At this time, first, the peak hold circuit (I) 2 detects the peak value through all the pixels of the COD in the several lines.

次に、上で得たピーク値をA/D変換器3の前記Vre
fに入力し、上と同じ基準白板のデータを読込む。
Next, the peak value obtained above is set to the Vre of the A/D converter 3.
f and read the same reference white board data as above.

この場合には、データをCCDの各画素についてチェッ
クし、その数ライン間における最大値を各画素各々につ
いて検出して、これを前記A/D変換器3によりディジ
タル値に変換した後、その値を前記ピークホールド回路
(■)4内のRAMに入力する。上記処理は、データ読
取りの際、必ず実行するものとする。
In this case, the data is checked for each pixel of the CCD, the maximum value between the several lines is detected for each pixel, this is converted into a digital value by the A/D converter 3, and then the value is is input to the RAM in the peak hold circuit (■) 4. The above processing is always executed when reading data.

これにより、上記RAM内の最高値データは。As a result, the highest value data in the RAM is as follows.

常に、すべて”High”となり、光源や撮像素子の特
性の変動に起因するデータの変化は、完全に補正される
ことになり、前記ROM内に記憶されている対応表によ
り補正を行う必要があるのは、1ライン内のデータのバ
ラツキのみとなる。
All data are always "High", and changes in data due to variations in the characteristics of the light source or image sensor are completely corrected, and it is necessary to perform correction using the correspondence table stored in the ROM. The only difference is the variation in data within one line.

以上述べた如く1本実施例によれば、簡単な構成で、前
記目的を達成可能なシェーディング補正方式を実現する
ことができる。
As described above, according to this embodiment, a shading correction method capable of achieving the above object can be realized with a simple configuration.

なお、ここで、付言しておくが、本方式を実現するため
には、A/D変換器3の基準電圧Vrefは、一般に、
+IV−電源電圧までの領内で補償されていることが必
要であり、現在使用されている素子は、通常、この範囲
に含まれている。
It should be noted here that in order to realize this method, the reference voltage Vref of the A/D converter 3 is generally
It is necessary to be compensated in the range up to +IV-power supply voltage, and currently used devices usually fall within this range.

効   果 以上述べた如く1本発明によれば、簡単な構成により、
10Mt(z程度以上の高速なものにも適用可能で、前
記対応表格納用ROMエリアを小さくできるような、C
CD等の固体撮像素子の出力補正を含むシェーディング
補正方式を実現できるという顕著な効果を奏するもので
ある。
Effects As described above, according to the present invention, with a simple configuration,
10Mt (applicable to high-speed devices of about
This has the remarkable effect of realizing a shading correction method that includes output correction of a solid-state image sensor such as a CD.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例であるシェーディング補正回
路を示す図、第2図は従来のシェーディング補正回路の
一例を示す図である。 1:増幅器、2,4:ピークホールド回路、3:A/D
変換器、:ROM。
FIG. 1 is a diagram showing a shading correction circuit according to an embodiment of the present invention, and FIG. 2 is a diagram showing an example of a conventional shading correction circuit. 1: Amplifier, 2, 4: Peak hold circuit, 3: A/D
Converter: ROM.

Claims (1)

【特許請求の範囲】[Claims] (1)光電変換手段としての固体撮像素子と、該固体撮
像素子の出力をディジタル値に変換するアナログ・ディ
ジタル変換手段と、該アナログ・ディジタル変換手段の
出力の最大値を検出する第一の最大値検出手段と、該最
大値検出手段の出力と前記アナログ・ディジタル変換手
段の出力とに基づいて、前記アナログ・ディジタル変換
手段の出力を変換するための変換表を記憶する手段とを
有するシェーディング補正回路において、前記固体撮像
素子の出力の最大値を検出する第二の最大値検出手段を
設けて、該第二の最大値検出手段により検出した基準白
板のデータを前記アナログ・ディジタル変換手段の基準
値とし、該基準値に基づいて前記アナログ・ディジタル
変換手段により前記固体撮像素子の出力をディジタル値
に変換することを特徴とするシェーディング補正方式。
(1) A solid-state image sensor as a photoelectric conversion means, an analog-to-digital conversion means for converting the output of the solid-state image sensor into a digital value, and a first maximum value for detecting the maximum value of the output of the analog-to-digital conversion means. Shading correction comprising: a value detection means; and means for storing a conversion table for converting the output of the analog-to-digital conversion means based on the output of the maximum value detection means and the output of the analog-to-digital conversion means. In the circuit, a second maximum value detection means for detecting the maximum value of the output of the solid-state image sensor is provided, and the data of the reference white board detected by the second maximum value detection means is used as the reference of the analog-to-digital conversion means. A shading correction method characterized in that the output of the solid-state image sensor is converted into a digital value by the analog-to-digital conversion means based on the reference value.
JP61016222A 1986-01-27 1986-01-27 Shading correction system Pending JPS62173855A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61016222A JPS62173855A (en) 1986-01-27 1986-01-27 Shading correction system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61016222A JPS62173855A (en) 1986-01-27 1986-01-27 Shading correction system

Publications (1)

Publication Number Publication Date
JPS62173855A true JPS62173855A (en) 1987-07-30

Family

ID=11910503

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61016222A Pending JPS62173855A (en) 1986-01-27 1986-01-27 Shading correction system

Country Status (1)

Country Link
JP (1) JPS62173855A (en)

Similar Documents

Publication Publication Date Title
TW554546B (en) Image pickup apparatus
JPH06237471A (en) Improved analog signal processor for electronic-picture forming system
US6534757B2 (en) Image sensor noise reduction
JP3804113B2 (en) Solid-state imaging device
JPH03285459A (en) Picture reader
US5455622A (en) Signal processing apparatus and method for offset compensation of CCD signals
JPS58172061A (en) Signal processor
JPS62173855A (en) Shading correction system
JPH10285432A (en) Clamp device for video signal
JPS6339141B2 (en)
JP2512221B2 (en) Shading distortion correction device
JPH08139967A (en) Image input device
JPH05191644A (en) Picture reader
JPH089260A (en) Solid-state image pickup device
JPH0461483A (en) Solid-state image pickup device
JPH11298802A (en) Ccd camera
JPH0726871B2 (en) Infrared sensor signal processing circuit
JPH057297A (en) Image reader
JPH0779345A (en) Image sensor output correction circuit
JPH06152956A (en) Image reader
JPH03286682A (en) Picture signal processing unit
JPH0376464A (en) Close contact type image sensor
JPS63120564A (en) Gamma correction circuit for television camera
JPS61269423A (en) Analog-digital converting circuit
JPH0440574A (en) Method and device for shading correction