JPS62150982A - 2画面テレビ受像機 - Google Patents

2画面テレビ受像機

Info

Publication number
JPS62150982A
JPS62150982A JP29160985A JP29160985A JPS62150982A JP S62150982 A JPS62150982 A JP S62150982A JP 29160985 A JP29160985 A JP 29160985A JP 29160985 A JP29160985 A JP 29160985A JP S62150982 A JPS62150982 A JP S62150982A
Authority
JP
Japan
Prior art keywords
circuit
screen
video signal
lines
picture
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP29160985A
Other languages
English (en)
Other versions
JPH0525432B2 (ja
Inventor
Kiyoshi Imai
今井 浄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP29160985A priority Critical patent/JPS62150982A/ja
Publication of JPS62150982A publication Critical patent/JPS62150982A/ja
Publication of JPH0525432B2 publication Critical patent/JPH0525432B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 2へ一部 本発明は、ある映像画面の一部に他の映像画面を挿入す
ることができる2画面テレビ受像機に関する。
従来の技術 近年、メモリのコストの低下に伴ない、テレビ受像機に
2画面の機能を付加することが容易になってきた。(テ
レビジョン学会技術報告[モニター・イン−テレビJT
EBS99−2  S、59.9゜20、  参照) 以下、図面を参照しながら、上述した従来の2画面テレ
ビ受像機の一例について説明する。まず、第2図は2画
面テレビ受像機の概念図であり、2o1が親画面、20
2が子画面である。第3図は従来の2画面テレビ受像機
のブロック図を示すものである。第3図において101
は親画面用複合映像信号の入力端子、102は子画面用
複合映像信号の入力端子、103は新映像信号処理回路
、104は子映像信号処理回路、106は親同期信号処
理回路、106は子同期信号処理回路、107はメモリ
、108はメモリ制御回路、109は信号切3ベーノ 挽回路、110はCRTである。
以上のように構成された2画面テレビ受像機について、
以下、その動作について説明する。メモリ107にて子
画面の垂直方向と水平方向の圧縮を行なう。これらの動
作は、メモリ制御回路108によりメモIJ107の低
速書き込み/高速読み出しおよびアドレス制御により行
なう。
こうして、子映像信号処理回路104の出力はメモIJ
107で寸法が縮小された画面の映像信号となり、親映
像信号処理回路103の出力に嵌め込むように信号切換
回路109で切換合成され、CRTlloに供給されて
第2図のような2画面が映出される。
発明が解決しようとする問題点 しかしながら、上記のような構成では、子画面の圧縮比
が常に固定であったため多方式対応のテレビ受像機等で
親画面と子画面の放送方式が異なって、両者の垂直方向
のライン数が異なる場合には、子画面の映像が垂直方向
に歪んでしまうという問題点があった。
本発明は、上記問題点に鑑み、親画面と子画面の映像信
号が異なる放送方式の場合でも正規に近い子画面映像を
得ることができる2画面テレビ受像機を提供するもので
ある。
問題点を解決するための手段 上記問題点を解決するために、本発明の2画面テレビ受
像機は、親画面と子画面の映像信号の放送方式の関係を
検出する回路と、それに応じて子画面の垂直方向の圧縮
比を制御する回路とを備えたものである。
作  用 本発明は、上記した構成によって、子画面が親画面に対
して垂直方向に縮小方向に歪むような方式の場合は元の
圧縮比より小さくし、逆に拡大方向に歪む場合は大きく
することにより、正規に近い子画面映像を得ることがで
きる。
実施例 以下、本発明の一実施例の2画面テレビ受像機について
、図面を参照しながら説明する。第1図は本発明の一実
施例におけるブロック図を示すも6ベーノ のである。第1図において、101〜110は、前述の
第3図中のそれらと同様のものであるので、それらの説
明は省略する。
また、111は親画面のライン数検出回路、112は子
画面のライン数検出回路、113はライン数比較回路で
ある。
以上のように構成された2画面テレビ受像機について、
以下説明する。この実施例は、子画面の大きさを特に縦
横共に親画面の3分の1にする場合の値である。さて、
親子画面の1フレームあたりのライン数を各々のライン
数検出回路111゜112で検出する。これは、各々の
同期信号処理回路106,106の水平同期パルスと垂
直同期パルスとの関係から検出する。これにより、各々
の映像信号が1フレームあたり625ラインか625ラ
インかを検出する。
そして、ライン数比較回路113にて両者の比較をし、
メモリ制御回路108を制御することにより子画面の垂
直方向の圧縮比を制御する。
親映像と子映像とが同一放送方式のものの場合は、6ベ
ーノ 子映像信号処理回路104の出力を3ラインに1ライン
分メモリ107に取り込むことで問題ない。
ところが、 (1)親画面が625ライン方式で子画面が525ライ
ン方式の場合は、子画面を3ライン当り1ラインにする
ように間引いては子画面のライン数が少なく々り過ぎる
。す々わち、(625÷625X3)、=2.5である
からラインに1ラインの垂直圧縮比にすると丁度良い。
そこで、整数比の方が実現し易いので、近似値として、
メモリ制御装置108で5ラインから2ラインを間引い
てメモリ107に書き込むようにするとよい0 (2)親画面が625ライン方式で子画面が625ライ
ン方式の場合は、3分の1の圧縮では子画面のライン数
が多すぎることになる。すなわち、(625÷525X
3)=3.6であるから、3.6ラインに1ラインの垂
直圧縮比が良く、したがって、近似値としてメモリ制御
回路108で4ラインから1ラインを間引いてメモリ1
07に書7ペーノ き込むようにするとよい。
々お、ここでは、縦横3分の1の圧縮比にする場合につ
いて述べたが、任意の大きさの子画面に圧縮する場合で
も同様の制御が考えられる。
発明の効果 の 以上のように、本発明によれば、親画面用電像信号と子
画面用の映像信号との各々の、放送方式を検出する回路
と、その検出結果に応じて子画面の垂直方向の圧縮比を
制御する回路とを備えたことにより、垂直方向の歪の小
さい子画面を映出することのできる2画面テレビ受像機
を得ることができる。
【図面の簡単な説明】
第1図は本発明の一実施例における2画面テレビ受像機
のブロック図、第2図はその2画面テレビ受像機の画面
の正面図、第3図は従来例の2画面テレビ受像機のブロ
ック図である。 101・・・・・・親画面用映像信号の入力端子、10
2画面のライン数検出回路、112・・・・・・子画面
のライン数検出回路、113・・・・・・ライン数比較
回路。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名山)
     Q 第2図 第3図 に7

Claims (2)

    【特許請求の範囲】
  1. (1)親画面用映像信号と子画面用映像信号との各々の
    1フレームあたりのライン数を検出する回路と、両者の
    ライン数を比較する回路と、子画面映像信号をメモリの
    制御により垂直方向に圧縮する回路と、この垂直方向の
    圧縮比を前述のライン数比較回路の結果に応じて切り換
    える回路とを備えたことを特徴とする2画面テレビ受像
    機。
  2. (2)ライン数の比較の結果で親画面と子画面とが同一
    放送方式の場合は圧縮比を3分の1とし、親画面が62
    5本方式で子画面が525本方式の場合は5分の2とし
    、親画面が525本方式で子画面が625本方式の場合
    は4分の1とする垂直方向の圧縮比の切り換え回路を有
    した特許請求の範囲第1項記載の2画面テレビ受像機。
JP29160985A 1985-12-24 1985-12-24 2画面テレビ受像機 Granted JPS62150982A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29160985A JPS62150982A (ja) 1985-12-24 1985-12-24 2画面テレビ受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29160985A JPS62150982A (ja) 1985-12-24 1985-12-24 2画面テレビ受像機

Publications (2)

Publication Number Publication Date
JPS62150982A true JPS62150982A (ja) 1987-07-04
JPH0525432B2 JPH0525432B2 (ja) 1993-04-12

Family

ID=17771161

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29160985A Granted JPS62150982A (ja) 1985-12-24 1985-12-24 2画面テレビ受像機

Country Status (1)

Country Link
JP (1) JPS62150982A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0895541A (ja) * 1988-07-13 1996-04-12 Seiko Epson Corp コンピュータシステム
US5680178A (en) * 1988-07-13 1997-10-21 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
US5929870A (en) * 1988-07-13 1999-07-27 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
KR20010063317A (ko) * 1999-12-22 2001-07-09 윤종용 픽쳐인픽쳐 신호 변환장치 및 그 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60180382A (ja) * 1984-02-28 1985-09-14 Matsushita Electric Ind Co Ltd テレビジヨン受像機

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60180382A (ja) * 1984-02-28 1985-09-14 Matsushita Electric Ind Co Ltd テレビジヨン受像機

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0895541A (ja) * 1988-07-13 1996-04-12 Seiko Epson Corp コンピュータシステム
US5680178A (en) * 1988-07-13 1997-10-21 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
US5793439A (en) * 1988-07-13 1998-08-11 Seiko Epson Corporation Image control device for use in a video multiplexing system for superimposition of scalable video data streams upon a background video data stream
US5929870A (en) * 1988-07-13 1999-07-27 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
US5929933A (en) * 1988-07-13 1999-07-27 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
US5973706A (en) * 1988-07-13 1999-10-26 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
US5986633A (en) * 1988-07-13 1999-11-16 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video data streams upon a background video data stream
USRE37879E1 (en) 1988-07-13 2002-10-15 Seiko Epson Corporation Image control device for use in a video multiplexing system for superimposition of scalable video data streams upon a background video data stream
KR20010063317A (ko) * 1999-12-22 2001-07-09 윤종용 픽쳐인픽쳐 신호 변환장치 및 그 방법

Also Published As

Publication number Publication date
JPH0525432B2 (ja) 1993-04-12

Similar Documents

Publication Publication Date Title
JP2850037B2 (ja) テレビジョン受信機
EP0782333B1 (en) Image display apparatus
US6166772A (en) Method and apparatus for display of interlaced images on non-interlaced display
JPH0564911B2 (ja)
CA2241457A1 (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
JPH04365278A (ja) 多画面表示回路
US20030107676A1 (en) Image display apparatus and operating method thereof
JPS62150982A (ja) 2画面テレビ受像機
JP2667599B2 (ja) 多画面表示機能付テレビジョン受像機
JP2923966B2 (ja) 高品位テレビジョン表示装置
KR0143167B1 (ko) 와이드 스크린 텔레비젼 수상기에서의 두화면 표시 회로
JP3491958B2 (ja) テレビジョン受像機
JPS62136179A (ja) 2画面テレビ受像機
KR20020078338A (ko) 디지털티브이의화면동기장치및방법
JPH0622236A (ja) 複数画像表示装置
JPH0799592A (ja) 映像信号処理装置及び処理方法
JPH10161632A (ja) 画像表示装置
JPH04255895A (ja) 表示装置
JPH05207395A (ja) 映像表示装置
JPH10341383A (ja) ハイビジョン受信機
JPH07184118A (ja) 二画面テレビ
JPH02203680A (ja) 親子画面表示用テレビジョン受像機
JPH10285481A (ja) 映像信号処理装置
JPH04189087A (ja) 高品位テレビジヨン受信装置
JPS646595B2 (ja)

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term