JPS62150390A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JPS62150390A
JPS62150390A JP29433485A JP29433485A JPS62150390A JP S62150390 A JPS62150390 A JP S62150390A JP 29433485 A JP29433485 A JP 29433485A JP 29433485 A JP29433485 A JP 29433485A JP S62150390 A JPS62150390 A JP S62150390A
Authority
JP
Japan
Prior art keywords
display
display data
liquid crystal
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29433485A
Other languages
English (en)
Inventor
徹 赤井
山崎 琢己
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Ibaraki Ltd
Original Assignee
NEC Corp
NEC Ibaraki Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Ibaraki Ltd filed Critical NEC Corp
Priority to JP29433485A priority Critical patent/JPS62150390A/ja
Publication of JPS62150390A publication Critical patent/JPS62150390A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置に使用され液晶パネル表示器を用
いた液晶表示装置に関する。
〔従来の技術〕
情報処理装置本体く以下本体と呼ぶ)に接続する表示装
置としては陰極線管(以下CRTと呼ぶ)を利用したカ
ラーディスプレイあるいはモノクロディスプレイ装置が
ある。カラーのCRTディスプレイ装置は本体とのイン
タフェース信号として水平同期信号、垂直同期信号及び
赤、緑、青の画素信号あるいはコンポジットビデオ信号
のみを必要とし、上述した各信号を出力したCRTディ
スプレ・イコネクタに接続するだけで本体の構成あるい
は仕様に影響されないという点で非常に有用であるか、
表示画面サイズに比べて筐体が大きくて重いということ
や消費電力ら大きいということなどにより、液晶パネル
ディスプレイを用いた液晶表示装置が使用されつつある
液晶パネルディスプレイは画素となる液晶の特性及び画
素を表示データに応じて明滅させる水平方向、垂直方向
信号線の駆動回路の特性により、垂直方向信号線駆動回
路に対して複数画素単位に表示データを与える方式や、
水平方向信号線駆動回路を複数本同時に駆動させ対応す
る表示データを垂直方向信号線駆動回路に与える方式な
ど何種類かあるが、いずれもCRT表示器とはまったく
仕様が異なる。
従来、この種の液晶表示装置は、第4図に示す様に、C
RT表示器とはまったく仕様が異なる液晶パネル表示器
8を専用の液晶コンl−ロールIC11(以下LSIと
呼ぶ)あるいはこれに相当する回路によって制御してい
る。表示すべきデータいは専用LSIl1.からローカ
ルバス14を通して記憶回路であるリフレッシュメモリ
6に書込まれる。そして専用LSIIIは液晶パネル表
示器8のタイミングと同期しながら表示データをリフレ
ッシュメモリ6から読出し、水平方向、垂直方向信号線
駆動回路制御信号と共に液晶パネル表示器8へ出力し、
表示画面を作る。
通常、液晶パネルはCR’l’に比べて非常に表示スピ
ードが遅いため、画素の明滅を行なう液晶を表示データ
に応じてオン/オフさせるために加える電圧をある時間
一定に保つ必要がある。この電圧を一定に保つ時間がC
RTに比べて非常に大きく数倍〜十数倍である。
この液晶パネルの表示スピードを上げる方法としては、
第5図(a)、(b)に示すように、表示データを直列
に1画素づつ与える方式の代りに、数画素同時に垂直方
向駆動回路に与える方式(第5図(a))や、垂直方向
は1画素であるが水平方向駆動回路を同時に数本駆動す
る方式(第5図(b))、あるいはこれらを組合せた方
式が一般的な液晶パネルの駆動方式となっている。尚、
液晶パネルとはパネル単体ではなく垂直・水平方向駆動
回路(駆動IC)を含み、表示データをロードする度に
垂直方向駆動回路が順次スキャンしく第1.第2・・・
第m駆動)、また垂直方向駆動回数(m)に1回シフト
クロックを入力することにより水平方向駆動回路が順次
スキャンするものとしている。
〔発明が解決しようとする問題点〕
上述した従来の液晶表示装置は、画素となる液晶の特性
及び水平方向、垂直方向信号線駆動回路の特性により液
晶パネル表示器の駆動方式は何種類かあるが、いずれも
CR’r’表示器とはまったく異なる為、CPUのアド
レスバス、データバスに直接接続された液晶コントロー
ル専用LSIにより液晶パネル表示器を制御し表示画面
を作っている。このため液晶表示装置は情報処理装置本
体の構成あるいは仕様に影響されてしまい、CRTディ
スプレイ装置使用時のソフトウェアと完全に互仕様及び
ソフトフェアを変えることなく、CRT表示器の信号線
に接続できる液晶表示装置を提供することにある。
〔問題点を解決するための手段〕
本発明の液晶表示装置は、情報処理装置の陰極線管表示
器制御部から直列に出力される表示データを所定ビット
ごとに複数の並列ビットに変換して出力する表示データ
書込み回路と、この書込み回路からの並列ビット出力を
表示画面の画素容量に応じて順次記憶する表示データ記
憶回路と、この記憶回路から並列ビットごとにその表示
データを読出して出力する表示データ読出し回路と、前
記表示データに応じて垂直方向信号線の駆動回路と水平
方向信号線の駆動回路と水平方向信号線及び垂直方向信
号線の制御により前記表示データに応じて明滅する画素
とからなる液晶パネル表示器と、これら各回路にクロッ
クパルス、リードライ1〜の切換え信号、読出しタイミ
ング、表示データロード信号を含む信号を供給するタイ
ミング発生回路とを備えて構成される。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は、本発明の一実施例を陰むシステムのブロック
図である。
図において、情報処理装置本体1と本実施例のl?N晶
表不表示装置インタフェース信号を接続し、2aは垂直
同期信号、2bは水平同期信号、2cは表示消去信号、
2dは直列な表示データを示している。また4は各信号
2a、21〕、2c及び基本20ツク発生回路9より各
種タイミング信号を作成するタイミング発生回路、5は
直列な表示データをタイミング発生回路4からのタイミ
ング信号4aによって本体1と同期しながらパラレルデ
ータに変換し、一度レジスタにラッチし、リフレッシュ
メモリ6への書込みデータ5aを作成する表示データ書
込み回路である。このリフレ・ソシュメモリ6はタイミ
ング発生回路4から書込み及び読出しアドレス、アドレ
スストローブ、ライトイネーブル等のリフレッシュメモ
リタイミング信号111〕によって表示データ5aの書
込み及び液晶パネルへの表示データとなる6aを出力す
る記憶回路である。7はタイミング発生回路4からのタ
イミング信号4CによってM晶パネル表示器8と同期し
ながらリフレッシュメモリ6から表示デークロaを読出
し、一度レジスタにラッチし液晶パネル茂示器8へ表示
データ7aとして出力する表示データ読出し回路である
。液晶パネル表示器8は表示データ7aをタイミング発
生回路4からのタイミング信号4dの一つである表示デ
ータロード信号により垂直方向信号線駆動回路に与え、
更にタイミング信号4dの一つである水平方向信号線駆
動タイミング信号とによりその表示データに応じた画像
を作成する。
第2図は本体1と液晶表示装置とのインタフェース信号
のタイムチャートであり、垂直同期信号2a、水平同期
信号2b表示消去信号2cおよびシリアルな表示データ
2dのタイミングを示している。表示データ2 d 1
7)*’Jr線部は表示画面以外のエリアの情報であり
、L、〜L、1! は水平方向のライン数である。
第3図は本実施例の液晶表示装置のタイムチャーj〜で
ある。まず、画面の垂直方向駆動ライン数をi、水平方
向駆動ライン数をe、垂直方向駆動回数をm、水平方向
駆動は1ラインごと、そして1回の駆動での表示画素数
を4とすると総画素数=ixe=4xmxgとなる液晶
パネルとする。
直列な表示データ2dの第1画素diは垂直同期信号2
aと表示消去信号2cとにより検出する。
そしてシリアルな表示データ2dを数画素ごとにパラレ
ルデータに変換する。本実施例では4画素ごとに行なっ
ている。画素d1〜d4を例にとると、タイミング発生
回路4からのタイミング信号4aの−っである2dと同
期したパラレル変換クロック4 a 1により画素1d
lは3クロツク、画素2d2は2クロ・ツク、画素3d
3は1クロツクシフ1〜する。この操作により画素d1
〜d4は同じタイミングとなり4ビットのパラレルデー
タとすることかできる。そして、このパラレルデータを
タイミング信号4aの一つである書込みデータラッチク
ロック/4 a 2により一度4ビットのレジスタにラ
ッチする。この4ピツI〜レジスタの出力がリフレッシ
ュメモリ6への書込みデータ5aとなり、リフレッシュ
メモリ6のタイミング信号4bの1つであるサイクル信
号4blのライト時にリフレッシュメモリ6に書込まれ
る。4b2はタイミング信号4bの一つであるアドレス
ストローブ信号、4b3はリフレッシュメモリ6のアド
レスのタイミングである。
書込みデータ5aをリフレッシュメモリ6に書込む時に
は必ずライI・アドレスWAnが出力され、アドレスス
トローブ信号4b2も出力される(この例では立下りL
でアクティブとなる)。但し、表示データ2dの斜線部
つまり書込みデータ5aの斜線部は表示エリア以外のデ
ータであるため、リフレッシュメモリ6には書込まない
ようにアドレスストローブ信号4b2は出力されない。
これにより、リフレッシュメモリ6には表示エリアのデ
ータのみ書込まれたことになる。尚、ライトアドレスW
Anは書込みデータ5aをリフレッシュメモリ6に書込
んだ時のみ加算され、総画素i×eを書込んだ時のライ
トアドレスはWA n −(i÷4)×2となり、垂直
同期信号2a及び表示消去信号2Cによりライトアドレ
スWAIにイニシャライズされる。
期信号2aの表示データ)の画素情報を全てリフレッシ
ュメモリ6に蓄えることができる。
次に総画素情報が蓄えられたリフレッシュメモリ6から
液晶パネルに表示データを読出し画像を表示する方法に
ついて説明する。
リフレッシュメモリ6のサイクル信号4blのリード時
にリードアドレスRA rn及びアドレスストローブ4
b2によりリフレッシュメモリ6から読出データ6aを
出力する。この時読出しデータ6aのビット幅は液晶パ
ネルの1垂直方向駆動時の表示画素数4と同一とする。
1水平方向の画素d1〜diを読出ずためのアドレスR
Amは(i÷4)となり、総画素(iXj?)を読出す
ためには(i÷4)×eとなる。このリードアドレスR
Amはサイクル信号4blのリードサイクルごとに加算
する必要はなく液晶パネルの表示スピードに合せて表示
データを読出す毎に加算し、RAm=(i÷4)×lに
なったらふたたびリードアレスRAIから加算すればよ
い。すなわち垂直同期信号2a、表示消去信号2cには
関係せず、リードアドレスRAIからRAm=(i÷4
)×2までを液晶パネルのスピードに合せて加算すれば
よい。
本実施例では4ビットの表示データをパラレル変換クロ
ック4alの8サイクル時間程度液晶パネルに与える例
で、この為リードアドレスRAmの加算は2回のリード
サイクルで1つ加算される。
そして、リードサイクルごとに出力される読出しデータ
6aを読出しデータラッチクロック4cで4ビットのレ
ジスタにラッチする。この4ビットのレジスタの出力が
液晶表示データ7aとなり、タイミング発生回路4から
のタイミング信号の一つである表示データロード信号4
dlとともに液晶パネルに与えられる。
液晶パネルは表示データロード信号4dlにより4ピッ
l−の表示データ7aをロードしてパネル上に表示させ
、次の表示データロード信号で垂直駆動回路を4ピッl
−シフトし、その時の表示データ7aをロードして表示
する。そして1水平方向の画素d1〜diまでを表示す
ると、タイミング発生回路4からのタイミング信号の一
つである水平方向シフトクロック(本実施例では特に示
さない)により水平方向駆動回路を1つシフトする。
以上の様な操作を繰返すことにより、CRT上に表示す
べきシリアル表示データ2dを液晶パネル上に表示する
ことが可能となり、CRTと同じ画像を作ることができ
る。
〔発明の効果〕
以上説明したように本発明はCRT表示器の同期信号で
ある垂直同期信号、水平同期信号、及び必要ならば表示
消去信号より各種タイミング信号を作成し、シリアルな
表示データを一度記憶回路に書込み、液晶パネル表示器
のタイミングに合わせて記憶回路から読出し、液晶パネ
ル表示器に表示させることにより、情報処理装置本体の
構成やソフトウェアを変えることなく情報処理装置本体
のCRT表示器コネクタに液晶表示装置を接続できる効
果がある。
【図面の簡単な説明】
第1図は本発明の液晶表示装置を含むシステムブロック
図、第2図は第1図の情報処理装置本体と表示装置との
インタフェース信号のタイムチャー1・、第3図は本実
施例の液晶表示装置のタイムチャー1− 、第4図は従
来の液晶表示装置を含むシステムのブロック図、第5図
(a)、(b)は従来の液晶表示装置の駆動方式を説明
する表示面の図である。 1・・・情報処理装置本体、4・・・夕・イミング発生
回路、5・・・表示データ書込み回路、6・・・リフレ
ッシュメモリ、7・・・表示データ読出し回路、8・・
・液晶パネル表示器、9・・・基本クロック発生回路、
10・・・中央処理装置(CPU)、11・・・液晶コ
ントロール専用LSI、12・・・アドレスバス9.1
3・・・データバス、14・・・ローカルバス、2a・
・・垂直同期信号、2b・・・水平同期信号、2c・・
・表示消去信号、2d・・・直列表示データ、5a・・
・書込みデータ、6a・・・読出しデータ、7a・・・
液晶表示データ、4a1・・・パラレル変換クロック、
4a2・・・書込みデータラッチクロック、4bl・・
・リフレッシュメモリサイクル信号、4b2・・・リフ
レッシュメモリアドレスストローブ信号、4b3・・・
リフレッシュメモリアドレス、4c・・・読出データラ
ッチクロック、4dl・・・表示データロアト信号、d
i・・・単位画素情報、WAn・・・リフレッシュメモ
リライトアドレス、R,A m・・・リフレッシュメモ
リリードアドレス、Le・・・水平方向ライン。 第1図

Claims (1)

    【特許請求の範囲】
  1. 情報処理装置の陰極線管表示器制御部から直列に出力さ
    れる表示データを所定ビットごとに複数の並列ビットに
    変換して出力する表示データ書込み回路と、この書込み
    回路からの並列ビット出力を表示画面の画素容量に応じ
    て順次記憶する表示データ記憶回路と、この記憶回路か
    ら並列ビットごとにその表示データを読出して出力する
    表示データ読出し回路と、前記表示データに応じて垂直
    方向信号線の駆動回路と水平方向信号線の駆動回路と水
    平方向信号線及び垂直方向信号線の制御により前記表示
    データに応じて明滅する画素とからなる液晶パネル表示
    器と、これら各回路にクロックパルス、リードライトの
    切換え信号、読出しタイミング、表示データロード信号
    を含む信号を供給するタイミング発生回路とを備えたこ
    とを特徴とする液晶表示装置。
JP29433485A 1985-12-25 1985-12-25 液晶表示装置 Pending JPS62150390A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29433485A JPS62150390A (ja) 1985-12-25 1985-12-25 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29433485A JPS62150390A (ja) 1985-12-25 1985-12-25 液晶表示装置

Publications (1)

Publication Number Publication Date
JPS62150390A true JPS62150390A (ja) 1987-07-04

Family

ID=17806356

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29433485A Pending JPS62150390A (ja) 1985-12-25 1985-12-25 液晶表示装置

Country Status (1)

Country Link
JP (1) JPS62150390A (ja)

Similar Documents

Publication Publication Date Title
US6633273B2 (en) Liquid crystal display with liquid crystal driver having display memory
JP3582082B2 (ja) マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置
US7724269B2 (en) Device for driving a display apparatus
KR920000355B1 (ko) 디스플레이 패널 구동장치
JPS5859490A (ja) 表示制御装置
JP2002318566A (ja) 液晶駆動回路及び液晶表示装置
US6307531B1 (en) Liquid crystal display having driving integrated circuits in a single bank
JPH02220090A (ja) 薄膜エレクトロルミネッセンスパネル用駆動回路網
KR19980070281A (ko) 표시제어장치 및 표시장치
JPH05181431A (ja) 液晶表示データ制御装置
JPH09160526A (ja) マトリクス型表示パネルの駆動回路及び該駆動回路を用いた表示装置
JP3460247B2 (ja) マトリックス型表示装置及びその駆動方法
JPS62150390A (ja) 液晶表示装置
JP3030170B2 (ja) 単純マトリクス駆動型液晶表示装置
JP2913308B2 (ja) 容易に格上げできるビデオ記憶システムとそのための方法
JPS6020764B2 (ja) マトリクス表示装置
JP2822421B2 (ja) 走査型表示装置
JPH01231095A (ja) 表示インターフェイス
JP2001249644A (ja) 液晶表示装置
JPH07199864A (ja) 表示装置
JPS61289389A (ja) 液晶パネルの駆動方式
JP2599359B2 (ja) 表示制御装置
JPS61169893A (ja) 液晶表示装置用表示回路
JPH04275592A (ja) 液晶表示装置
JPS604988A (ja) 画像表示装置