JPS621322A - 周波数シンセサイザ - Google Patents

周波数シンセサイザ

Info

Publication number
JPS621322A
JPS621322A JP60139113A JP13911385A JPS621322A JP S621322 A JPS621322 A JP S621322A JP 60139113 A JP60139113 A JP 60139113A JP 13911385 A JP13911385 A JP 13911385A JP S621322 A JPS621322 A JP S621322A
Authority
JP
Japan
Prior art keywords
output
frequency
circuit
voltage
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60139113A
Other languages
English (en)
Other versions
JPH0476539B2 (ja
Inventor
Ritsu Kojima
小島 立
Yukio Fukumura
福村 由紀雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60139113A priority Critical patent/JPS621322A/ja
Priority to US06/877,408 priority patent/US4736167A/en
Priority to CA000512487A priority patent/CA1283957C/en
Priority to EP86305056A priority patent/EP0212810B1/en
Priority to AU59336/86A priority patent/AU582516B2/en
Priority to DE8686305056T priority patent/DE3671686D1/de
Publication of JPS621322A publication Critical patent/JPS621322A/ja
Priority to SG1196/92A priority patent/SG119692G/en
Publication of JPH0476539B2 publication Critical patent/JPH0476539B2/ja
Priority to HK396/93A priority patent/HK39693A/xx
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0895Details of the current generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/104Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using an additional signal from outside the loop for setting or controlling a parameter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は多チヤンネル切替機能を持つ無線機等の周波数
シンセサイザに関し、特にその7エーズロツクドループ
(PLLともいう)回路に関するものでおる。
〔従来の技術〕
従来の7二一ズドルーブ方式を利用した周波数シンセサ
イザについてg2図を参照して説明する。
第2図において、1は電圧か制御発振器であり、この電
圧制御発振器1の出力は第1の分周器2で分周され、位
相比較器3の一万の人力101となり、水晶基準発振器
5の出力は第2の分周器4で分周され、位相比較器3の
もう一万の人力102となる。
位相比較器3は、入力101と入力102の位相を比較
し、入力101の方が入力102より位相が遅れている
と、出力103がその遅れ時間だけ%Llレベルになる
。また、入力101が入力102より位相が進んでいる
と、出力104がその進み時間だけ% Hルベルになる
。そして、この位相比較器3ンの出力パルスを、コンデ
ンサ21の充放電を行うチャージポンプ回路6の経由で
そのコンデンサ21を含むループフィルタTで受は位相
差に相当する差信号電圧に変換したうえ、その電圧を制
御電圧として電圧制御発振器1のf!IJ御電圧端電圧
端子105する。
これにより7エーズロツクドループをロックさせること
Kより、第1の分周器2の分周数ftM(M:任意の整
数)とすると、水晶基準発振器5にて発生された基準周
波数(分周器40串力)のM倍の周波数を電圧fIi′
I制御発振器1から取り出すものとなっている。
なお、チャージポンプ回路6およびループフィルタTは
、トランジスタ11〜12と、コンデンサ21と、抵抗
31〜3Tと、ダイオード51゜52 とから構成され
るもので、これら回路構成の詳細は、ブレラシー(PL
ESSEY )社のインチブレッド サーキット デー
タブック(INTEGRATΣD  CIRCUIT 
DATABOOK ) (MAY1981. Pubt
ication No−P、S、 t540−J)中の
5P8760のオペレーションマニュアルに掲載されて
いるので、省略する。
ところで、チャージポンプ回路6の電源電圧VCCは、
レギュレータの出力電圧であって、例えば携帯形無線機
の場合は+5VKなる。そのため、従来の周波数シンセ
サイザでは、電圧制御発振器1の制御電圧端子105の
電圧の可変範囲はO〜VCCに限られていた。第3図は
電圧制御発振器1の中で制御電圧端子に接続されている
可変容量ダイオードの逆電圧vRと容量値Cの関係を示
すもので、従来は、上述したようにVcc tでしか電
圧が変化しないため、容量の変化がわずかしかない。
第4図は電圧制御発振器1の制御電圧V。0と発振周波
数fの関係を示すものであって、従来のものによるとそ
の発振周波数は人の範囲しか変化しなかった。
〔発明が解決しようとする問題点〕
このため、車載形または携帯形の無線磯等においては電
源電圧が低いので、電圧制御発振器1に与える制御電圧
の可変範囲が狭くなる。この可変周波数範囲を広げるた
めに制御電圧の範囲を広げると、制御電圧の最も低いチ
ャンネルから最も高いチャンネルにチャンネル切替を行
う時、ループフィルタγ内のコンデンサ21の充放電に
時間がかかり、チャンネル切替時間が長くなってしまう
また、制御電圧端子の感度を上げると可変容量ダイオー
ドのQの影響が表われ、電圧制御発振器1のC/Nが悪
くなってしまう。
この二うに従来の周波数7ンセサイザでは、チャージポ
ンプ回路に加える電源電圧が低くなると、電圧制御発振
器の可変周波数範囲が広くとれないという欠点があった
本発明は、このような点に鑑み、上記した従来の問題点
を解消した周波数シンセサイザを提供するものである。
〔問題点を解決するための手段〕
本発明の周波数シンセサイザは、電圧制御発振器と、t
X電圧制御発振器の出力を分周する第10分周器と、水
晶基準発振器と、該水晶基準発振器の出力を分周する第
2の分周器と、前記第1の分周器の出力と前記第2の分
周器の出力の位相を比較する位相比較器と、この位相比
較器の出力パルスによってコンデンサの充放電を行うチ
ャージポンプ回路と、前記コンデンサを含み前記電圧制
御発振器に制御電圧を与えるループフィルタと全方する
周波数シンセサイザにおいて、前記第2の分周器の分周
出力を昇圧する昇圧回路と、該昇圧回路の出力を直流電
圧に変換する整流回路とから々る電源回路を備え、前記
電源回路の8カの直流電圧を前記チャージポンプ回路の
電源電圧として供給するよ51CL、たものでらる。
〔作 用〕
本発明に係る周波数シンセサイザにおrては、チャージ
ポンプ回路に加える電源電圧を昇圧することにより、電
圧制御発振器の発振周波数の可変範囲を広げることがで
きる。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明に係る周波数シンセサイザの一実施例を
示す回路構成図でおり、同図において第2図と同一符号
は同一または相当部分を示す。この実施例の周波数シン
セサイザが第2図に示すものと異なる点は、水晶基準発
振器50発振出出力分周する第2の分周器4の分周出力
を昇圧するトランス41を有する昇圧回路8と、この昇
圧回路8の出力電圧を整流して直流電圧に変換するブリ
ッジ形ダイオード53〜56およびコンデンサ22を含
む整流回路9とからなる電源回路10を設け、この電源
回路10循流電圧をチャージポンプ回路6の電源電圧と
して供給するようKしたことである。この場合、整流回
路9の出力端とアースとの間に挿入されたコンデンサ2
2は、ループフィルタ7に含まれるコンデンサ21より
も大きな容量を有している。なお、チャージポンプ回路
6において片方のトランジスタ11のペースと位相比較
器3の出力103側との間にはトランジスタ13が挿入
され、このトランジスタ13はそのペースに加える電源
電圧vccにより位相比較器3の出力103に応じてオ
ン、オフ動作するものとなっている。
このように構成された周波数シンセサイザによると、第
2の分周器4の分周出力はトランス41で昇圧された後
、その昇圧出力がブリッジ形ダイオード53〜56で整
流されたうえコンデンサ22で保持され、チャージポン
プ回路6の電源となる。この時、チャージポンプ回路6
の電源はループフィルタTOコンデンサ21′!!:充
電するために必要であるから、前記コンデンサ22の容
1t:コンデンサ21C)容量より大きくすれば、この
コンデンサ21の充電をコンでンサ22でせうことがで
きる。また、7エーズロツクドルーブがロックすると、
電圧制御発振器10制御電圧は一定となり、チャージ回
路6にはわずかの電流しか流れない。このため、前記コ
ンデンサ22′t−入れることKより、昇圧回路8のト
ランス41の出力電流容量は非常に小さくでき、そのト
ランス41の体積を小さくすることができる。したがっ
て、昇圧したチャージポンプ回路6の電源電圧をvHと
すると、電圧制御発振器1の発振周波数は第4図の符号
Bで示す範囲となり、その発振周波数の可変範囲を広げ
ることができる。
なお、本発明は上記した実施例に限定されるものではな
く、昇圧回路の昇圧出力を整流する整流回路を変形した
り、あるいはチャージポンプ回路やループフィルタも変
形したりできることはいうまでもない。
〔発明の効果〕
以上説明したように、本発明の周波数シンセサイザは、
チャージポンプ回路の電源電圧を昇圧することにより、
電圧制御発S器の発振周波数の可変範囲を広げることが
でき、特に電源電圧の低い携帯形無線磯に適用して非常
にすぐれた効果がある。また、電圧制御発振器の制御電
圧が上がるため、その可変容量ダイオードのQが上がり
、電圧制御発振器の”/Nが良くなる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による周波数シンセサイザの
回路構ε図、第2図は従来の周波数シンセサイザの回路
構成図、第3図は電圧制御発振器内の可変容量ダイオー
ドの逆電圧Vlと容量Cの関係を表わす図、第4図は電
圧制御発振器の制御電圧VCOと発振周波数fの関係を
表わす図である。 10・・・電圧制御発振器、2・・・・第1の分周器、
3・・・・位相比較器、4・・・・第2の分周器、5・
曇11?水晶基準発振器、6e・・Φチャージポンプ回
路、78@@−ループフィルタ、8・・・・昇圧回路、
9・・・・整流回路、10・・・・N源回路、21.2
2  ・・・・コンアン?、41  @・拳Φトランス
、53〜56・Φ會・ダイオード。

Claims (2)

    【特許請求の範囲】
  1. (1)電圧制御発振器と、該電圧制御発振器の出力を分
    周する第1の分周器と、水晶基準発振器と、該水晶基準
    発振器の出力を分周する第2の分周器と、前記第1の分
    周器の出力と前記第2の分周器の出力の位相を比較する
    位相比較器と、この位相比較器の出力パルスによってコ
    ンデンサの充放電を行うチャージポンプ回路と、前記コ
    ンデンサを含み前記電圧制御発振器に制御電圧を与える
    ループフィルタとを有する周波数シンセサイザにおいて
    、前記第2の分周回路の分周出力を昇圧する昇圧回路と
    、該昇圧回路の出力を直流電圧に変換する整流回路とか
    らなる電源回路を備え、前記電源回路の出力の直流電圧
    を前記チャージポンプ回路の電源電圧として供給するよ
    うにしたことを特徴とする周波数シンセサイザ。
  2. (2)電源回路においてその整流回路の出力端とアース
    の間に、ループフィルタに含まれるコンデンサよりも容
    量の大きいコンデンサを挿入してなることを特徴とする
    特許請求の範囲第1項記載の周波数シンセサイザ。
JP60139113A 1985-06-27 1985-06-27 周波数シンセサイザ Granted JPS621322A (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP60139113A JPS621322A (ja) 1985-06-27 1985-06-27 周波数シンセサイザ
US06/877,408 US4736167A (en) 1985-06-27 1986-06-23 PLL frequency synthesizer
CA000512487A CA1283957C (en) 1985-06-27 1986-06-26 Pll frequency synthesizer
EP86305056A EP0212810B1 (en) 1985-06-27 1986-06-27 Pll frequency synthesizer
AU59336/86A AU582516B2 (en) 1985-06-27 1986-06-27 PLL frequency synthesizer
DE8686305056T DE3671686D1 (de) 1985-06-27 1986-06-27 Frequenzsynthesator mit phasenverriegelter schleife.
SG1196/92A SG119692G (en) 1985-06-27 1992-11-16 Pll frequency synthesizer
HK396/93A HK39693A (en) 1985-06-27 1993-04-22 Pll frequency synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60139113A JPS621322A (ja) 1985-06-27 1985-06-27 周波数シンセサイザ

Publications (2)

Publication Number Publication Date
JPS621322A true JPS621322A (ja) 1987-01-07
JPH0476539B2 JPH0476539B2 (ja) 1992-12-03

Family

ID=15237791

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60139113A Granted JPS621322A (ja) 1985-06-27 1985-06-27 周波数シンセサイザ

Country Status (8)

Country Link
US (1) US4736167A (ja)
EP (1) EP0212810B1 (ja)
JP (1) JPS621322A (ja)
AU (1) AU582516B2 (ja)
CA (1) CA1283957C (ja)
DE (1) DE3671686D1 (ja)
HK (1) HK39693A (ja)
SG (1) SG119692G (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0220723A (ja) * 1988-07-11 1990-01-24 Kensetsusho Hokurikuchihou Kensetsukyoku モータグレーダのブレード押付力制御装置
US6150879A (en) * 1997-09-22 2000-11-21 Nec Corporation Semiconductor apparatus for use in low voltage power supply

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04223716A (ja) * 1990-12-26 1992-08-13 Fujitsu Ltd Pllシンセサイザ回路
JP2984448B2 (ja) * 1992-01-13 1999-11-29 日本電気株式会社 周波数シンセサイザ
DE4200816A1 (de) * 1992-01-15 1993-07-22 Bosch Gmbh Robert Frequenz- und phasenmodulator fuer digitale modulatoren bzw. digitale uebertragung, insbesondere fuer funkuebertragung
US5397928A (en) * 1992-01-17 1995-03-14 Sipex Corporation Voltage tripler using a charge pump having a single multiplexed charge transfer capacitor
US5307071A (en) * 1992-04-17 1994-04-26 Hughes Aircraft Company Low noise frequency synthesizer using half integer dividers and analog gain compensation
US5306954A (en) * 1992-06-04 1994-04-26 Sipex Corporation Charge pump with symmetrical +V and -V outputs
US6310927B1 (en) * 1994-03-31 2001-10-30 Stmicroelectronics, Inc. First order tuning circuit for a phase-locked loop
US5499392A (en) * 1994-07-19 1996-03-12 Matsushita Communication Industrial Corporation Of America Filter having a variable response time for filtering an input signal
US5692023A (en) * 1994-11-04 1997-11-25 Lsi Logic Corporation Phase locked loop including distributed phase correction pulses for reducing output ripple
US5760637A (en) * 1995-12-11 1998-06-02 Sipex Corporation Programmable charge pump
US5838180A (en) * 1996-09-12 1998-11-17 Lucent Technologies Inc. Low-voltage frequency synthesizer
US6157821A (en) * 1997-10-23 2000-12-05 Ericsson Inc. Voltage step up for a low voltage frequency synthesizer architecture
US5874863A (en) * 1997-11-19 1999-02-23 Microchip Technology Incorporated Phase locked loop with fast start-up circuitry
KR20000018820A (ko) * 1998-09-04 2000-04-06 윤종용 락-인 시간을 줄이기 위한 위상 동기 루프 회로
JP2001127631A (ja) * 1999-10-28 2001-05-11 Matsushita Electric Ind Co Ltd 周波数シンセサイザ装置とそれを用いた移動無線機
US7082178B2 (en) * 2001-12-14 2006-07-25 Seiko Epson Corporation Lock detector circuit for dejitter phase lock loop (PLL)
US7088962B2 (en) * 2003-12-04 2006-08-08 Broadcom Corporation On-chip loop filter for a PLL
TWI359567B (en) * 2008-09-23 2012-03-01 Univ Nat Taiwan Phase difference signal driven direct current volt
KR20120028634A (ko) * 2010-09-15 2012-03-23 삼성전자주식회사 완전 집적 가능한 송신기, 무선 통신 장치 및 무선 신호 송신 방법
CN102237804A (zh) * 2011-06-17 2011-11-09 杭州炬华科技股份有限公司 用于磁保持继电器的电荷泵式驱动电源

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4188585A (en) * 1978-03-16 1980-02-12 Cincinnati Electronics Corporation Synchronized receiver power system
EP0032598B1 (de) * 1980-01-17 1983-05-11 Ascom Autophon Ag Tragbarer Rufempfänger mit einem Schieberegister und einem Gleichspannungs-Wandler
JPS6241470Y2 (ja) * 1980-07-31 1987-10-23
EP0075591A1 (en) * 1981-04-06 1983-04-06 Motorola, Inc. Frequency synthesized transceiver
JPS58130631A (ja) * 1982-01-28 1983-08-04 Fujitsu Ltd フエイズロツクドル−プ
JPS58225743A (ja) * 1982-06-23 1983-12-27 Toshiba Corp 無線電話装置
JPS61258529A (ja) * 1985-05-13 1986-11-15 Nec Corp 周波数シンセサイザ
JPS61294936A (ja) * 1985-06-21 1986-12-25 Nec Corp シンセサイザ−

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0220723A (ja) * 1988-07-11 1990-01-24 Kensetsusho Hokurikuchihou Kensetsukyoku モータグレーダのブレード押付力制御装置
US6150879A (en) * 1997-09-22 2000-11-21 Nec Corporation Semiconductor apparatus for use in low voltage power supply

Also Published As

Publication number Publication date
SG119692G (en) 1993-02-19
JPH0476539B2 (ja) 1992-12-03
EP0212810B1 (en) 1990-05-30
DE3671686D1 (de) 1990-07-05
CA1283957C (en) 1991-05-07
AU582516B2 (en) 1989-03-23
EP0212810A1 (en) 1987-03-04
AU5933686A (en) 1987-01-08
HK39693A (en) 1993-04-30
US4736167A (en) 1988-04-05

Similar Documents

Publication Publication Date Title
JPS621322A (ja) 周波数シンセサイザ
US5694308A (en) Method and apparatus for regulated low voltage charge pump
EP0777333A1 (en) Power saving PLL circuit
JPS63290159A (ja) 昇圧回路
KR960012710A (ko) 저항기 없는 전압 제어 발진기
US4559505A (en) Frequency synthesizer with improved priority channel switching
EP0376847A2 (en) PLL synthesizer
US5994967A (en) Oscillator circuit employing frequency-locked loop feedback topology
KR960006541A (ko) 고속동작 제어 시스템
US4649353A (en) Frequency synthesizer modulation response linearization
JP3098471B2 (ja) 低電源用半導体装置
JP2770659B2 (ja) Pll回路
EP0164785A1 (en) Electric circuit arrangement comprising a phase control-circuit
JPH04217869A (ja) 電源装置
US6700446B2 (en) Phase-locked loop frequency synthesizer including controllable synchronous frequency dividers controlled by a common frequency dividing control signal
KR920013933A (ko) Pll 합성회로
US7199627B2 (en) DC-DC converter connected to phase locked loop
WO1995000953A1 (en) Constant high voltage generator
US5481161A (en) Variable frequency generator for resonant power feedback
US4570131A (en) PLL circuit with selectable current charging
JPS63129863A (ja) スイツチング電源装置
JP3446425B2 (ja) 周波数同期回路
JPH06319087A (ja) 周波数ディジタルシンセサイザー方式のテレビジョン受像機
JP2714074B2 (ja) 昇圧回路
JPH09307437A (ja) フェーズロックドループ回路