JPS62126865A - Power source - Google Patents

Power source

Info

Publication number
JPS62126865A
JPS62126865A JP60264272A JP26427285A JPS62126865A JP S62126865 A JPS62126865 A JP S62126865A JP 60264272 A JP60264272 A JP 60264272A JP 26427285 A JP26427285 A JP 26427285A JP S62126865 A JPS62126865 A JP S62126865A
Authority
JP
Japan
Prior art keywords
voltage
circuit
resistor
transistor
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60264272A
Other languages
Japanese (ja)
Inventor
Haruo Nagase
春男 永瀬
Masaaki Uchihashi
聖明 内橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP60264272A priority Critical patent/JPS62126865A/en
Publication of JPS62126865A publication Critical patent/JPS62126865A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To simplify a circuit by detecting the states of a voltage input to a load controller and a current flowing to a load with one control means. CONSTITUTION:A series circuit of resistors R1, R2 is provided between a power source A having a rectifying bridge and a chopper and a load controller 3 to detect an output voltage from the power source A. A resistor R3 of low impedance is inserted between an output terminal Y and a ground point Z, and the current of the load 4 is detected by the resistor R3. A voltages of the connecting point of the resistors R1, R2 and the connecting point of the resistor R3 and the power source A are detected by control means which controls the ON duty of the transistor of the controller 3.

Description

【発明の詳細な説明】 [技術分野1 本発明は、トランジスタ等のスイッチング素子を高周波
で動作させて小型、軽量、高力率化を図る放電灯点灯装
置のような電源装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field 1] The present invention relates to a power supply device such as a discharge lamp lighting device that operates switching elements such as transistors at high frequencies to achieve smaller size, lighter weight, and higher power factor.

[背景技術1 トランジスタを高周波でオンオフ!llI作させて放電
灯点灯装置を小型、杆喰化した従来例を第4図に示す。
[Background technology 1 Turn on and off transistors with high frequency! FIG. 4 shows a conventional example in which the discharge lamp lighting device is made smaller and more compact.

交流電源1を整流ブリ7)DB、で直流に変換し、入力
を商力率にする降圧チョッパ回路2を介してコンデンサ
C1の両端に完全に平滑されたDC′l&圧が生じる。
The AC power supply 1 is converted to DC by a rectifier 7) DB, and a completely smoothed DC'l& voltage is generated across the capacitor C1 via the step-down chopper circuit 2 which converts the input into a commercial power factor.

この電圧で高圧放電灯4をトランジスタQ2のオンオフ
のスイッチング動作で点灯させるものである。チョーク
フィルL。及びコンデンサC6からなるフィルター回路
5は入力電流の波形を整形するものである。チタッパ回
路2は、スイッチング用のトランジスタQ3、ダイオー
ドDいコイルLいコンデンサCい抵抗R,,R2等から
構成されており、負荷である放電灯4を点灯制御する負
荷制御回路3は、スイッチング用のトランジスタQ2、
ダイオードL)2、フイルL2、コンデンサC2等から
構成されている。
With this voltage, the high pressure discharge lamp 4 is turned on by the on/off switching operation of the transistor Q2. Chalk fill L. A filter circuit 5 consisting of a capacitor C6 and a capacitor C6 shapes the waveform of the input current. The chitappa circuit 2 is composed of a transistor Q3 for switching, a diode D, a coil L, a capacitor C, and a resistor R, R2.The load control circuit 3 that controls the lighting of the discharge lamp 4, which is a load, transistor Q2,
It consists of a diode L)2, a film L2, a capacitor C2, etc.

ここで、チaンバ回路2において、トランジスタQ1が
オンすると、整流ブリツノDBい トランジスタQl、
フィルI−1、コンデンサC1へと電流が流れ、トラン
ジスタQ1がオフすると、フィルしいコンデンサC1、
ダイオードD1へと電流が流れる。これは、トランジス
タQ1がオフすると、この面直(こ蓄手兵されたコイル
L 、のエネルギーが同一電流の向きに流れ、ダイオー
ドI)1はオンとなるためである。このような動作を繰
り返し、高周波でもってコンデンサCIを充電し、リッ
プル電圧の少ないDC電圧が得られるものである。
Here, in the chamber circuit 2, when the transistor Q1 is turned on, the rectifying circuit DB is turned on.
When current flows to the fill I-1 and the capacitor C1, and the transistor Q1 is turned off, the fill capacitor C1,
Current flows into diode D1. This is because when the transistor Q1 is turned off, the energy of the coil L flows in the direction of the same current, and the diode I1 is turned on. By repeating this operation and charging the capacitor CI with high frequency, a DC voltage with less ripple voltage can be obtained.

また、交流電源1に流れる電流は電源電圧波形とは1r
同相となり、高い入力力率となる。トランジスタQ1の
オンオフ動作は、コンデンサC1の両端電圧Vc、の大
小によってトランジスタQ、のオンデユーテイを制御し
て電圧Vc、を一定にする。つまり、コンデンサC1の
両端に抵抗R、とR2との直列回路を接続し、抵抗R2
の電圧を検出し、その検出電圧を制御部6へ送り、この
制御部6によリトランノスタQ1を上述のように制御し
ζいるものである。
Also, the current flowing through the AC power supply 1 is 1r with respect to the power supply voltage waveform.
They are in phase, resulting in a high input power factor. The on/off operation of the transistor Q1 is performed by controlling the on-duty of the transistor Q depending on the magnitude of the voltage Vc across the capacitor C1, thereby keeping the voltage Vc constant. In other words, a series circuit of resistors R and R2 is connected across capacitor C1, and resistor R2
The detected voltage is sent to the control unit 6, and the control unit 6 controls the retrannostar Q1 as described above.

負荷制御回路3は、上記チョッパ回路2とほぼ同じ動作
となるが、負荷の状態によってトランジスタQ2の動作
を制御する必要があり、そのため、負荷電流をカレント
トランスCTにより検出し、この電流の大小によってト
ランジスタQ2のオンデユーテイを制御し、定電流制御
、過電流防止をしているものである。つまり、カレント
トランスCTにより負荷電流を検出し、この検出信号を
制a11部7に送り、制8a部7によりトランジスタQ
2を制御しているものである。以上のような動作により
、入力を高力率にして歪みの少ない入力電流が得られ、
また、トランジスタQ2の高周波動作によりフィルL2
、コンデンサC2は小型、軽量化を図ることができるも
のである。
The load control circuit 3 operates almost the same as the chopper circuit 2 described above, but it is necessary to control the operation of the transistor Q2 depending on the state of the load. Therefore, the load current is detected by a current transformer CT, and the operation is controlled depending on the magnitude of this current. It controls the on-duty of the transistor Q2, performs constant current control, and prevents overcurrent. That is, the load current is detected by the current transformer CT, this detection signal is sent to the control a11 section 7, and the control 8a section 7 outputs the load current to the transistor Q.
2. Through the above operation, the input can be made to have a high power factor and an input current with little distortion can be obtained.
Also, due to the high frequency operation of the transistor Q2, the filter L2
, the capacitor C2 can be made smaller and lighter.

しかしながら、従来の方法では次のような欠点がある。However, the conventional method has the following drawbacks.

すなわち、トランジスタ(ン1とC2と1±独立した個
々の制御部6,7の制御で動作させていたため、制御回
路が複雑化したり、2つの制御7956 、7を有して
いることによるコストアップを伴っていrこ。
In other words, since the transistors (N1 and C2) were operated under the control of independent individual control units 6 and 7, the control circuit became complicated, and the cost increased due to having two controls 7956 and 7. accompanied by rko.

[発明の[1的] 本発明は、上述の点に鑑みて提供したものであって、負
荷制御回路に人力される電圧と、負荷に流れる電流との
状態を1つの制御手段により合わせて検出することによ
り、回路の簡素化を図った電源回路を提供することを目
的とするものである。
[Object 1 of the Invention] The present invention has been provided in view of the above-mentioned points, and is a method of detecting the states of the voltage manually applied to the load control circuit and the current flowing through the load by a single control means. By doing so, it is an object of the present invention to provide a power supply circuit with a simplified circuit.

[発明の開示I PpJi図は本発明のブロック回路図を示すものであり
、第4図に示した整流ブリツノD B 、、チョッパ回
路2等からなる電源回路Aと、負荷制御回路3との間に
は従来例と同様に抵抗R1とR2との直列回路が設けら
れている。rなわち、電源回路Aの出力端X、Y間にこ
の直列回路が接続されているものであり、この抵抗R,
,R2により電源回路Aからの出力電圧を検出するよう
にしている。
[Disclosure of the Invention I PpJi Figure shows a block circuit diagram of the present invention. As in the conventional example, a series circuit of resistors R1 and R2 is provided. r, that is, this series circuit is connected between the output terminals X and Y of power supply circuit A, and this resistor R,
, R2, the output voltage from the power supply circuit A is detected.

また、出力端Yと4間に低インビーグン大の抵抗R1を
挿入接続し、この抵抗R1によって負荷の電流を検出す
るようにしている。さらに後述する制御手段により、抵
抗R,とR2との接続点と、抵抗R1と電源回路Aとの
接続点との電圧を検出し、制御手段にて負荷制御回路3
のトランジスタQ2のオンデユーテイを制御するもので
ある。つまり、負荷の状態と入力側の状態とを同時に検
出するようにしたのが本発明のポイントである。
Further, a resistor R1 with a low immunity is inserted and connected between the output terminals Y and 4, and the current of the load is detected by this resistor R1. Further, the control means, which will be described later, detects the voltage between the connection point between the resistors R and R2 and the connection point between the resistance R1 and the power supply circuit A, and the control means detects the voltage between the connection point between the resistors R and R2 and the connection point between the resistance R1 and the power supply circuit A.
This is to control the on-duty of transistor Q2. In other words, the key point of the present invention is to simultaneously detect the load state and the input side state.

(実施例1) 以下、本発明の一実施例を図面により説明する。第2図
は本発明の挟体的な一実施例を示し、主回路は従来とほ
ぼ同様であるが、抵抗R,,R。
(Example 1) Hereinafter, one example of the present invention will be described with reference to the drawings. FIG. 2 shows a sandwiched embodiment of the present invention, in which the main circuit is almost the same as the conventional one, but with resistors R, , R.

等の部分を変更している。すなわち、チョッパ回路2の
出力電圧Vc、を検出している抵抗R1とR2及び負荷
の電流を検出している抵抗R3の抵抗3個を直列に接続
した状態にし、抵抗R3の電源側の端子をグランドとし
、このグランドレベルを後述する制御手段のグランドと
同電位としている。
The following parts have been changed. That is, the three resistors R1 and R2 that detect the output voltage Vc of the chopper circuit 2 and the resistor R3 that detects the load current are connected in series, and the power supply side terminal of the resistor R3 is connected in series. This ground level is set to be the same potential as the ground of the control means, which will be described later.

また、ダイオードD2のアノードは該グランド側に接続
しである。他の主回路の構成は第4図の場合と同様であ
る。
Further, the anode of the diode D2 is connected to the ground side. The configuration of the other main circuits is the same as that shown in FIG.

e−Z間の検出電圧Veは抵抗R2とR3との両端電圧
である。つまり、このような検出回路によって、抵抗R
1には負荷電流I2が瀬れ、抵抗R3の電圧■ゎはR1
・12となり、また、抵抗R2はチクツバ回路2の出力
電圧Vclを抵抗R1とR2とで分担され、抵抗R2の
電圧VR2は tR2/(R、+R、)l・Vcl となる。尚、抵抗R1は低抵抗なので無視できる。
The detected voltage Ve between e and Z is the voltage across resistors R2 and R3. In other words, by such a detection circuit, the resistance R
1, the load current I2 is low, and the voltage of the resistor R3 is R1.
·12, and the resistor R2 shares the output voltage Vcl of the ticktuba circuit 2 between the resistors R1 and R2, and the voltage VR2 of the resistor R2 becomes tR2/(R, +R,)l·Vcl. Note that the resistor R1 has a low resistance and can be ignored.

この電圧VR)とVR2とを合わせた電圧Veが検出電
圧となる。ここで、例えば、抵抗R,,R2は数にΩの
高抵抗、抵抗R1は1Ω前後の低抵抗としている。この
検出電圧Veの大小によってトランジスタQ、、Q、の
オンデユーテイを変化し、検出電圧Veを一定に保つよ
うに制御するものである。
The voltage Ve that is the sum of this voltage VR) and VR2 becomes the detection voltage. Here, for example, the resistors R, , R2 have a high resistance of several Ω, and the resistor R1 has a low resistance of about 1 Ω. The on-duty of the transistors Q, , Q is changed depending on the magnitude of the detection voltage Ve, and the detection voltage Ve is controlled to be kept constant.

出力電圧Vcl及び負荷電流を検出した検出レベルに応
じてトランジスタQ、、Q、の制御を同時に行なう制御
手段を、コンパレータ8、パルス幅制御回路12、ベー
スドライブ回路13.14等で構成している。パルス幅
利m回路12は、コンパレータ9、発振回路10.7リ
ツプ70ツブ回路11等からなっている。ベースドライ
ブ回路13.14は、パルストランスT、、1’、、ト
ランメス9Qsr06等カラ構tan、i’l # 電
If V c c カフ< ルストランスT、、T2を
介してトランジスタQ、、Q。
A control means for simultaneously controlling the transistors Q, , Q according to the detection level of the output voltage Vcl and the load current is composed of a comparator 8, a pulse width control circuit 12, a base drive circuit 13, 14, etc. . The pulse width gain m circuit 12 includes a comparator 9, an oscillation circuit 10.7 rip 70 tube circuit 11, and the like. The base drive circuit 13.14 is connected to transistors Q, , Q via pulse transformers T, 1', transceiver 9Qsr06, etc. via pulse transformers T, , T2.

のコレクタに印加されている。フンパレータ8では検出
電圧Veと基準電圧V REFとが比較され、検出電圧
Veの方が高ければコンパレータ3より電圧が出力され
る。パルス幅制御回路12においては、フンパレータ8
の出力がフンパレータ9に入力されて、発振回路lOの
コンデンサC!Hの三角波と比較し、コンパレータ8の
出力より三角波の電圧の方が高い期間中トランジスタQ
、、Q2がオン時間となるようになっている。
is applied to the collector of The comparator 8 compares the detected voltage Ve and the reference voltage VREF, and if the detected voltage Ve is higher, the comparator 3 outputs the voltage. In the pulse width control circuit 12, the humpator 8
The output of is input to the humpator 9, and the capacitor C! of the oscillation circuit lO is input. Compared to the triangular wave of H, the voltage of the transistor Q is
,,Q2 is the on-time.

次に動作を説明する。商工放電灯4の始動直後や2次短
絡などの負荷が低インビーグンス状聾では、負荷電流1
2が増大しようとするが、抵抗R1の両端電圧VR3が
高くなり、検出電圧Veも同様に高くなり、コンパレー
タ8、パルス幅制御回路12によりトランジスタQ、、
Q2のオンデユーテイを狭くする方向に作用して、トラ
ンジスタQ、及びQ2のオン時間が短くなり、トランジ
スタQ2では電流の増大を抑え、トランジスタQ、はコ
ンデンサC1の電圧Velを下げる方向となる。従って
、この両方の状態を同時に検出電圧Veで検出している
ので、両方のフィードバック量がパルス幅制御回路12
に入って安定な動作に落ち着く。このように、過電流が
流れる状態になると、従来のようにトランジスタQ2の
みで過電流防止をするのではなく、トランジスタQ2で
電流の増大を抑えながら、同時にトランジスタQ1によ
って負荷に与える電圧を下げるようにして、トランジス
タQ、の通常の動作以上の制御を簡単な回路構成で達成
することにより、良好な動作をさせることができるらの
である。
Next, the operation will be explained. Immediately after starting the commercial discharge lamp 4 or when the load is low due to a secondary short circuit, the load current is 1.
2 tries to increase, but the voltage VR3 across the resistor R1 increases, and the detection voltage Ve also increases, and the comparator 8 and the pulse width control circuit 12 cause the transistor Q,...
Acting in the direction of narrowing the on-duty of Q2, the on-time of the transistors Q and Q2 is shortened, suppressing the increase in current in the transistor Q2, and reducing the voltage Vel of the capacitor C1 in the transistor Q. Therefore, since both of these states are detected at the same time using the detection voltage Ve, both feedback amounts are
and settles into stable operation. In this way, when an overcurrent flows, instead of using transistor Q2 alone to prevent overcurrent as in the past, transistor Q2 suppresses the increase in current, and at the same time transistor Q1 lowers the voltage applied to the load. By achieving control beyond the normal operation of transistor Q with a simple circuit configuration, good operation can be achieved.

負荷のインピーダンスが低いときは電圧VR3で検出電
圧Veが支配され、電流12に対応したオンデユーテイ
制御となるが、定常点灯時では、電圧VR3の影響は少
なく、抵抗R2の両端電圧■。
When the impedance of the load is low, the detected voltage Ve is dominated by the voltage VR3, and on-duty control is performed corresponding to the current 12. However, during steady lighting, the influence of the voltage VR3 is small, and the voltage across the resistor R2 is -.

で支配される。つまり、電圧Vc、を一定に保つ方向に
制御することになる。放電灯4のランプ電圧が上昇して
も、定電流制御は解除されているので、ランプ電力はほ
とんど上昇することなく、過負荷による放電灯4の破損
等の不具合を招く恐れは全く生じない。また、電源変動
が生じても、トランジスタQ、の動作で電圧Vclの電
圧は安定である。
ruled by. In other words, the voltage Vc is controlled to be kept constant. Even if the lamp voltage of the discharge lamp 4 increases, the constant current control is canceled, so the lamp power hardly increases, and there is no risk of problems such as damage to the discharge lamp 4 due to overload. Furthermore, even if power supply fluctuations occur, the voltage Vcl remains stable due to the operation of the transistor Q.

入力電流は、歪みの少ない良好な波形が得られ、入力は
高力率である。トランジスタQ、、Q、のオンデユーテ
イの最大値は、パルス幅制御回路12の中で設定すれば
よい(例えば、50%M A X )。
The input current has a good waveform with little distortion, and the input has a high power factor. The maximum value of the on-duty of the transistors Q, , Q may be set in the pulse width control circuit 12 (for example, 50% M A X ).

尚、抵抗R1はコンデンサC2と放電灯4との間に接続
してもよい。
Note that the resistor R1 may be connected between the capacitor C2 and the discharge lamp 4.

ところで、トランジスタQ2がオンする時流れる電流の
ピーク値は次式で与えられる。
By the way, the peak value of the current flowing when the transistor Q2 is turned on is given by the following equation.

1(Vc+  Vex)/ R21・Ton但し、■c
1はコンデンサC3の電圧、■c2はコンデンサC2の
電圧、TonはトランジスタQ2のオン時間、R2はコ
イルL2のインダクタンスを示す。
1(Vc+Vex)/R21・Ton However, ■c
1 indicates the voltage of the capacitor C3, c2 indicates the voltage of the capacitor C2, Ton indicates the on-time of the transistor Q2, and R2 indicates the inductance of the coil L2.

従って、負荷が低インピーダンスのとき、■c2は小さ
いので、′Ki流のピーク値が大きくなりすキルタめ、
Tol+のオン時間を狭くする必要がある。
Therefore, when the load is low impedance, c2 is small, so the peak value of 'Ki current becomes large.
It is necessary to narrow the on time of Tol+.

しかし、Tonを狭くしても、コイルL2のエネルギー
がToff(トランジスタQ2のオフ時間)の間放出し
きらないう九に再びトランジスタQ2がオンするので、
コイルL2の電流はDC成分が特に多く含有されること
になる。従って、負荷電流を検出してトランジスタQ、
のオンデユーテイを制御しなければ、トランジスタQ2
に印加される電圧は低くならず、そのため、コイルL2
はこのときのl) C成分で飽和しないようにするため
に大型化する必要があり、損失ら大きくなる。また、ト
ランジスタQ2では、このDC成分によりターンオン、
ターンオフ時の電流が大きいので、このターンオン、タ
ーンオフのスイッチングロスが増大することになる。し
かし、負荷電流を検出した電圧Veをコンパレータ8に
入力し、その出力をパルス幅制御回路12、ベースドラ
イブ回路13.14等を介してトランジスタQ、、Q2
を連動して同時に制御していることで、2次短絡のよう
な場合でも、負荷制御回路3の負荷側に印加する電圧が
下がり、トランジスタQ2及びコイルL2に印加する電
圧が低いため、トランジスタQ2ではコレクタ・エミッ
タ間が低(なるので、スイッチングロスが大幅に下がり
、コイルL2の損失も同様に下がることになる。従って
、負荷が低インピーダンスのとき、負荷の状態に対して
トランジスタQ2もしくはQl、Q2が電流制限、電圧
制限を同時に行なうのでトランジスタQ2等のストレス
が大「唱に少なくなり、MM性の向上、損失の低減、動
作の安定性が図れるものである。
However, even if Ton is narrowed, the transistor Q2 will turn on again before the energy of the coil L2 is completely released during Toff (the off time of the transistor Q2).
The current flowing through the coil L2 contains a particularly large amount of DC component. Therefore, by detecting the load current, the transistor Q,
If the on-duty of transistor Q2 is not controlled,
The voltage applied to the coil L2 is not lowered, so the voltage applied to the coil L2
In this case, it is necessary to increase the size of l) in order to prevent saturation with the C component, which increases the loss. In addition, the transistor Q2 is turned on by this DC component.
Since the current at turn-off is large, switching loss during turn-on and turn-off increases. However, the voltage Ve that detected the load current is input to the comparator 8, and its output is passed through the pulse width control circuit 12, base drive circuit 13, 14, etc. to the transistors Q, , Q2.
By linking and controlling the transistors at the same time, even in the case of a secondary short circuit, the voltage applied to the load side of the load control circuit 3 decreases, and the voltage applied to the transistor Q2 and the coil L2 is low. In this case, the voltage between the collector and the emitter becomes low, so the switching loss is significantly reduced, and the loss of the coil L2 is also reduced. Therefore, when the load is low impedance, the transistor Q2 or Ql, Since Q2 performs current limiting and voltage limiting at the same time, stress on transistor Q2 etc. is greatly reduced, improving MM performance, reducing loss, and stabilizing operation.

(実施例2) 第3図は他の実施例を示し、第2図の場合と比べて、主
回路が異なるものである。すなわち、チー178回路2
は第1図と同様であるが、負荷制御回路3を異ならしめ
ている。負荷制御回路3はフルブリツノ構成のインバー
タであり、放電灯4には交流の電源が供給される。負荷
制御回路3はトランジスタQ 211 Q 221 Q
 31 QいダイオードD21、D2□、1!流検出用
の抵抗R1等がら構成されている。トランジスタQ 2
1とQ 22は高周波で動作し、第2図のトランジスタ
Q2に対応している。ダイオードD21とD22は第2
図のダイオードD2に対応し、トランジスタQ 21又
はQ 22がオフしたときで、コイルL2のエネルギー
が放出する時、オンするダイオードである。トランジス
タQ、、Q、は低周波でオンオフし、トランジスタQ 
21が高周波でオンオフしているときは、トランジスタ
Q、がオン、トランジスタQ、がオフであり、トランジ
スタQ2□がオンオフしているときは、トランジスタQ
コがオン、トランジスタQ4がオフしている。
(Embodiment 2) FIG. 3 shows another embodiment, in which the main circuit is different from that in FIG. 2. That is, Qi 178 circuit 2
is the same as that in FIG. 1, but the load control circuit 3 is different. The load control circuit 3 is a full-fledged inverter, and AC power is supplied to the discharge lamp 4. Load control circuit 3 includes transistors Q 211 Q 221 Q
31 Q diode D21, D2□, 1! It is composed of a resistor R1 for current detection, etc. Transistor Q 2
1 and Q22 operate at high frequencies and correspond to transistor Q2 in FIG. Diodes D21 and D22 are the second
This diode corresponds to the diode D2 in the figure and is turned on when the transistor Q21 or Q22 is turned off and the energy of the coil L2 is released. Transistors Q, , Q, turn on and off at low frequencies, and transistor Q
When 21 is on and off at high frequency, transistor Q is on and transistor Q is off, and when transistor Q2 is on and off, transistor Q is on and off.
Q4 is on, and transistor Q4 is off.

制御手段は、コンパレータ8、パルス幅制御回路12、
低周波発振回路17、各トランジスタQ2.。
The control means includes a comparator 8, a pulse width control circuit 12,
Low frequency oscillation circuit 17, each transistor Q2. .

Q221Q)tQlを駆動するペースドライブ回路13
a、13b、14,15,16、/アゲート18.19
等から構成されている。低周波発振回路17がらは、2
種類の信号が出力されており、この信号によってトラン
ジスタQ2+とQ、を動作させるか、トランジスタQ 
22とQ、を動作させるか振り分けている。検出電圧V
eを比較するフンパレータ(増幅器)8の周辺回路は第
2図のコンパレータとしての使い方と異なり、増幅器と
して検出電圧Veを敗十倍から数百倍に増幅してパルス
幅制御回路12へ信号を送っている(R1>>R,)、
この動作は第2図の場合と同じであり、検出電圧Veに
よってトランジスタQ I t Q 21 t Q 2
2が連動してオンデユーテイを変化して、検出電圧Ve
のレベルを絶えず一定にするように制御するものである
Q221Q) Pace drive circuit 13 that drives tQl
a, 13b, 14, 15, 16, / agate 18.19
It is composed of etc. The low frequency oscillation circuit 17 has 2
Different types of signals are output, and depending on this signal, transistors Q2+ and Q are operated, or transistor Q
22 and Q are operated or not. Detection voltage V
The peripheral circuit of the comparator (amplifier) 8 that compares e is different from its use as a comparator in FIG. (R1>>R,),
This operation is the same as in the case of FIG. 2, and the transistor Q I t Q 21 t Q 2
2 changes the on-duty in conjunction with each other to increase the detection voltage Ve.
The control is done to keep the level constant.

尚、第2図及び第3図において、チ!+7パ回路2を介
さず、整流ブリツノDB、の出力端にコンデンサC1を
接続し、このコンデンサCIに上述のように抵抗R,,
R,等を接続して構成してもよい。この場合、交流電源
1の′1!i勤補償を含めた制御ができ、制御の簡素化
ができるものである。
In addition, in Figures 2 and 3, Chi! A capacitor C1 is connected to the output terminal of the rectifier DB without going through the +7 circuit 2, and a resistor R, , is connected to this capacitor CI as described above.
R, etc. may be connected. In this case, '1' of AC power supply 1! It is possible to perform control including i-shift compensation, and to simplify the control.

[発明の効果J 本発明は上述のように、直流電圧を出力する電源回路と
、この電源回路から出力される直流電圧を電源として受
けてスイッチング素子のスイッチング動作により高周波
電圧を発生して負荷を制御するインバータのような負荷
制御回路とを有し、電源回路の出力電圧検出用で第1の
抵抗と第2の抵抗との直列回路を該電源回路の出力端に
並列に接続し、負荷電流の検出用で第2の抵抗の接地側
と電源回路の接地側との1111に第3の抵抗を挿入接
続し、第1の抵抗とtJ42の抵抗との接続点と、電源
回路の接地側との間の電圧を検出して、スイッチング素
子のオンデユーテイを制御する$制御手段を設けたもの
であるから、制御手段により第1の抵抗と第2の抵抗と
の接続、克と、電源回路の接地側との開の電圧を検出す
ることで、第2の抵抗により電源回路の出力電圧の変動
を検出でき、Pf43の抵抗により負荷に流れる電流の
変動を検出でき、このように検出した検出電圧でもって
、電圧と電流を同時に1つの制御手段にて制御できるも
のであり、そのため、2つの制御手段にて制御していた
従来と比べ、制御手段が簡素化され、部品点数を大幅に
削減でき、安価な回路を提供できる効果を奏するもので
ある。
[Effect of the Invention J As described above, the present invention includes a power supply circuit that outputs a DC voltage, and a load that receives the DC voltage output from the power supply circuit as a power supply and generates a high-frequency voltage through the switching operation of a switching element. A load control circuit such as an inverter is connected in parallel to the output terminal of the power supply circuit to detect the output voltage of the power supply circuit, and a series circuit of a first resistor and a second resistor is connected in parallel to the output terminal of the power supply circuit to detect the output voltage of the power supply circuit. For detection, a third resistor is inserted and connected to 1111 between the ground side of the second resistor and the ground side of the power supply circuit, and the connection point between the first resistor and the resistor tJ42 is connected to the ground side of the power supply circuit. Since the device is equipped with a control means that detects the voltage between and controls the on-duty of the switching element, the control means controls the connection between the first resistor and the second resistor, and the grounding of the power supply circuit. By detecting the open voltage between the two sides, the second resistor can detect fluctuations in the output voltage of the power supply circuit, and the Pf43 resistor can detect fluctuations in the current flowing to the load. Therefore, the voltage and current can be controlled simultaneously by one control means, which simplifies the control means and greatly reduces the number of parts compared to the conventional method where two control means are used to control the voltage and current. This has the effect of providing an inexpensive circuit.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例のブロック回路図、第2図は
同上の具体回路図、第3図は同上の他の実施例の具体回
路図、第4図は従来例の具体回路図である。 3は負荷制御回路、A1.を電源回路、R1は第1の抵
抗、R2は第2の抵抗、[り、は第3の抵抗を示す。
Fig. 1 is a block circuit diagram of an embodiment of the present invention, Fig. 2 is a specific circuit diagram of the same as above, Fig. 3 is a specific circuit diagram of another embodiment of the same as above, and Fig. 4 is a specific circuit diagram of a conventional example. It is. 3 is a load control circuit, A1. is a power supply circuit, R1 is a first resistor, R2 is a second resistor, and R and R are a third resistor.

Claims (1)

【特許請求の範囲】[Claims] (1)直流電圧を出力する電源回路と、この電源回路か
ら出力される直流電圧を電源として受けてスイッチング
素子のスイッチング動作により高周波電圧を発生して負
荷を制御するインバータのような負荷制御回路とを有し
、電源回路の出力電圧検出用で第1の抵抗と第2の抵抗
との直列回路を該電源回路の出力端に並列に接続し、負
荷電流の検出用で第2の抵抗の接地側と電源回路の接地
側との間に第3の抵抗を挿入接続し、第1の抵抗と第2
の抵抗との接続点と、電源回路の接地側との間の電圧を
検出して、スイッチング素子のオンデューティを制御す
る制御手段を設けて成る電源装置。
(1) A power supply circuit that outputs a DC voltage, and a load control circuit such as an inverter that receives the DC voltage output from this power supply circuit as a power supply and generates a high-frequency voltage through the switching operation of a switching element to control the load. A series circuit of a first resistor and a second resistor is connected in parallel to the output terminal of the power supply circuit for detecting the output voltage of the power supply circuit, and the second resistor is grounded for detecting the load current. A third resistor is inserted and connected between the side and the ground side of the power supply circuit, and the first resistor and the second
A power supply device comprising a control means for controlling the on-duty of a switching element by detecting a voltage between a connection point with a resistor and a ground side of a power supply circuit.
JP60264272A 1985-11-25 1985-11-25 Power source Pending JPS62126865A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60264272A JPS62126865A (en) 1985-11-25 1985-11-25 Power source

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60264272A JPS62126865A (en) 1985-11-25 1985-11-25 Power source

Publications (1)

Publication Number Publication Date
JPS62126865A true JPS62126865A (en) 1987-06-09

Family

ID=17400861

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60264272A Pending JPS62126865A (en) 1985-11-25 1985-11-25 Power source

Country Status (1)

Country Link
JP (1) JPS62126865A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03218266A (en) * 1990-01-22 1991-09-25 Sanyo Denki Co Ltd Inverter unit
JP2007267486A (en) * 2006-03-28 2007-10-11 Mitsubishi Electric Corp Converter

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03218266A (en) * 1990-01-22 1991-09-25 Sanyo Denki Co Ltd Inverter unit
JP2007267486A (en) * 2006-03-28 2007-10-11 Mitsubishi Electric Corp Converter

Similar Documents

Publication Publication Date Title
US6946819B2 (en) Device for the correction of the power factor in power supply units with forced switching operating in transition mode
US5777866A (en) Power factor control for switched mode rectifiers with improved representing of currents in EMI capacitive elements
US5644214A (en) Power factor correction circuit
EP0488478B1 (en) Inverter device
US6184630B1 (en) Electronic lamp ballast with voltage source power feedback to AC-side
US6320357B1 (en) Circuit arrangement
US7391165B2 (en) Discharge lamp lighting control device
US20070278967A1 (en) Method for starting a discharge lamp using high energy initial pulse
KR19990012879A (en) Power Factor Correction Circuit of Power Supply
JP2003510001A (en) LLC converter and method of controlling LLC converter
JPH07143751A (en) Power circuit
JPH06197545A (en) Switch mode power supply
JP2002010632A (en) Ac/dc converter and dc-dc converter
US5862043A (en) Switch coupled active forward converter for obtaining a high power factor at a single power stage
KR960010828B1 (en) High power factor power supply
JPS62126865A (en) Power source
JPS62123695A (en) Electric source device
US6473322B2 (en) AC-DC converter
JPH06507777A (en) Power supply with high output coefficient along with control function to follow AC supply input
WO2002065587A2 (en) Circuit for coupling energy to a pulse forming network or capacitor
JP2735918B2 (en) Positive and negative output power supply
JPH0731152A (en) Constant power factor control method for pwm converter
JP2772175B2 (en) Discharge lamp lighting device
JP3045204B2 (en) Switching power supply
JP3483128B2 (en) Power supply circuit for lamp