JPS6184617A - Automatic focus adjusting device - Google Patents

Automatic focus adjusting device

Info

Publication number
JPS6184617A
JPS6184617A JP20640384A JP20640384A JPS6184617A JP S6184617 A JPS6184617 A JP S6184617A JP 20640384 A JP20640384 A JP 20640384A JP 20640384 A JP20640384 A JP 20640384A JP S6184617 A JPS6184617 A JP S6184617A
Authority
JP
Japan
Prior art keywords
light
output
gate
transistor
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20640384A
Other languages
Japanese (ja)
Inventor
Toru Tano
田野 徹
Akihiro Fujita
明宏 藤田
Takayuki Uchiumi
隆之 内海
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kowa Co Ltd
Original Assignee
Kowa Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kowa Co Ltd filed Critical Kowa Co Ltd
Priority to JP20640384A priority Critical patent/JPS6184617A/en
Publication of JPS6184617A publication Critical patent/JPS6184617A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B7/00Mountings, adjusting means, or light-tight connections, for optical elements
    • G02B7/28Systems for automatic generation of focusing signals
    • G02B7/30Systems for automatic generation of focusing signals using parallactic triangle with a base line
    • G02B7/32Systems for automatic generation of focusing signals using parallactic triangle with a base line using active means, e.g. light emitter

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Focusing (AREA)
  • Automatic Focus Adjustment (AREA)
  • Measurement Of Optical Distance (AREA)

Abstract

PURPOSE:To perform stable and precise focusing operation by an active system over a range from short distance to long distance by decreasing the light emission intensity of a projection part for a specific period and maintaining the original intensity the specific period later. CONSTITUTION:The Q output of a RSFF28 goes up to H with a plus pulse at a point B and then a transistor TR2 is turned on. When a point D is at H at this time, the base current of TR3 decreases. The base current of TR4, therefore, decreases as well and a light emitting element I decreases in intensity. The FF28 is reset with the output of a counter 12' the specific time later, so TR2 turns off. Consequently, the light emitting element I increases in intensity. Thus, when a subject is at short distance, weak light is emitted and when tit is at long distance, the intensity is increased, so stable and precise focusing operation is performed over the range from short distance to long distance.

Description

【発明の詳細な説明】 技術分野 本発明は自動焦点撮影装置に係り、さらに詳しくは投光
部から被写体へ照射された光の反射光を光検出器へ導入
するための光学系を備え、前記光検出器の出力信号によ
り、撮像光学系をその光軸方向に移動させて焦点調節を
行う自動焦点調節装置に関するものである。
Detailed Description of the Invention Technical Field The present invention relates to an automatic focus photographing device, and more specifically, the present invention is provided with an optical system for introducing reflected light of light irradiated onto a subject from a light projector to a photodetector, The present invention relates to an automatic focus adjustment device that adjusts focus by moving an imaging optical system in the direction of its optical axis based on an output signal from a photodetector.

従来技術 従来より、カメラあるいはTVカメラ等の撮像光学系の
調節、即ちピント調節を自動的に行う方法として、被写
体へ向けて光を発射し、その反射光を光検出器に受け、
光電変換してその出力信号によりモーターを駆動させて
、撮像光学系のフォーカス鏡筒を回動する、いわゆるア
クティブ方式が知られており、実用化されている。
BACKGROUND ART Conventionally, as a method for automatically adjusting the imaging optical system of a camera or TV camera, that is, adjusting the focus, there is a method in which light is emitted toward a subject, and the reflected light is received by a photodetector.
A so-called active method is known and has been put to practical use, in which a motor is driven by the output signal of photoelectric conversion to rotate a focusing lens barrel of an imaging optical system.

このようなアクティブ方式の自動焦点調節機構の1つと
して第1図に示すような方式が知られている。。
As one of such active automatic focusing mechanisms, a system as shown in FIG. 1 is known. .

第1図において符号LDで示されているものは撮像光学
系が組込まれたフォーカス鏡筒で、光軸Xに沿ってモー
タなどの駆動手段により移動される。鏡筒L Oの両側
には2つのレンズL1およびL27!l−配首されてお
り、これらの後部には光源Iと7オトダイオート川)l
\およびDBがそれぞれ設けられている。
In FIG. 1, the reference numeral LD indicates a focus lens barrel in which an imaging optical system is incorporated, and is moved along the optical axis X by a driving means such as a motor. There are two lenses L1 and L27 on both sides of the lens barrel L O! l-headed, and at the rear of these are light sources I and 7 otodaito rivers) l
\ and DB are provided respectively.

フォトダイオードDA 、DBは、鏡筒LOの移動と連
動して、光軸Xとほぼ直角方向に移動されるようになっ
ている。
The photodiodes DA and DB are moved in a direction substantially perpendicular to the optical axis X in conjunction with the movement of the lens barrel LO.

以上のような構成にお(・て、自動焦点調節41次のよ
うに行なわれる。
With the above configuration, automatic focus adjustment 41 is performed as follows.

光源■からの光は光軸X上の被写体ZにレンズL1を介
して照射され、その反射光はレンズL2を介して2つの
フォトダイオードDA 、DB上に導かれる。光源■の
光は一定の照射角度により照射されるので、被写体Zか
もの反射光のフォトダイオードの位置における光軸Xと
直角方向の位置は、被写体Zの距離に応じて変化する。
Light from light source (2) is irradiated onto a subject Z on the optical axis X via a lens L1, and its reflected light is guided onto two photodiodes DA and DB via a lens L2. Since the light from the light source (2) is emitted at a constant irradiation angle, the position of the light reflected from the object Z in the direction perpendicular to the optical axis X at the photodiode position changes depending on the distance to the object Z.

従って、鏡筒r、Oが被写体に合焦した際に、2個のフ
ォトダイオードDA、DB上に等しい光量の反射光が戻
ってくるように鏡筒LOおよび2つのフォトダイオード
DA、DBの連動を調整しておけば、フォトダイオード
DA 、DBの出力を調べることにより、自動的に焦点
調節を行なうことができる。
Therefore, when the lens barrels r and O focus on the subject, the lens barrel LO and the two photodiodes DA and DB are interlocked so that the same amount of reflected light returns onto the two photodiodes DA and DB. If this is adjusted, the focus can be automatically adjusted by checking the outputs of the photodiodes DA and DB.

以上のような従来のアクティブ自動焦点調節機構は、被
写体が遠方にあったり、光源■の信号光を乱すような光
源が撮像光学系の前方にあったりすると、フォトダイオ
ードにより検出される反射光量のSN比が悪くなり、正
常な焦点調節を行えなくなるとし・う欠点がある。
With the conventional active automatic focus adjustment mechanism described above, if the subject is far away or a light source that disturbs the signal light from the light source is in front of the imaging optical system, the amount of reflected light detected by the photodiode will be reduced. This has the disadvantage that the signal-to-noise ratio deteriorates, making it impossible to perform normal focus adjustment.

SN比が悪い場合には、合焦状態が形成されカメラもし
くは被写体が位置を変えていな(・のにもかかわらず、
外乱光等により鏡筒が移動してしまい、ピントがぼけた
り像の大きさが変化したりして見苦しく・ことがあった
If the signal-to-noise ratio is poor, an in-focus state is formed and the camera or subject does not change position (despite the fact that
The lens barrel moves due to external light, causing the image to become out of focus or change in size, making it unsightly.

以上の点に鑑みて改良がなされた従来例として。This is a conventional example that has been improved in view of the above points.

外乱光がある場合でも、あるいは被写体が比較的遠方に
ある場合でも、確実に自動焦点調節を行なえろ自動焦点
調節装置が提案されてし・る。
An automatic focus adjustment device has been proposed that can reliably perform automatic focus adjustment even when there is ambient light or when the subject is relatively far away.

そのような従来例を第2図に示した図面に基づ(・て説
明する。
Such a conventional example will be explained based on the drawing shown in FIG.

図において符号DA、DBで示されて℃・るものは。In the figure, the temperature is indicated by the symbols DA and DB.

並列に配置された反射光検出用のフォトダイオードであ
る。フォトダイオードDA、DBの出力は、それぞれ増
幅器IA、113により増幅されフィルタ2A、2Bに
それぞれ送られる。
These are photodiodes arranged in parallel for detecting reflected light. The outputs of photodiodes DA and DB are amplified by amplifiers IA and 113, respectively, and sent to filters 2A and 2B, respectively.

一方光源■は、基準発振器13の発振周波数により、D
点を通りドライバを含む発光制御部1−My’介して駆
動される。この周波数は、外乱を防止するために室内の
光源を点灯させる商用電源の周波数などとは異なった周
波数を選ぶ。
On the other hand, the light source (■) has a D
The light is driven through a light emission control section 1-My' that includes a driver. This frequency is selected to be different from the frequency of the commercial power supply that turns on indoor light sources to prevent disturbances.

従って、フィルタ2Aおよび2Bは、光源Iの発光周波
数領域のみの信号を通過させるように設定される。フィ
ルタ2A、2Bの出力は、それぞれ電子的に開閉制御さ
れるスイッチ3A、3Bを介して積分器4 A 、 4
 I3に入力される。
Therefore, the filters 2A and 2B are set to pass only the signal in the emission frequency range of the light source I. The outputs of the filters 2A and 2B are sent to integrators 4A and 4 via electronically controlled switches 3A and 3B, respectively.
It is input to I3.

積分器4Aの出力電圧VAは、コンパレータ5AIIお
よび5ALの(+)端子に入力される。
The output voltage VA of the integrator 4A is input to the (+) terminals of the comparators 5AII and 5AL.

また積分器4Bの出力電圧VBは、コンパレータ5)3
■および51(Lの(+)端子に入力される。
Also, the output voltage VB of the integrator 4B is determined by the comparator 5) 3
(2) and 51 (input to the (+) terminal of L).

一方各コンパレータの(−)端子には、電源電圧を直列
接続された抵抗r(l−R,3により分圧したしき(・
値電圧が供給されて(・る。
On the other hand, the (-) terminal of each comparator is connected to the power supply voltage divided by a resistor r(l-R,3) connected in series.
value voltage is supplied (・ru).

コンパレータ5AI−1および5BI−(には、抵抗R
,lおよびI(、2の接続点の電圧V I−1がしきい
値電圧として供給すれる。コンパレータ5ALおよび5
BLには、抵抗R2およびIt 3の接続点の電圧VL
が供給される。
Comparators 5AI-1 and 5BI- (include resistors R
The voltage V I-1 at the connection point of , l and I(, 2 is supplied as the threshold voltage. Comparators 5AL and 5
BL contains the voltage VL at the connection point of resistor R2 and It3.
is supplied.

これらの電圧Vlr、VLは、後述するように、要求さ
れる合焦精度に応じて定められる。
These voltages Vlr and VL are determined depending on the required focusing accuracy, as will be described later.

コンパレータ5AH、s I31−1の出力はオアゲー
)15の入力に接続されてし・る。オアゲー)15の出
力は、インバータ16.モノステープルマルチノ<イブ
レータなどから成る遅延回路DLL、フリップフロップ
17゜18のトリガ一端子およびブロックI9の接続点
Bに入力されて(・る。すなわちコンパレータ5A I
−I 、 5 Bllのどちらかが)・イレベルになっ
た際に・・イレベルのパルスが出力され、この・シルレ
スによりDフリ、プフロップ17.18がトリガーされ
ろ。
The output of comparator 5AH,sI31-1 is connected to the input of OR game)15. The output of the inverter 16. It is input to the delay circuit DLL consisting of a monostaple multi-novelator, the trigger terminal of the flip-flop 17, 18, and the connection point B of the block I9 (i.e., the comparator 5A
-When either I or 5 Bll becomes an error level, a pulse of an error level is output, and this error triggers the D flip and pflops 17 and 18.

Dフリップフロップ17.18のデータ入力にはそれぞ
れコンパレータ5AL、513Lの出力が印加される。
The outputs of comparators 5AL and 513L are applied to data inputs of D flip-flops 17 and 18, respectively.

一方1)フリップフロップ17の非反転出力およびDフ
リップフロップ18の反転出力はアンドゲート20の入
力に、またDフリップフロップ17の反転出力は、アン
ドゲート21に入力されて(・る。アンドゲート20の
3つ目の入力端子およびアンドゲート21のもう一方の
入力端子は、抵抗R,4,R5を介して電源電圧に接続
されており、この両入力、l!:i;子の市、1、シは
常開のスイッチ3Cおよび31)により制御される。こ
のスイッチ3Cおよび3Dは、フォーカス鏡筒1・0の
移動範囲の両端部にそれぞれ取り付けられており、鏡筒
が無限遠ないし最近接位置まで移動した際に、各アンド
ゲート20および21を制御して、モータ11による鏡
筒の移動を停止させるためのものである。
On the other hand, 1) The non-inverted output of the flip-flop 17 and the inverted output of the D flip-flop 18 are input to the AND gate 20, and the inverted output of the D flip-flop 17 is input to the AND gate 21. The third input terminal of the AND gate 21 and the other input terminal of the AND gate 21 are connected to the power supply voltage through resistors R, 4, R5, and both input terminals, l!:i; , and are controlled by normally open switches 3C and 31). The switches 3C and 3D are respectively attached to both ends of the movement range of the focus lens barrels 1 and 0, and control the AND gates 20 and 21 when the lens barrel moves to infinity or to the closest position. This is for stopping the movement of the lens barrel by the motor 11.

モータ制御回路10は、上記アンドゲート20゜21の
出力に応じて、鏡筒LOを移動するモータ11を、異な
った2方向に1駆動させる。この両回転方向は、フォト
ダイオードDA、DBへの入力光量の多寡に応じて、そ
れらが等しくなる方向に予め整合してあろう ブロック19の接続点Bはオアゲート22の片側に接続
されており、オアゲート22の出力はカウンタ12のリ
セット端子に接続されている。このカウンタ12は前記
の基準発4辰器13の出力するクロックパルスの立ち下
りにより歩進するようになっており、基準発振器13の
出力するクロックパルスは接続点Eを通りカウンタ12
のクロック入力に接続されると共にアンドゲート23の
一方の入力端子に接続されている。このアンドゲート2
3の出力はオアゲ−ト22の残りの入力に接続されてい
る。アシドゲート23の他方の入力にはカウンタ12の
出力Qnが接続されて(・る。
The motor control circuit 10 drives the motor 11 for moving the lens barrel LO in two different directions in accordance with the outputs of the AND gates 20 and 21. The connection point B of the block 19 is connected to one side of the OR gate 22, and the connection point B of the block 19 is connected to one side of the OR gate 22. The output of the OR gate 22 is connected to the reset terminal of the counter 12. This counter 12 is incremented by the fall of the clock pulse outputted from the reference oscillator 13, and the clock pulse outputted from the reference oscillator 13 passes through the connection point E to the counter 12.
It is connected to the clock input of the AND gate 23, and also to one input terminal of the AND gate 23. This and gate 2
The output of 3 is connected to the remaining inputs of OR gate 22. The output Qn of the counter 12 is connected to the other input of the acid gate 23.

カウンタ12の出力Qnは、接続点Cを通してDフリッ
プ70ノブ17.18を一ノセットするとともに、オア
ゲート24の一方の入力に接続されている。オアゲート
24のもう一方の入力には遅延回路DLIが接続されて
おり、その出力は、積分器4A、4Bをリセットし、イ
ンバータ16の出力はスイッチ3A。
The output Qn of the counter 12 is connected to one input of the OR gate 24 while setting the D flip 70 knob 17.18 through the connection point C. A delay circuit DLI is connected to the other input of the OR gate 24, and its output resets the integrators 4A and 4B, and the output of the inverter 16 is connected to the switch 3A.

313を開放するように働く。It works to open up 313.

以上の構成における動作について説明する。The operation in the above configuration will be explained.

フォトダイオードDA、DBは受光量に応じた出力を行
な(・、この出力信号のうち光源Iの発光周波数成分の
みがフィルタ2A、2Bでそれぞれ取り出され、常閉の
スイッチ3A、3Bを介して積分′器4A41+に送ら
れろ。各積分器の出力電圧は、第3図に示すように測定
開始から受光量に応じて増大する。
The photodiodes DA and DB output an output according to the amount of light received (・, out of this output signal, only the emission frequency component of the light source I is extracted by the filters 2A and 2B, respectively, and transmitted through the normally closed switches 3A and 3B. The output voltage of each integrator increases according to the amount of received light from the start of measurement, as shown in FIG.

ここでは積分器4A、4Bの出力電圧が、時間tに応じ
て符号VA、VB’で示されるように増加した場合につ
き考えろ。
Here, consider the case where the output voltages of the integrators 4A and 4B increase as indicated by symbols VA and VB' according to time t.

この場合、フォトダイオードDA側の受光量が多いので
、まず時刻Tにおいて積分電圧VAがコンパレータ5 
A Hのしきい値VHに到達する。これによりコンパレ
ータ5AHが反転し、オアゲート15からハイレベルが
出力され、Dフリップ70ツブ17゜18がトリガされ
る。このときDフリップフロップ17のデータ入力は、
第;3図に見るように電圧VAがすでにコンパレータ5
ALのしきい値VLを越えて(・るので、ハイレベルで
ある。またDフリップフロップ18のデータ入力は、電
圧V B’がこの時点ではまだ電圧■r、に達して(・
なのでローレベルである。
In this case, since the amount of light received on the photodiode DA side is large, first, at time T, the integrated voltage VA is
The threshold value VH of AH is reached. As a result, the comparator 5AH is inverted, a high level is output from the OR gate 15, and the D flip 70 knob 17.degree. 18 is triggered. At this time, the data input to the D flip-flop 17 is
As shown in Figure 3, voltage VA has already reached comparator 5.
The data input of the D flip-flop 18 is at a high level because it exceeds the threshold value VL of AL (・).At this point, the voltage VB' has still reached the voltage ■r (・
Therefore, it is at a low level.

従って、各7リツプフロノプのトリガによりDフリップ
フロップ17の非反転出力はハイレベルを。
Therefore, the non-inverting output of the D flip-flop 17 becomes high level due to the trigger of each of the seven flip-flops.

■)フリップフロップ18の非反転出力はローレベルを
出力する。し・5までもなく、それぞれの反転出力はこ
の逆の電圧を出力するので、この結果アントゲ−ト20
の入力は全べてハイレベル、アンドゲート21の入力は
ハイレベルおよびローレベルになる。
(2) The non-inverted output of the flip-flop 18 outputs a low level. Since each inverted output outputs the opposite voltage without even 5, as a result, the ant gate 20
All the inputs of the AND gate 21 are at high level, and the inputs of AND gate 21 are at high level and low level.

したがってアンドゲート20はハイレベルを出力し、ア
ンドゲート21はローレベルを出力する。
Therefore, AND gate 20 outputs a high level, and AND gate 21 outputs a low level.

これによりモータ制御回路10は、フォトダイオードD
Bの受光量が多くなるようにモーター1を駆動して鏡筒
および各フォトダイオードを移動させる。
As a result, the motor control circuit 10 connects the photodiode D
The motor 1 is driven to move the lens barrel and each photodiode so that the amount of B light received increases.

ζ 1受光量の大小が逆であった場合も全く同様の動作によ
り、鏡筒が上記と反対の方向に移動される。   −ま
た、1)フリップフロップ17.18のトリガと同時に
インバーター6を介して積分器4 A 、 413がス
イッチ3A、3Bにより切り離され、遅延回路DL1に
設定された遅延時間経過後オアゲート24を介して各積
分器の値が初期化される。また、プロ、り19内のカウ
ンター2も、オアゲート22を介してリセットされる。
Even when the magnitude of the amount of ζ1 light received is reversed, the lens barrel is moved in the opposite direction by the same operation. -Also, 1) At the same time as the flip-flop 17.18 is triggered, the integrators 4A and 413 are disconnected by the switches 3A and 3B via the inverter 6, and after the delay time set in the delay circuit DL1 has elapsed, the integrator 4A and 413 are disconnected via the OR gate 24. The value of each integrator is initialized. Further, the counter 2 in the processor 19 is also reset via the OR gate 22.

このカウンター2は最長積分時間を設定するもので、上
記のように測定期間の終了時にリセットされた後、一定
数の基準発振器13のクロックパルスを計数した際にま
だリセットされて(・なければ、十分な測定光量が受光
できなかったものとし短パルスを発生して、1)フリッ
プフロングー7.18および積分器4 A 、 413
をリセットする。同時にアンドゲ−ト23を介してクロ
ックパルスと同期して自身の計数値をリセットする。
This counter 2 is used to set the longest integration time, and after being reset at the end of the measurement period as described above, it is not yet reset when a certain number of clock pulses of the reference oscillator 13 have been counted. Assuming that a sufficient amount of measurement light was not received, a short pulse was generated and
Reset. At the same time, it resets its own count value via the AND gate 23 in synchronization with the clock pulse.

一方、各積分値が符号VA、VBのように増加した場合
には、電圧VAが電圧VHに達したときすでにコ/パレ
ータ5AL、5BLが共忙ハイレベルを出力して〜・る
ので、Dフリップフロップ17.18の非反転出力は共
にノ・イレベルになり、反転出力は共にローレベルにな
る。したがってアンドゲート20゜21が共に遮断され
、モータ11が停止されて鏡筒の移動が止められる。し
たがって、フォトダイオードDA、DBの何れかの出力
積分値が電圧VHK達した際にもう一方の積分値が電圧
VL以上にあった場合には1合焦したと判定するわけで
ある。
On the other hand, when each integral value increases as shown by the signs VA and VB, when the voltage VA reaches the voltage VH, the co/parators 5AL and 5BL have already outputted a busy high level, so D The non-inverted outputs of the flip-flops 17 and 18 are both at the no-y level, and the inverted outputs are both at the low level. Therefore, AND gates 20 and 21 are both shut off, motor 11 is stopped, and movement of the lens barrel is stopped. Therefore, when the output integral value of either photodiode DA or DB reaches the voltage VHK and the other integral value is equal to or higher than the voltage VL, it is determined that one focus is achieved.

第5図は別の従来例を示すもので、第2図におけるブロ
ック19の代りにブロック19’を置き替えたもので、
コンパレータ6Hの非反転入力は、抵抗R6とコンデン
サCtの接続点に接続される。又、この接続点には、ト
ランジスタTriのコレクタも接続されている。抵抗1
16のもう一方は、電源電圧に接続され、コンデンサC
1のもう一方は接地されて(・る。
FIG. 5 shows another conventional example, in which block 19' in FIG. 2 is replaced with block 19'.
A non-inverting input of comparator 6H is connected to a connection point between resistor R6 and capacitor Ct. Further, the collector of the transistor Tri is also connected to this connection point. resistance 1
The other end of 16 is connected to the power supply voltage and capacitor C
The other side of 1 is grounded (・ru.

電源電lt:を分割する抵抗n7.TL8(1’)接続
点はコンパレータ6 [1の反転入力に接続されている
。コンパレータ6 IIの出力は、R,Sフリップフロ
ップ27のリセット人力へ接続されている。
A resistor n7 that divides the power supply voltage lt:. The TL8(1') connection point is connected to the inverting input of comparator 6[1. The output of comparator 6 II is connected to the reset input of R,S flip-flop 27.

11点番;「1、オアゲート25.26のそれぞれの一
方の人力にl>; fA’、される。オアゲート26の
出力は、RSフリップフロップ27のセット入力へ接続
されろうオアゲート25の出力は、抵抗FL9を通して
トランジスタ’I”rlのペースへ接続される。トラン
ジスタi’r 1のエミッタは接地されている。
11 point number; ``1, l>; It is connected to the pace of transistor 'I''rl through resistor FL9. The emitter of transistor i'r1 is grounded.

R,Sフリップフロップ27の反転出力は、オアゲート
25のもう一方の入力と6点に接続されると共に、遅延
回路1)R2を通してオアゲート26のもう一方の入力
にも接続される。
The inverted output of the R,S flip-flop 27 is connected to the other input of the OR gate 25 at six points, and is also connected to the other input of the OR gate 26 through the delay circuit 1) R2.

つぎに、動作について説明する。Next, the operation will be explained.

積分器4A、4Bの出力VA、VBのどちらか一方が電
圧V Hに達したとき、前述の従来例と同様にしてB点
に現われる正のパルスは、オアゲート25.抵抗R9を
通してトランジスタTriを1オン」とし、コンデンサ
Ctを放電する。同時に、オアゲート26を通してR,
Sフリップ70ツブ27をセットする。
When either one of the outputs VA, VB of the integrators 4A, 4B reaches the voltage VH, the positive pulse appearing at point B, similar to the conventional example described above, is output from the OR gate 25. The transistor Tri is turned on through the resistor R9, and the capacitor Ct is discharged. At the same time, R through the or gate 26,
Set S flip 70 knob 27.

コンデンサ(−1は、B点からの)くルスがなくなると
、R6を通して充電を始める。
When the voltage on the capacitor (-1 is from point B) disappears, charging begins through R6.

コンデンサCIの電位は、コンノくレータ6Hによって
抵抗R7とR8の接続点の電位と比較されており、コン
デンサC1の電位が、その接続点の電位を越えた時点で
コンパレータ6Hは、ノ・イレベルを出力し、R,Sフ
リップフロップ27をリセットする。
The potential of the capacitor CI is compared with the potential of the connection point between the resistors R7 and R8 by the comparator 6H, and when the potential of the capacitor C1 exceeds the potential of the connection point, the comparator 6H sets the NO level. The R, S flip-flop 27 is reset.

RSフリップフロップ27の反転出力はノ・イレベルを
出力し、6点を通してDクリップフロップ17゜18や
積分器4A 、4Bをリセットすると共に、オアゲート
25.抵抗i′L9を通してトランジスタTriを「オ
ン」とし、コンデンサCIを放電する。又反転出力は、
遅延回路DL2 、オアゲート26を通してIt Sク
リップ70ノブ27をリセットする。
The inverted output of the RS flip-flop 27 outputs a NO level, resets the D clip-flop 17.18 and the integrators 4A and 4B through 6 points, and also resets the OR gate 25. The transistor Tri is turned on through the resistor i'L9, and the capacitor CI is discharged. Also, the inverted output is
Delay circuit DL2 resets It_S clip 70 knob 27 through OR gate 26.

このときの遅延回路DLL、I)R2の遅延時間は、コ
ンデンサCIを放電するのに十分な時間に設定しておく
。     ゛ 以上により最長積分時間は、抵抗R6とコンデンサC1
の時定数と、抵抗R7とR8の分割比によって決定され
ろ。
The delay time of the delay circuit DLL, I)R2 at this time is set to a time sufficient to discharge the capacitor CI. From the above, the longest integration time is determined by the resistance R6 and capacitor C1.
It is determined by the time constant of , and the division ratio of resistors R7 and R8.

最長積分11°j間が経過する以前に、)71分器44
へ又は41%の出力VA又はVBが基準電位VHに達し
たjF合は、13点に正のパルスが現われ、オアゲート
25゜抵抗IL 9をrl6 してトランジスタTri
を「オン」にしてコンデンサC1を放電し、その後再び
充電を始d)る。これにより丁度リドリガー可能のモノ
ステーブルマルチバイブレータのような働きをする。こ
れ(、′こより、改めて最長積分時間が設定される。
) 71 divider 44 before the longest integral 11°j has elapsed
When the 41% output VA or VB reaches the reference potential VH, a positive pulse appears at point 13, the OR gate 25° resistor IL 9 is connected to rl6, and the transistor Tri
d) to discharge the capacitor C1, and then start charging again. This makes it work just like a monostable multivibrator that can be rerigged. From this, the maximum integration time is set again.

以上のような2つの従来例に於いては、ある穆度の外乱
光がある場合や、あるいは被写体が比較的遠方にある場
合でも、正常な自動焦点調節を行うことが可能であるが
、最近のビデオカメラ等では高倍率のズームレンズを装
着する傾向にあり、そのような場合には、遠距離まで測
距可能な自動焦点調節機(10゜が必要となってきてい
る。
In the above two conventional examples, it is possible to perform normal automatic focus adjustment even when there is ambient light of a certain degree of obscurity or when the subject is relatively far away, but recently There is a tendency for video cameras and the like to be equipped with high-power zoom lenses, and in such cases, an automatic focus adjuster (10°) that can measure distances is becoming necessary.

そのために、より強力な信号光を照射したり、賀光した
被写体からの反射光を増幅する増幅器の憎幅°度を大き
くする必要が生じてくるが、遠距離に被写体があるよう
な場合には、前述した強力な信号光の照射や、受光した
反射光を光電変換後の大きな増幅度の信号により、正確
な自動焦点調節を行うことが出来るが、こ〜で問題とな
るのは、近距離で反射率の高い被写体を選んだ場合、増
幅器の出力が飽和してしまし・、正確な焦点調節を行う
ことができなくなると(・5点である。
For this reason, it becomes necessary to emit a more powerful signal light or to increase the intensity of the amplifier that amplifies the reflected light from the illuminated subject, but when the subject is far away, It is possible to perform accurate automatic focusing by irradiating the strong signal light mentioned above and by photoelectrically converting the received reflected light into a highly amplified signal, but the problem with this is that If you choose a subject with a high reflectance at a certain distance, the output of the amplifier will become saturated and you will no longer be able to accurately adjust the focus (5 points).

又、近年各分野における低消費電力化の傾向が急速に進
み、電源電圧は低くなる傾向にあり、増幅器のダイナミ
ックレンジも充分にはとりに(くなってきている。
Furthermore, in recent years, the trend toward lower power consumption in various fields has progressed rapidly, and power supply voltages have also tended to become lower, and the dynamic range of amplifiers has also become insufficient.

目   的 本発明は以上の点に鑑みてなされたもので、正確かつ安
定した焦点調節および低消費電力の自動焦点調節装置を
提供することを目的とする。
Purpose The present invention has been made in view of the above points, and an object of the present invention is to provide an automatic focus adjustment device with accurate and stable focus adjustment and low power consumption.

本発明では、上記目的を達成するために、自動焦点調節
における測距動作時、最初のある一定期間、彼方体へ向
けて信号光を照射するための発光素子を減光させ、その
期間の経過後減光をやめて元の明るさに復元するように
構成したことを特徴とするものであイ)。
In order to achieve the above object, the present invention dims a light emitting element for irradiating signal light toward a far object for a certain period at the beginning during a distance measurement operation in automatic focusing, and as the period progresses, It is characterized by a structure that stops dimming and restores the original brightness.

実施例1゜ 第4図に示したものが本発明にオ6ける一実施例であり
、前述した第2図における従来例のブロック19に代わ
り、ブロック29と置き換えたもので、このブロック2
9以外の部分の構成は、第2図に示したものと同様であ
るため、その説明は省略し、ブロック29の構成につい
てのみ説明する。
Embodiment 1 The one shown in FIG. 4 is an embodiment of the present invention, in which block 29 is substituted for block 19 in the conventional example in FIG.
Since the configuration of the parts other than block 9 is the same as that shown in FIG. 2, a description thereof will be omitted and only the configuration of block 29 will be described.

接続点Bは、従来例と同様なオアゲート22の片方に接
続され、オアゲート22の出力は、カウンタ12’のリ
セット端子とR,Sフリップフロップ28のセクト人力
に接続されて(・る。
The connection point B is connected to one side of an OR gate 22 similar to the conventional example, and the output of the OR gate 22 is connected to the reset terminal of the counter 12' and the sector input of the R, S flip-flop 28.

このカウンタ12′は、従来例と同様忙基準発振器13
の出力するクロックパルスの立ち下りにより歩進するよ
うになっており、基準発振器13とは接続点Eを通り、
カウンタ12′のクロック入力と、アンドゲート23の
一方の入力端子に接続されて(・る。
This counter 12' is connected to the busy reference oscillator 13 as in the conventional example.
The clock pulse output from the reference oscillator 13 is connected to the reference oscillator 13 through a connection point E.
It is connected to the clock input of the counter 12' and one input terminal of the AND gate 23.

このアンドゲート23の出力は、オアゲート22のもう
一方の入力に接続されてし・る。
The output of this AND gate 23 is connected to the other input of the OR gate 22.

アンドゲート23の他方の入力には、カウンタ12′の
出力Qnが接続点Cと共に接続されているうカウンタ1
2′の出力Qnは、接続点Cを通して従来例と同様:(
Dフリ7ブ70ツブ17.18をリセットするとともに
、オアゲート24のもう一方の入力に接続されている。
The output Qn of the counter 12' is connected to the other input of the AND gate 23 along with the connection point C.
The output Qn of 2' is the same as the conventional example through the connection point C: (
It resets the D-flip 70 and 17 and 18, and is connected to the other input of the OR gate 24.

カラ/り12’には、出力Qnのほかに、Qn>Qmな
る条件にて出力Qmを設け、その出力をRSフリップフ
ロップ28のリセット端子へ接続する。
In addition to the output Qn, the color/receiver 12' is provided with an output Qm under the condition that Qn>Qm, and the output is connected to the reset terminal of the RS flip-flop 28.

rt Sフリップフロップ28の非反転出力は、抵抗R
,10を通してトランジスタTr2のベースに接続され
る1、 トランジスタTr2のエミッタは接地されコレクタは、
抵抗U、ttを通りトランジスタTr3のベースと抵抗
1(12に接続され、抵抗R,12の他端は、従来例と
同様な基準発振器13からの信号が印加される接続点]
〕へ接続されて(・る。
The non-inverting output of the rtS flip-flop 28 is connected to the resistor R
, 10 is connected to the base of the transistor Tr2, the emitter of the transistor Tr2 is grounded, and the collector is
The base of the transistor Tr3 passes through the resistors U and tt and is connected to the resistor 1 (12; the other end of the resistor R is a connection point to which a signal from the reference oscillator 13 similar to the conventional example is applied)
] is connected to (・ru.

トランジスタ1゛r3のエミッタは接地され、コレクタ
は抵抗It、 I ?、を通り、トランジスタTr4の
ベースに接続されている。トランジスタTr4のエミッ
タには正電圧が印加され、コレクタは抵抗R14を経て
、接続点へを通り、従来例同様に光源Iのアノード側に
接続されて(・る。
The emitter of the transistor 1r3 is grounded, and the collector is connected to the resistor It, I? , and is connected to the base of the transistor Tr4. A positive voltage is applied to the emitter of the transistor Tr4, and the collector passes through the resistor R14 to the connection point and is connected to the anode side of the light source I as in the conventional example.

次に動作について説明する。Next, the operation will be explained.

従来例と共通の積分器4 A 、 4 Bの出力VA、
V13のどちらか一方が電圧V Hに達したとき、従来
例と同様にB点に現われる正のパルスは、オアゲート2
2を通してカウンタ l 2’をリセットすると共に、
RSフリップ70ツブ28の非反転出力はハイレベルと
なり、抵抗RIOを通してトランジスタTr2を「オン
」にする。
Output VA of integrators 4A and 4B common to the conventional example,
When either one of V13 reaches voltage VH, the positive pulse appearing at point B, as in the conventional example, is output from OR gate 2.
2 and reset the counter l 2' through
The non-inverted output of the RS flip 70 tube 28 becomes high level, turning on the transistor Tr2 through the resistor RIO.

その場合に、基準発振器13からの信号が印加されるD
点が〕・イレペルであると、抵抗1(i2,1tttが
直列につながり、d点電位が分割され、トランジスタT
r3のベース電流が、トランジスタTr2の[オフ」状
態の場合より減少する。従ってトランジスタTr4のベ
ース電流も減少し、これにより発光素子Iの発光エネル
ギーも減少する。即ちトランジスタTr2が「オフ」の
ときよりも弱(・発光となる。
In that case, the signal from the reference oscillator 13 is applied to D
When the point is ]・Irepel, the resistor 1 (i2, 1ttt is connected in series, the potential at point d is divided, and the transistor T
The base current of r3 is reduced compared to the "off" state of transistor Tr2. Therefore, the base current of the transistor Tr4 also decreases, and thereby the light emission energy of the light emitting element I also decreases. In other words, the light emission is weaker than when the transistor Tr2 is "off".

°時間が進み、あらかじめ設定された時間(第7図のt
A)が経過した時点で、まだ積分器4 A’ 、 4 
Bの出力VA、VBのいずれも電圧V I−[に達して
おらず、t3点FIE ffがローレベルのままである
と、カウンタl 2’の出力Qmがハイレベルとなる。
°Time advances until the preset time (t in Figure 7)
A) has elapsed, there are still integrators 4 A', 4
If neither of the outputs VA and VB of B has reached the voltage VI-[ and the t3 point FIE ff remains at a low level, the output Qm of the counter l2' becomes a high level.

これにより、RSフリップフロップ28がリセットされ
、その非反転出力がローレベルとなり、トランジスタT
r2は「オフ」となる。
As a result, the RS flip-flop 28 is reset, its non-inverted output becomes low level, and the transistor T
r2 becomes "off".

これにより発光素子■は増光し、強力な信号光を発する
ようになる。(第7図の増光時間tB)近距離((被写
体がある場合には、はじめに弱し・発光で照射し、その
反射光をフォトダイオードDA。
As a result, the light emitting element (2) increases its brightness and emits a strong signal light. (Brightening time tB in Fig. 7) At a short distance (If there is a subject, first irradiate it with weak light and then use the photodiode DA to capture the reflected light.

−D13に受光するので、発光強度が強℃・場合に増幅
器LA、113の出力が飽和してしまうと云うような欠
点を解決できる。又あらかじめ設定された時間を経過す
ると、発光素子rは増光するので、遠方の被写体等反射
光強度が弱い場合でも支障なく正確な測距ができる。
Since the light is received at -D13, it is possible to solve the problem that the output of the amplifier LA, 113 is saturated when the emission intensity is high. Furthermore, since the light emitting element r increases in brightness after a preset time has elapsed, accurate distance measurement can be performed without any problem even when the reflected light intensity is weak, such as from a distant object.

尚減光時間t Aは、前述のような増幅器の出力が飽和
′fろと云う問題が起もな℃・時間をあらかじめ設定し
ておく。
Incidentally, the dimming time tA is set in advance to a time in degrees Celsius at which the above-mentioned problem of the output of the amplifier becoming saturated does not occur.

実施例2 第6図に示したものが1本発明の別の実施例であり、前
述した第5図における従来例のブロック19に代わり、
ブロック30と置き換えたもので、このブロック19’
以外の部分の構成は、第5図に示したものと同様である
ため、その説明は省略し、ブロック30の構成につ(・
てのみ説明する。
Embodiment 2 What is shown in FIG. 6 is another embodiment of the present invention, in which block 19 of the conventional example shown in FIG.
This block 19' replaces block 30.
Since the configuration of the other parts is the same as that shown in FIG.
I will only explain.

接続点Bは、従来例と同様にオアゲルト25.26のそ
れぞれの入力の片方に接続され、オアゲート25の出力
は、抵抗R18を通してトランジスタTr5のベースに
接続されている。
The connection point B is connected to one of the inputs of the OR gates 25 and 26 as in the conventional example, and the output of the OR gate 25 is connected to the base of the transistor Tr5 through a resistor R18.

オアゲート26の出力はR,Sスリップフロップ27の
セント端子へ接続され、RSフリップフロップ270反
転出力は、オアゲート25のもう一方の入力と6点に接
続されると共に、遅延回路DL2を通して、オアゲート
26のもう一方の入力に接続される。
The output of the OR gate 26 is connected to the cent terminal of the R, S slip-flop 27, and the inverted output of the RS flip-flop 270 is connected to the other input of the OR gate 25 at 6 points, and is also connected to the other input of the OR gate 25 through the delay circuit DL2. connected to the other input.

コンパレータ6Hの非反転入力は、コンパレータ6 L
の反転入力と、トランジスタTr5のコレクタと。
The non-inverting input of comparator 6H is the non-inverting input of comparator 6L.
and the collector of transistor Tr5.

コンデンサC2と抵抗R,19の接続点に接続されろっ
トランジスタTr5のエミッタは接地される。抵抗R,
1(+のもう一方は電源電圧に接続され、コンデンサC
2のもう一方は、接地されてし・る。
The emitter of the transistor Tr5 connected to the connection point between the capacitor C2 and the resistor R19 is grounded. Resistance R,
1 (the other side of + is connected to the power supply voltage, and the capacitor C
The other end of 2 is grounded.

′屯J、i−屯1]−r分割4ろ抵抗l充L 5 、 
I(l 6の接続点は、コンパレータ611の反転入力
に接続され、抵抗[(I6とRt7の接続点は、コンパ
レータ6Lの非反転入力に接続される。抵抗R17のも
う一方は接地されろう コンパレータ61−1の出力は、RSフリップフロップ
27のリセット入力へ接続され、コンパレータ6Lの出
力は、抵抗1(、20を通してトランジスタTr6のベ
ースへ接続されている。
′tun J, i-tun 1]-r division 4 filter resistance l charge L 5,
The connection point of I(l6 is connected to the inverting input of the comparator 611, and the connection point of the resistor [(I6 and Rt7 is connected to the non-inverting input of the comparator 6L. The other side of the resistor R17 is connected to the grounded comparator. The output of the comparator 61-1 is connected to the reset input of the RS flip-flop 27, and the output of the comparator 6L is connected to the base of the transistor Tr6 through the resistor 1 (20).

抵抗1t21と1も22の接続点は、トランジスタTr
7のベースに接続され、抵抗R21のもう一方は、基・
6発振器13からの信号が印加される接続点りへ接続さ
れ、抵抗1(22のもう一方は、トランジスタTr6の
コレクタへ接続されている。トランジスタT r 6の
エミッタは接地5れる。
The connection point between the resistors 1t21 and 122 is the transistor Tr.
7, and the other side of the resistor R21 is connected to the base of the base.
The other end of the resistor 1 (22) is connected to the collector of the transistor Tr6. The emitter of the transistor Tr6 is grounded.

トランジスタi’ r 7のコレクタは、抵抗R23を
通して、トランジスタTr8のベースに接続され、トラ
ンジスタTr7のエミッタは接地されている。
The collector of the transistor i'r7 is connected to the base of the transistor Tr8 through the resistor R23, and the emitter of the transistor Tr7 is grounded.

トランジスタTr8のエミッタには、電源電圧が印加さ
れており、コレクタは、抵抗1’(24を通して接続点
Aを経て、発光素子rのアノードfl!11に娶続され
、そのカソード側は接地されている。
A power supply voltage is applied to the emitter of the transistor Tr8, and the collector is connected to the anode fl!11 of the light emitting element r via the connection point A through the resistor 1' (24), and its cathode side is grounded. There is.

つぎにその動作について説明する。Next, its operation will be explained.

抵抗R,15とR16の接続点をG)点、抵抗R16と
R,17の接続点を0点とすると、 省)点電位〉■点電位である。。
If the connection point between resistors R, 15 and R16 is set as point G), and the connection point between resistors R16 and R, 17 is set as 0 point, then point potential>■ point potential is obtained. .

第8図に示したように、時間軸tK溢って、時刻t3.
〜t4期間、トランジスタT r 5はオアゲート25
の出力によって1オン」されて、コンデンサC2は放電
すれる。このときコンパレータ6 Lの反転入力は、は
ぼアース電位であり、コンパレータ6Lの非反転入力は
■点電位となっているので、コンパレータ6[1の出力
は)・イレペルであり、トランジスタTrIKがEオン
」される。
As shown in FIG. 8, the time axis tK overflows and the time t3.
~t4 period, transistor T r 5 is OR gate 25
The capacitor C2 is turned on by the output of the capacitor C2, and the capacitor C2 is discharged. At this time, the inverting input of the comparator 6L is at the ground potential, and the non-inverting input of the comparator 6L is at the point ■ potential, so the output of the comparator 6[1] is Irepel, and the transistor TrIK is E "on".

その111合に、基準発振器【3からの信号が印加さ 
−れる0点が・・イレベルであると、抵抗IL21,1
(22が直列につながり、d′点電位が分割され、トラ
ンジスタ’!”r7のベース電流が、トランジスタTr
6の「オフ」状態の場合より減少する。従ってトランジ
スタTr8のベース電流も減少し、これにより発光素子
Iの発光が、トランジスタTr6の「オフ」のときより
も弱い発光となる。
At the 111th moment, the signal from the reference oscillator [3 is applied.
- If the 0 point is... level, the resistance IL21,1
(22 are connected in series, the potential at point d' is divided, and the base current of transistor '!' r7 is
6 in the "off" state. Accordingly, the base current of the transistor Tr8 also decreases, so that the light emission from the light emitting element I becomes weaker than when the transistor Tr6 is "off".

時間が進み、コンデンサC2が充電を開始し、積分が進
んでも、時刻11〜t2期間は、コンパレータ6Lの非
反転入力の電位の方が、反転入力の電位よリモ高<、コ
ンパレータ6Lの出力もハイレベルのままで、発光素子
10発光も減光したままである。
Even if time progresses, capacitor C2 starts charging, and integration progresses, during the period from time 11 to t2, the potential of the non-inverting input of the comparator 6L is higher than the potential of the inverting input, and the output of the comparator 6L is also higher than the potential of the inverting input. The light emission from the light emitting element 10 also remains at a reduced level while remaining at a high level.

時刻電、を経過して、コンパレータ6Lの反転入力の電
位が、非反転入力の電位よりも高くなると、その出力が
ローレベルに反転し、トランジスタTr6が「オフ」と
なり、従って発光素子Iは増光する。
When the potential of the inverting input of the comparator 6L becomes higher than the potential of the non-inverting input after the time signal elapses, its output is inverted to low level, the transistor Tr6 is turned off, and the light emitting element I becomes brighter. do.

前述した実施例の場合と同様に、はじめに弱い発光で被
写体を照射しているので、近距離に被写体がある場合に
は、増幅器の出力が飽和することなく測距が可能であり
、又被写体が遠距離にあったり、弱い反射光のときでも
、あらかじめ設定された時間(抵抗R19とコンデンサ
C2による時定数と抵抗R15゜R,16,rL17)
を経過すると、発光素子Iは増光するので、正確な測距
ができる。
As in the case of the above-mentioned embodiment, the subject is first illuminated with weak light, so if the subject is close, distance measurement is possible without saturating the output of the amplifier. Even when the distance is far or the reflected light is weak, the preset time (time constant due to resistor R19 and capacitor C2 and resistor R15°R, 16, rL17)
After the time elapses, the light emitting element I increases in brightness, allowing accurate distance measurement.

効  果 以上の′説明から明らかなよう(・て、本発明−(・テ
よれ(う:。
As is clear from the above explanation of the effects, the present invention-().

投光部から発光する光エネルギーを制御1−るための発
光制御部を設け、該発光制御部により前記投光部から発
する光エネルギーを、所定期間減少状態とし、その期間
経過後前記減少状態から復元させるように構成したので
、近距離から遠距離の範囲にわたり。
A light emission control unit is provided for controlling the light energy emitted from the light emission unit, and the light emission control unit causes the light energy emitted from the light emission unit to be reduced for a predetermined period of time, and after the period elapses, the light energy emitted from the light emission unit is reduced from the reduced state. Since it was configured to be restored, it covers a range from short distances to long distances.

安定した精度の良い合焦1b作を行うことが可能fc。It is possible to perform stable and accurate focusing 1b operation fc.

優れた自動焦点調節装置を提供することができるつOne that can provide an excellent autofocus device.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、従来のアクティブ方式による自動焦点調節の
原理を示す説明図、第2図は従来のAF回路の+71を
成を示す回路図、第3図は第2図の回路の動作を説明す
る線図、第4図は本発明の自動焦点調節装置の要部回路
図、第5図は従来のA I”回路の別の例の回路図、第
6図は本発明の別の実施例の要部回路図、第7図は本発
明の実施例の動作を説明する線図、第8図は本発明の別
の実施例の動作を訝明する線図である。
Fig. 1 is an explanatory diagram showing the principle of autofocus adjustment using the conventional active method, Fig. 2 is a circuit diagram showing the +71 configuration of a conventional AF circuit, and Fig. 3 is an explanation of the operation of the circuit in Fig. 2. FIG. 4 is a circuit diagram of a main part of an automatic focusing device of the present invention, FIG. 5 is a circuit diagram of another example of the conventional A I" circuit, and FIG. 6 is another embodiment of the present invention. FIG. 7 is a diagram for explaining the operation of an embodiment of the present invention, and FIG. 8 is a diagram for explaining the operation of another embodiment of the present invention.

Claims (1)

【特許請求の範囲】[Claims] 被写体へ光を照射するための投光部と、該投光部から被
写体へ照射された光の反射光を光検出器へ導入するため
の光学系を備え、前記光検出器の出力信号により撮像光
学系をその光軸方向に移動させて焦点調節を行う自動焦
点調節装置において、前記投光部から発する光エネルギ
ーを制御するための発光制御部を設け、該発光制御部に
より前記投光部から発する光エネルギーを所定期間減少
状態とし、その期間経過後は前記減少状態から復元させ
るように構成したことを特徴とする自動焦点調節装置。
A light projecting section for irradiating light onto a subject, and an optical system for introducing reflected light of the light irradiated onto the subject from the light projecting section to a photodetector, and imaging is performed using an output signal from the photodetector. In an automatic focus adjustment device that adjusts focus by moving an optical system in the direction of its optical axis, a light emission control section for controlling light energy emitted from the light projection section is provided, and the light emission control section controls the light energy emitted from the light projection section. An automatic focus adjustment device characterized in that the emitted light energy is reduced for a predetermined period of time, and after the elapse of that period, it is restored from the reduced state.
JP20640384A 1984-10-03 1984-10-03 Automatic focus adjusting device Pending JPS6184617A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20640384A JPS6184617A (en) 1984-10-03 1984-10-03 Automatic focus adjusting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20640384A JPS6184617A (en) 1984-10-03 1984-10-03 Automatic focus adjusting device

Publications (1)

Publication Number Publication Date
JPS6184617A true JPS6184617A (en) 1986-04-30

Family

ID=16522778

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20640384A Pending JPS6184617A (en) 1984-10-03 1984-10-03 Automatic focus adjusting device

Country Status (1)

Country Link
JP (1) JPS6184617A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5887543A (en) * 1981-11-19 1983-05-25 Nitto Kogaku Kk Automatic range finding device of camera
JPS58179828A (en) * 1982-04-15 1983-10-21 Canon Inc Safety device of active range finder

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5887543A (en) * 1981-11-19 1983-05-25 Nitto Kogaku Kk Automatic range finding device of camera
JPS58179828A (en) * 1982-04-15 1983-10-21 Canon Inc Safety device of active range finder

Similar Documents

Publication Publication Date Title
JPH0580643B2 (en)
US4291223A (en) Distance detecting device
JPH0151819B2 (en)
JPS59101611A (en) Focusing control device
JPS6184617A (en) Automatic focus adjusting device
JPS59119336A (en) Camera used together with flashing device
JPS58120225A (en) Camera
US4668068A (en) Automatic focus adjustment apparatus
JP2528116B2 (en) Auto exposure camera
JPS61124912A (en) Focus detecting circuit
JP2802785B2 (en) Camera exposure control method
US5162837A (en) Electronic camera having a built-in strobe
JPS6360884B2 (en)
US4692012A (en) Automatic focus adjustment apparatus
JPS60214319A (en) Automatic focus adjusting mechanism
JPS59220708A (en) Automatic focus detector
JPH11237665A (en) Electronic image photographic device
JPS6053910A (en) Automatic focusing device
JPH087315B2 (en) Control device for lens device
JPS59222804A (en) Automatic focus detector
KR920011062B1 (en) Auto-focus control apparatus for a camera
JPH01116510A (en) Light projecting system automatic focusing device
JP2562197B2 (en) Camera control device
JPS604929A (en) Aperture setter of camera incorporating auto strobe
JPS61130910A (en) Focus detecting circuit