JPS6174492A - Recording and reproducing device of video signal - Google Patents

Recording and reproducing device of video signal

Info

Publication number
JPS6174492A
JPS6174492A JP59198216A JP19821684A JPS6174492A JP S6174492 A JPS6174492 A JP S6174492A JP 59198216 A JP59198216 A JP 59198216A JP 19821684 A JP19821684 A JP 19821684A JP S6174492 A JPS6174492 A JP S6174492A
Authority
JP
Japan
Prior art keywords
signal
time
video signal
processing
time axis
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59198216A
Other languages
Japanese (ja)
Inventor
Kazuo Shimomura
下村 和男
Kimiharu Ito
伊藤 公治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP59198216A priority Critical patent/JPS6174492A/en
Priority to US06/759,972 priority patent/US4758898A/en
Priority to EP85109593A priority patent/EP0170267B1/en
Priority to DE8585109593T priority patent/DE3585058D1/en
Publication of JPS6174492A publication Critical patent/JPS6174492A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/81Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback the individual colour picture signal components being recorded sequentially only

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

PURPOSE:To prevent the edge of a synchronizing signal from variation and to execute the processing of time division and time axis extension precisely by using an analog synchronizing separator circuit to detect the horizontal and vertical synchronizing signals of a recording/ reproducing video signal without the A/D conversion of said video signal. CONSTITUTION:The synchronizing signals of a recording video signal and a reproduced video signal are respectively detected and synchronously separated by the analog synchronizing separator circuit 3, and during the period of a vertical synchronizing signal part, the inhibition gate signal of a compression/expansion inhibiting gate signal is formed 9. Clocks synchronized with the separated synchronizing signals, varied at their frequency in accordance with time axis compression//time division insersion processing and time axis expansion processing during the non-output period of an inhibition gate signal and controlled by the stopping frequency of the time axis compression/time division insersion processing and the time axis expansion processing are formed by a clock control circuit 10. On the basis of the clocks, the time axis compression/time division insersion processing and the time axis expansion processing are executed during the non-output period of the inhibision gate signal, and at the output period of the inhibition gate signal, the time axis compression/time division insersion processing and the time axis expansion processing are stopped and the luminance signals of respective video signals are outputted 29 without processing.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、記録時に、記録するビデオ信号の同期信号
を含む輝度信号1色差信号それぞれの時間軸圧縮および
時分割挿入処理を行なって時間軸圧縮された1丁度信号
と色差信号とが各1水平期間に時分割挿入された変換ビ
デオ信号を形成するとともて、該変換ビデオ信号を記録
媒体に記録し、再生時に、記録媒体から再生されたビデ
オ信号の1同期信号を含む輝度信号1色差信号をそれぞ
れ時間軸伸長処理し、記録するビデオ信号の輝度信号。
Detailed Description of the Invention [Field of Industrial Application] This invention performs time axis compression and time division insertion processing for each of the luminance signal and color difference signal including the synchronization signal of the video signal to be recorded. The compressed signal and the color difference signal are time-divisionally inserted into each horizontal period to form a converted video signal, and the converted video signal is recorded on a recording medium, and upon playback, the converted video signal is reproduced from the recording medium. A luminance signal of a video signal in which a luminance signal and a color difference signal including one synchronization signal of the video signal are subjected to time axis expansion processing and recorded.

色差信号と同一時間軸の輝度信号1色差信号を各1水平
期間にそれぞれ再生形成して出力するビデオ信号記録再
生装置に関する。
The present invention relates to a video signal recording and reproducing apparatus that reproduces and outputs a luminance signal and a color difference signal on the same time axis as a color difference signal in each horizontal period.

〔従来の技術〕[Conventional technology]

従来、この種ビデオ信号記録再生装置の1例であるタイ
ムプレックス方式のビデオテープレコーダは、記録時に
、記録されるビデオ信号の同期信号を含む各1水平期間
(以下水平期間をHと称する)の輝度信号を4/′5に
時間軸圧縮処理するとともに、m1記記録されるビデオ
信号のR−Y 、 B−Y(R赤の色信号、B 青の色
信号、Y 輝度信号)の2種の色差信号を11−■毎に
交互に115に時間軸圧縮処理し、さらに、・V5に時
間軸圧縮された輝度信号と115に時間1軸圧縮された
R−YまたばB−Yの色差信号との時分割挿入処理によ
り、時間軸圧縮された輝度信号とR−YまたばB−Y 
の色差信号とが各IHに時分割挿入された変換ビデオ信
号。
Conventionally, a time-plex video tape recorder, which is an example of this type of video signal recording and reproducing apparatus, records each horizontal period (hereinafter referred to as H) that includes a synchronization signal of the video signal to be recorded. The luminance signal is subjected to time axis compression processing to 4/'5, and two types of video signals, R-Y and B-Y (R red color signal, B blue color signal, Y luminance signal), are recorded in m1. The color difference signals of are subjected to time axis compression processing to 115 alternately every 11 - By time-division insertion processing with the signal, the time-axis compressed luminance signal and R-Y or B-Y
A converted video signal in which a color difference signal and a color difference signal are time-divisionally inserted into each IH.

すなわちタイムプレックス信号を形成し、該タイムフレ
ックス信号を記録媒体であるテープに記録する。
That is, a time flex signal is formed and the time flex signal is recorded on a tape, which is a recording medium.

また、再生時は、前記テープの再生によシ得ら瓦たビデ
オ信号、すなわち再生されたビデオ信号である再生タイ
ムプレックス信号の時間軸圧縮された輝度信号1色差信
号をそれぞれ時間軸伸長処理し、記録するビデオ信号の
輝度信号1色差信号と同一時間軸の輝度信号1色差信号
を各IHにそれぞれ再生形成して出力する。
During playback, the time-base compressed luminance signal and chrominance signal of the video signal obtained by playing the tape, that is, the playback timeplex signal which is the reproduced video signal, are subjected to time-base expansion processing. , the luminance signal and the color difference signal of the video signal to be recorded and the luminance signal and the color difference signal on the same time axis are respectively reproduced and output to each IH.

そしてiT述の時間軸圧縮および時分割挿入処理。and the time axis compression and time division insertion processing described by iT.

時間軸伸長処理は、A/D変換器、メモl) 、 D、
y’A変換器などを用いてデジタル的に行なわれ、この
場合、従来のビデオテープレコーダのようにアナログの
フィルタなどを用いないため、輝度信号と色差信号との
干渉がなくカラー録再のS/Nおよび解(象度の向上が
図れる利点を有する。
Time axis expansion processing is performed using an A/D converter, memo l), D,
This is done digitally using a Y'A converter, etc. In this case, unlike conventional video tape recorders, analog filters are not used, so there is no interference between the luminance signal and color difference signal, and color recording and playback is possible. /N and solution (has the advantage of improving the degree of accuracy.

ところでデジクル的な時間軸圧縮処理を行なう場合、一
般に、所定速度のクロック信号にもとづき、輝度信号と
色差信号とをそれぞれA/D変換するとともに、該A/
D変換により得られた。1lSj度、クロマデータをそ
れぞれメモリに書き込んで一旦保持し、つぎに、前記所
定速度より高速のクロック信号にもとづき、メモリから
輝度、クロマデータをそれぞれ読み出すとともにD/A
変換し、前記メモリの魯き込みのクロック信号と読み出
しのクロック信号との速度差により設定された圧縮比で
時間軸圧縮された輝度信号と色差信号とを得る。
By the way, when performing digital time axis compression processing, generally, the luminance signal and the color difference signal are each A/D converted based on a clock signal at a predetermined speed, and the A/D conversion is performed.
Obtained by D conversion. The luminance and chroma data are respectively written to the memory for 1 lSj and held temporarily, and then the luminance and chroma data are respectively read from the memory based on a clock signal faster than the predetermined speed, and the D/A
A luminance signal and a color difference signal are obtained which are time-base compressed at a compression ratio set based on the speed difference between the reading clock signal and the reading clock signal of the memory.

そして前述のタイムプレックス方式のビデオテープレコ
ーダでは、記録時に、16川、4■bのクロック信号に
よシ、記録されるビデオ信号の各1)Iの輝度信号1色
差信号がそれぞれA/D変換されて輝度データ、クロマ
データがそれぞれ形成されるンダムアクセスメモリをR
A M  と称する)に書き込まれ、かつ、4 Sfh
のクロック信号により、各IHのR−YまたはB−Y 
 のクロマデータがクロマ側RAM K I H毎に書
き込まれる。
In the above-mentioned time-plex video tape recorder, during recording, each of the 1) luminance signal, 1 color difference signal of the recorded video signal is A/D converted by 16 clock signals and 4b clock signals. R is a random access memory in which luminance data and chroma data are formed.
A M ) and 4 Sfh
R-Y or B-Y of each IH by the clock signal of
chroma data is written to each chroma side RAM K I H.

なお、記録されるビデオ信号中の各IHのR−Y。Note that R-Y of each IH in the recorded video signal.

B−Y のクロマデータは、IH毎に交互にクロマ側E
3−AMK@き込まれる。
The chroma data of B-Y is alternately set to the chroma side E for each IH.
3-AMK @ is inserted.

さらに、20選のクロック信号によシ輝度側脆Mが読み
出きれ、このとき輝度側RA M の書き込みと読み出
しのクロック信号の比により、読み呂された輝度データ
が書き込まれる輝度データの415に時間軸圧縮され、
記録されるビデオ信号中の輝度信号の時間軸が415に
圧縮される。
Furthermore, the brightness side fragile M is read out by the 20 selected clock signals, and at this time, depending on the ratio of the writing and reading clock signals of the brightness side RAM, the brightness data that has been read out becomes the brightness data 415 to be written. The time axis is compressed,
The time axis of the luminance signal in the recorded video signal is compressed to 415 times.

また、クロマ側RAMは書き込みが終わると20七のク
ロック信号により読み吊され、このときりロマ側RA 
M の書き込みと読み出しのクロック信号の比により、
語み吊されたクロマデータが書き込まれるクロマデータ
の115に時間軸圧縮され、記録きれるビデオ信号中の
色差信号の時間軸が115に圧縮される。
In addition, when writing is completed, the chroma side RAM is read and suspended by the clock signal 207, and at this time, the chroma side RAM
Depending on the ratio of write and read clock signals of M,
The time axis of the suspended chroma data is compressed to 115 of the chroma data to be written, and the time axis of the color difference signal in the recordable video signal is compressed to 115.

なお、クロマデータの読み吊しは輝度信号のブランキン
グ期間になり、各IHKQ度データとクロマデータとが
1頃次に読み出される。
It should be noted that the suspension of reading of the chroma data occurs during the blanking period of the luminance signal, and each IHKQ degree data and chroma data are read out next around 1.

そして時分割挿入処理により、各IHに読み呂てれた輝
度データ、クロマデータと、50I几Eのレベルに固定
されたアクロマチイックレベルデータとが、輝度データ
、アクロマチイックレベルデータ、クロマデータの順に
合成されるとともに20、川のタロツク信号によりD/
A変換され、415に時間軸圧縮されたIHの輝度信号
、アクロマチイックレベル信号、115に時間軸圧縮さ
れたR−Y またはB−Y の色差信号が各IHに時分
割挿入されたタイムプレックス信号が形成される。
Then, by time-sharing insertion processing, the brightness data, chroma data read into each IH, and the achromatic level data fixed at the level of 50 IH are combined into the brightness data, achromatic level data, and chroma data. are synthesized in the order of 20, and D/
Timeplex in which the IH luminance signal, achromatic level signal, A-converted and time-axis compressed to 415, and R-Y or B-Y color difference signal, time-axis compressed to 115, are time-divisionally inserted into each IH. A signal is formed.

なお、形成されたタイムプレックス信号は輝度信号中の
同期信号部分も時間軸圧縮され、垂直同期信号部分の波
形は第4図に示すように、水平間X’J ハ/’ /’
 JGJ 間、 等価ハtvヌWJ 間、 垂直同期ハ
/レス期間それぞれに、50ILLEのアクロマチイッ
クレベル信号が重畳した波形になり、図中の0はRデス
タルレベルを示す。
In addition, in the formed time-plex signal, the synchronization signal part in the luminance signal is also compressed in time, and the waveform of the vertical synchronization signal part is as shown in FIG.
The waveform has a superimposed achromatic level signal of 50 ILLE during the JGJ interval, the equivalent HTV interval WJ interval, and the vertical synchronization H/L interval, respectively, and 0 in the figure indicates the R destal level.

一方、デジタル的な時間軸伸長処理は、時間軸圧縮処理
と逆の処理を行なえばよく、タイムプレックス方式のビ
デオテープレコーダの場合は、再生タイムプレックス信
号中の時間軸圧縮された輝度信号5色差信号が20庫の
クロック信号によりそれぞれA/D変換された後、20
讃のクロック信号によシ輝度側RAM  、クロマ側R
AM にそれぞれ書き込まれる。
On the other hand, digital time axis expansion processing can be performed by performing the reverse process of time axis compression processing, and in the case of a timeplex video tape recorder, the time axis compressed luminance signal 5 color difference in the playback timeplex signal is used. After the signals are A/D converted by the 20 clock signals, 20
Luminance side RAM, chroma side R
Each is written to AM.

さらに、163にのクロック信号により輝度側LLAM
が読み呂されるとともに、4廐のクロック信号によりク
ロマ側RAMが読み出され、かつ、両RAM から読み
出され念データがそれぞれD/A変換され、このときク
ロック信号の比によp、D/A変換によシ得られた輝度
信号1色差信号の時間軸が、A/D変換される輝度信号
1色差信号の時間軸すなわち記録するビデオ信号の輝度
信号1色差信号の415 、115の時間軸を、5/4
 、5倍にそれぞれ伸長処理され、記録されるビデオ信
号の輝度信号1色差信号と同一時間軸の輝度信号1色差
信号が各IHに再生形成される。
Furthermore, the luminance side LLAM
At the same time, the chroma side RAM is read out by the clock signal of the fourth side, and the digital data read out from both RAMs are respectively D/A converted. At this time, p, D The time axis of the luminance signal 1 color difference signal obtained by /A conversion is the time axis of the luminance signal 1 color difference signal obtained by A/D conversion, that is, the time axis of 415 and 115 of the luminance signal 1 color difference signal of the video signal to be recorded. axis, 5/4
, 5 times, and a luminance signal and one color difference signal on the same time axis as the luminance signal and one color difference signal of the recorded video signal are reproduced and formed on each IH.

ところで記録時および再生時の輝度側、クロマ側RA 
M の書き込みおよび読み出しのタイミングなどの種々
のタイミングは、記録されるビデオ信号、再生されたビ
デオ信号それぞれの水平同期信号を基準として決定され
、この場合両RAMのタロツク信号などの種々のクロッ
ク信号け、記録されるビデオ信号および再生されたビデ
オ信号それぞれの水平同期信号の位相に正確に同期して
形成するとともに、水平同期信号を基準とした所定のタ
イミングでIflzt14または4川から20選あるい
は、20■からI6川または4選などに可変制御する必
要がある。
By the way, the brightness side and chroma side RA during recording and playback
Various timings such as the writing and reading timings of M are determined based on the horizontal synchronization signals of the recorded video signal and the reproduced video signal, and in this case, various clock signals such as the tarock signal of both RAMs are determined. , is formed in precise synchronization with the phase of the horizontal synchronization signal of each of the recorded video signal and the reproduced video signal, and at a predetermined timing based on the horizontal synchronization signal, Iflzt14 or 20 selected from 4 rivers or 20 It is necessary to perform variable control from ■ to I6 river or 4 selection.

そして電波科学+983.11 (日本放送土板協会)
の頁134〜+38には、前述のタイムプレックス方式
の記録、再生を行なうために、デジタ/し同期分層回路
を設けることが記載され、この場合、該デジタル同期分
離回路により、記録されるビデオ信号。
And Radio Science +983.11 (Japan Broadcasting Board Association)
Pages 134 to +38 of , it is described that a digital/synchronization separation circuit is provided in order to perform the above-mentioned time-plex recording and playback, and in this case, the video recorded by the digital synchronization separation circuit is signal.

再生されたビデオ信号中の輝度信号のデジタル変換信号
から水平、垂直の同期信号を検出して同期分離し、該同
期分離により得られた水平同期信号にもとづき、輝度側
、クロマ側RAMのクロック信号などの種々のクロック
信号が形成される。
Horizontal and vertical synchronization signals are detected and synchronized from the digital conversion signal of the luminance signal in the reproduced video signal, and based on the horizontal synchronization signal obtained by the synchronization separation, the clock signals of the luminance side and chroma side RAMs are generated. Various clock signals such as are generated.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

ところでデジタル同期分離回路を用いて、記録されるビ
デオ信号、再生されたビデオ信号中の輝Lf信号のデジ
タル変換信号から水平、垂直の同期信号を検出して同期
分離を行なう場合、デジタル変換信号を形成するための
A/D変換のサンプリング間隔は有限であシ、この場合
、1サンプリング間隔すなわち1クロック周期程度の検
出タイミングのずれがIH毎に生じる恐れがある。
By the way, when using a digital synchronization separation circuit to detect horizontal and vertical synchronization signals from the digital conversion signal of the luminance Lf signal in the recorded video signal and the reproduced video signal and perform synchronization separation, the digital conversion signal is The sampling interval of A/D conversion for forming the IH is finite, and in this case, there is a possibility that a shift in detection timing of about one sampling interval, that is, one clock cycle may occur for each IH.

そして検出タイミングのずれにより、同期分離される同
期信号のエツジが変動し、該エツジの変動によシクロツ
ク信号が変動する問題点がある。
There is a problem in that the edge of the synchronizing signal to be synchronously separated changes due to the difference in detection timing, and the cyclic signal changes due to the edge change.

〔問題点を解決するための手段〕[Means for solving problems]

この発明は、記録されるビデオ信号、再生されたビデオ
信号それぞれの同期信号の位相に同期制御されたクロッ
ク信号にもとづき、記録時に、前記記録されるビデオ信
号の同期信号を含む輝度信号2色差信号をそれぞれ時間
軸圧縮および時分割挿入処理し、時間軸圧縮さhた輝度
信号と色差信号とが各1水平期間に時分割挿入された変
換ビデオ信号を形成するとともに、該変換ビデオ信号を
記録媒体に記録し、再生時に、m1記媒体の再生により
得られた前記再生されたビデオ信号の同期信号を含む輝
度信号2色差信号をそれぞれ時間軸伸長処理し、前記記
録されるビデオ信号の輝度信号。
The present invention provides a luminance signal, two color difference signals including the synchronization signal of the video signal to be recorded, and a clock signal synchronized with the phase of the synchronization signal of each of the video signal to be recorded and the video signal to be reproduced. are subjected to time-axis compression and time-division insertion processing to form a converted video signal in which the time-axis compressed luminance signal and color difference signal are time-divisionally inserted in each horizontal period, and the converted video signal is transferred to a recording medium. At the time of reproduction, a luminance signal and two color difference signals including a synchronization signal of the reproduced video signal obtained by reproduction of the m1 recording medium are subjected to time axis expansion processing, respectively, to obtain a luminance signal of the video signal to be recorded.

色差信号と同一時間軸の輝度信号9色差信号を各1水平
期間にそれぞれ再生形成して出力するビデオ信号記録再
生装置において、@記記録されるビデオ信号、@記再生
されたビデオ信号の同期信号をそれぞれ検出して同期分
離を行なうアナログ同期分離回路中と、該同期分離回路
学から出力された同期信号にもとづき前記記録されるビ
デオ信号前記再生されたビデオ信号の垂直同期信号部分
の期間に圧縮、伸長の禁止ゲート信号を形成して出力す
る禁止ゲート信号形成回路−t、@記同期分離回路→か
ら出力された同期信号に位相が同期し理、@開時間軸伸
長処理の停止周波数に制御されたクロック信号を形成す
るクロック制御回路≠と、該制御回路褥から出力された
クロック信号にもとづき、前記禁止ゲート信号の非出力
期間に前記時間軸圧縮および時分割挿入処理、前記時間
軸伸長処理をそれぞれ行なうとともに、前記禁止ゲート
信号の出力期間に前記時間軸圧縮および時分割挿入処理
、 ErJ記時開時間軸伸長処理れぞれ停止して前記記
録されるビデオ言号、前記再生されたビデオ信号の輝度
信号を非処理出力する百号処理部寺とを備えたことを特
徴とするビデオ信号記録再生装置である。
In a video signal recording and reproducing device that reproduces and outputs luminance signals and nine color difference signals on the same time axis as the color difference signals in one horizontal period, synchronization signals of the recorded video signal and the reproduced video signal are used. The recorded video signal is compressed into the period of the vertical synchronization signal portion of the reproduced video signal based on the synchronization signal output from the synchronization separation circuit. , a prohibition gate signal forming circuit that forms and outputs an expansion prohibition gate signal, and a synchronization separation circuit whose phase is synchronized with the synchronization signal output from the synchronization separation circuit. Based on the clock control circuit ≠ that forms a clock signal output from the control circuit and the clock signal output from the control circuit, the time axis compression and time division insertion processing, and the time axis expansion processing are performed during the non-output period of the prohibition gate signal. At the same time, during the output period of the inhibition gate signal, the time axis compression and time division insertion processing, and the ErJ time opening time axis expansion processing are respectively stopped and the recorded video words and the played video are stopped. This is a video signal recording and reproducing device characterized by comprising a processing unit for outputting a luminance signal of the signal without processing.

〔作 用〕[For production]

そしてデジタル同期分離回路の代わりにアナログ同期分
離回路を用いるため、記録されるビデオ信号、再生され
たビデオ信号それぞれの水平、垂直の同期信号をA/D
変換することなく検出することになり、この場合、デジ
タル同期分離回路を用いたときのサンプリング間隔によ
る検出タイミングのずれは生じなくなる。
Since an analog synchronization separation circuit is used instead of a digital synchronization separation circuit, the horizontal and vertical synchronization signals of the recorded video signal and the reproduced video signal are converted to an A/D converter.
Detection is performed without conversion, and in this case, there is no difference in detection timing due to the sampling interval when using a digital synchronization separation circuit.

一方、アナログ同期分離回路を設けるだけの場合は、た
とえば再生されたビデオ信号である再生タイムプレック
ス信号が、第4図に示すように垂直同期信号部分にアク
ロマチイックレベル信1号が重畳しているため、再生時
に、水平、垂直の同期信号を検出して同期分離すること
が困難になるが、この発明では、記録時に、記録される
ビデオ信号中の輝度信号の垂直同期信号部分の時間軸圧
縮および時分割挿入処理を停止し、記録されるビデオ信
号中の輝度信号をそのまま出力するため、変換ビデオ信
号中の垂直同期信号が記録されるビデオ信号の垂直同期
信号部分により形成され、この場合、再生時にアナログ
同期分離回路により水平。
On the other hand, when only an analog synchronization separation circuit is provided, for example, the reproduced timeplex signal, which is a reproduced video signal, has an achromatic level signal 1 superimposed on the vertical synchronization signal part, as shown in Figure 4. This makes it difficult to detect and synchronize horizontal and vertical synchronization signals during playback, but in this invention, when recording, the time axis of the vertical synchronization signal portion of the luminance signal in the recorded video signal is In order to stop the compression and time division insertion processing and output the luminance signal in the recorded video signal as is, the vertical synchronization signal in the converted video signal is formed by the vertical synchronization signal part of the video signal to be recorded, and in this case , leveled by analog synchronization separation circuit during playback.

垂直の同期信号を正確に検出して同期分離が行なえる。Synchronization separation can be performed by accurately detecting vertical synchronization signals.

そしてアナログ同期分離回路を用いて記録されるビデオ
信号、再生されたビデオ信号の水平、垂直の同期信号を
検出ずhなく正確かつ安定に検出するため、同期分離さ
れた水平、垂直の同期信号のエツジの変動が防止され、
記録時の時間軸圧縮および時分割挿入処理、再生時の時
間軸伸長処理て用いられるクロック信号が、正確かつ安
定に同期分離された水平同期信号の位相に同期制御され
るとともに可変制御され、記録時の時間軸圧縮および時
分割処理、再生時の時間軸伸長処理が正確かつ安定に行
なえる。
In order to accurately and stably detect the horizontal and vertical synchronization signals of recorded video signals and reproduced video signals using an analog synchronization separation circuit, the horizontal and vertical synchronization signals that have been synchronized are separated. Edge fluctuations are prevented,
The clock signal used for time axis compression and time division insertion processing during recording and time axis expansion processing during playback is controlled in synchronization with the phase of the horizontal synchronization signal that is accurately and stably synchronously separated, and is also variably controlled. Time axis compression and time division processing during time, and time axis expansion processing during playback can be performed accurately and stably.

〔実施例〕〔Example〕

つぎに、この発明を、その1実施例を示した第1図ない
し第3図とともに詳細に説明する。
Next, the present invention will be explained in detail with reference to FIGS. 1 to 3 showing one embodiment thereof.

まず、記録時について説明すると、第1図に示すように
記録されるビデオ信号中の同期信号を含む輝度信号(以
下記録輝度信号と称する)が、輝度入力端子(1)から
録再切換第1スイツチ(2)の記録接点(r)を介して
アナログ同期分離回路(3)および輝度側A/D変換器
(4)に入力される。
First, when recording, as shown in FIG. The signal is input to the analog synchronization separation circuit (3) and the luminance side A/D converter (4) via the recording contact (r) of the switch (2).

また、記録されるビデオ信号中のR−Y 、 B−Yの
色差信号(以下R−Y、B−Yの記録色差信号と称する
)が、第1.第2クロマ入力端子(5) 、 +61を
介してクロマ切換スイッチ(7)の1対の接点(a) 
、 (+))にそれぞれ入力され、このときスイッチ(
7)が記録されるビデオ信号のIH毎だ接点(a) 、
 (1))に交互に切換えられるため、スイッチ(7)
を介したR−Y、B−Yの記録色差信号がクロマ側A/
D変換器(8)にIH毎に交互に入力される。
Further, the R-Y and B-Y color difference signals (hereinafter referred to as R-Y and B-Y recorded color difference signals) in the video signal to be recorded are the first. A pair of contacts (a) of the chroma selector switch (7) via the second chroma input terminal (5) and +61
, (+)) respectively, and at this time the switch (
7) Contact point (a) for each IH of the video signal to be recorded,
(1)), so the switch (7)
The recorded color difference signals of R-Y and B-Y are sent to the chroma side A/
The signal is alternately input to the D converter (8) for each IH.

そして同期分離回路(3)により記録されるビデオ信号
中の水平、垂直の同期信号がA/D変換することなく検
量されて同期分離され、該同期分離により得られた水平
同期信号が同期分離回路(3)から禁止ゲート信号形成
回路(9)およびクロック制御回路at)に出力され、
かつ、同期分離回路(3)から作成回路(9)に水平、
垂直の同期信号が混在した複合同期信号が出力される。
Then, the horizontal and vertical synchronization signals in the video signal recorded by the synchronization separation circuit (3) are calibrated and synchronized without A/D conversion, and the horizontal synchronization signals obtained by the synchronization separation are sent to the synchronization separation circuit (3). (3) is output to the inhibit gate signal forming circuit (9) and the clock control circuit at),
And horizontally from the synchronous separation circuit (3) to the creation circuit (9),
A composite synchronization signal containing a vertical synchronization signal is output.

さらに、作成回路(9)は第2図に示すように構成され
、第1モノマ/レチ(9a)に第3図(a)に示す同期
分離回路(3)からの水平同期信号が入力され、モノマ
ルチ(9a)が水平同期信号の立下りによりトリガされ
、モノマルチ(9a)からアンド回路(9b)に、第3
図(b)に示すように水平同期信号の立下9からlH/
2より長(IHより短い期間Maの第1モノマルチパル
スが出力される。
Furthermore, the creation circuit (9) is configured as shown in FIG. 2, and the horizontal synchronization signal from the synchronization separation circuit (3) shown in FIG. The mono multi (9a) is triggered by the fall of the horizontal synchronizing signal, and the third
As shown in figure (b), from falling 9 of the horizontal synchronizing signal to lH/
The first monomultipulse having a period Ma longer than 2 (shorter than IH) is output.

また、アンド回路(9b)に第3図(C)に示す同期分
離回路(3)からの複合同期信号が入力され、アンド回
路(9b)により第1モノマルチパルスと複合同期信号
との論理積が演算され、アンド回路(9b)から再トリ
ガ可能な第2モノマルチ(9C)に、第3図(d)に示
すように等価パルス期間および垂直同期パルス期間にの
み論理l(以下゛′l′′と称する)のパルスが存在す
るアンドゲート信号が出力される。  、なお、複合同
期信号は各1垂直期間に、0.5H毎の幅の広い6個の
垂直同期パルスが存在する垂直同期パルス期間と、0.
5H毎の幅の狭い6個の等価パルスが存在する垂直同期
パルス期間の前、後の等価パルス期間と、IH毎の水平
同期パルスが存在する水平同期パルス期間とからなり、
垂直同期パルス期間の各垂直同期パルスによシ垂直同期
信号が形成されるとともに、各パ/I/ヌ期間のIH毎
のパルスにより第3図(b)の水平同期信号が形成され
、第3図(C)は垂直同期パルス期間部分を示している
Further, the composite synchronization signal from the synchronization separation circuit (3) shown in FIG. is calculated, and from the AND circuit (9b) to the retriggerable second monomulti (9C), the logic l (hereinafter referred to as 'l' An AND gate signal in which there are pulses (referred to as ``'') is output. , Incidentally, the composite synchronization signal has a vertical synchronization pulse period in which there are six wide vertical synchronization pulses every 0.5H in each vertical period, and a vertical synchronization pulse period in which there are six wide vertical synchronization pulses every 0.5H.
It consists of equivalent pulse periods before and after the vertical synchronization pulse period in which six narrow equivalent pulses exist for every 5H, and a horizontal synchronization pulse period in which a horizontal synchronization pulse exists for each IH,
A vertical synchronization signal is formed by each vertical synchronization pulse in the vertical synchronization pulse period, and a horizontal synchronization signal shown in FIG. Figure (C) shows the vertical synchronization pulse period.

また、第2モノマルチ(9C)に入力されるアンドゲー
ト信号は、等価パルス期間および垂直同期パルス期間に
おけるパルス間隔がIf(以下になる。
Further, the AND gate signal input to the second monomulti (9C) has a pulse interval of If (or less) in the equivalent pulse period and the vertical synchronization pulse period.

そして第2モノマルチ(9G)がアンドゲート信号の立
上り苺にトリガされ、このとき第2七ノ5マルチ(9C
)の準安定期間がIHより少し長い期間に設定されてい
るため、第2モノマルチ(9C)からゲート信号出力回
路(9d)に、第3図(e)に示すようにアンドゲート
信号が始めに立上るしa時から最後に立上るtb時より
第2モノマルチ(9C)の準安定期間後のも0時までの
間に1″になる第2モノマルチパルスが出力される。
Then, the second mono multi (9G) is triggered by the rising edge of the AND gate signal, and at this time the second mono multi (9C)
) is set to a slightly longer period than IH, the AND gate signal is output from the second monomulti (9C) to the gate signal output circuit (9d) as shown in Figure 3(e). The second monomulti pulse becomes 1'' from time a to time tb when it finally rises to time 0 after the metastable period of the second monomultiple (9C).

ざらに、ゲート信号出力回路(9d)には、第2モノマ
ルチパルスとともにクロック制御回路00からのタイミ
ング信号、すなわち第3図(f)に示すように第3図(
a)の水平同期信号を反転した取込み開始タイミング信
号が入力され、出力回路(9d)により、第2モノマル
チパルス 始タイミング信号の立下シから第2モノマルチパルスの
立下りのつぎの取込み開始タイミング信号の立下りまで
の間1すなわち第3図@)に示すようにta時よシ後の
tx時からシC時よI)WDty時までの圧縮。
Roughly speaking, the gate signal output circuit (9d) receives the timing signal from the clock control circuit 00 together with the second monomultipulse, that is, as shown in FIG.
A capture start timing signal obtained by inverting the horizontal synchronization signal in a) is input, and the output circuit (9d) outputs a signal from the falling edge of the second mono-multipulse start timing signal to the next capturing start after the falling edge of the second mono-multipulse. During the period up to the falling edge of the timing signal 1, that is, as shown in FIG.

伸長を禁止する禁止期間のみI11″になる禁止ゲート
信号が形成され、出力回路(9d)から制御回路+10
 K禁止ゲート信号が出力される。
A prohibition gate signal that becomes I11'' is formed only during the prohibition period in which expansion is prohibited, and the output circuit (9d) outputs a signal from the control circuit +10.
A K inhibit gate signal is output.

なお、取込み開始タイミング信号は圧縮,伸長の開始タ
イミングを示す信号であシ、圧縮,伸長の期間は、水平
同期信号の前縁の立上りからの時間で設定されている。
Note that the capture start timing signal is a signal indicating the start timing of compression and expansion, and the compression and expansion periods are set as the time from the rising edge of the horizontal synchronization signal.

また、禁止ゲート信号は、はぼ垂直同期パルス期間およ
び該期間の前,後の等価パルス期間からなる垂直同期信
号部分で“l”になる。
Further, the inhibit gate signal becomes "L" in a vertical synchronization signal portion consisting of a vertical synchronization pulse period and equivalent pulse periods before and after this period.

そして制御回路Oaは、水平同期信号が入力されるPL
L制御回路などを備え、水平同期信号の位相に同期した
種々のクロック信号を形成し、記録時には、16川のク
ロック信号をA/D変換器(4)に出力するとともに4
選のタロツク信号をA/D変換器(8)にそれぞれ出力
する。
The control circuit Oa is connected to the PL to which the horizontal synchronization signal is input.
It is equipped with an L control circuit, etc., and forms various clock signals synchronized with the phase of the horizontal synchronization signal. During recording, 16 clock signals are output to the A/D converter (4), and 4
The selected tarok signal is outputted to an A/D converter (8).

なお、制御回路C1Oによりスイッチ(7)の切換用の
タロツク信号も形成され、該クロック信号によりスイッ
チ(7)が切換えられる。
Note that the control circuit C1O also generates a tarokk signal for switching the switch (7), and the switch (7) is switched by this clock signal.

そこでA/D変換器(4)に゛よシ記録輝度信号が16
川のサンプリング周波数でA/D変換され、A/D変換
器(4)から輝度側温1.第2RAMαυ、qaおよび
入力切換回路口に、記録輝度信号のデジタルデータ、す
なわち記録輝度データが出力される。
Therefore, the A/D converter (4) outputs a recording luminance signal of 16
A/D conversion is performed at the same sampling frequency, and the luminance side temperature 1. Digital data of the recording luminance signal, that is, recording luminance data, is output to the second RAM αυ, qa and the input switching circuit.

また、A/D変換器(8)によシR−Y、B−Yの記録
色差信号が4川のサンプリング周波数で交互にA/1)
変換され、A/D変換器(8)から入力切換回路a4に
、R−Y、B−Yの記録色差信号のデジタルデータ。
In addition, the A/D converter (8) records color difference signals of R-Y and B-Y alternately at four sampling frequencies (A/1).
The digital data of the recorded color difference signals of R-Y and B-Y are converted and sent from the A/D converter (8) to the input switching circuit a4.

すなわち記録クロマデータが交互に出力される。That is, the recorded chroma data are output alternately.

そして入力切換回路α)は、切換信号入力端子α弔を介
したンステム制御回路からのモード信号にもとづき、記
録時にA/D変換器(8)のデータを選択出力する。
The input switching circuit α) selects and outputs the data of the A/D converter (8) during recording based on the mode signal from the system control circuit via the switching signal input terminal α.

したがって、記録時には、A/D変換器(8)の記録ク
ロマデータが入力切換回路α]を介してクロマ側第1.
 第2 RAM OFi 、QQに出力される。
Therefore, during recording, the recording chroma data of the A/D converter (8) is transferred to the chroma side first .
It is output to the second RAM OFi, QQ.

そして輝度側温11第2RAM (1η、04およびク
ロー7!111i1.第2 RAM Q5 、 I)Q
には制御回路GOからのクロック信号がそれぞれ入力さ
れるとともに、記録時には、輝度側温1.第2RAM(
1υ1はがIH毎に書き込みと読み出しとに相反的に制
御でれるとともに、クコマ側第1RAJfα9がIHの
間て書き込みと読み出しとに交互に制御きれる。
And brightness side temperature 11 2nd RAM (1η, 04 and claw 7! 111i1. 2nd RAM Q5, I)Q
A clock signal from the control circuit GO is input to each of , and during recording, the brightness side temperature 1. 2nd RAM (
1υ1 can be controlled reciprocally to write and read for each IH, and the first RAJfα9 on the Kukoma side can be controlled alternately to write and read during IH.

ところで制御回路00ば、記録時の禁止ゲート信号が論
理O(以下“0″′と称する)の間、すなわち禁止ゲー
ト信号の非出力期間に、輝度側温1゜第2 RAM Q
L・) 、 02.、)に出力するクロック信号を、書
り信号を、書き込みのときに4川、読み出しのときに2
0川に可変する。
By the way, in the control circuit 00, while the inhibit gate signal during recording is logic O (hereinafter referred to as "0"'), that is, during the non-output period of the inhibit gate signal, the brightness side temperature is 1°.
L.), 02. , ), the write signal is output to 4 channels when writing, and 2 channels when reading.
Variable to 0 river.

そこで輝度側温1. @ 2 RAM Qυ、(2)か
らは、415に時間軸圧縮された記録輝度データがIH
毎【交互に読み出され、クロマ側第1几AM(15から
は115に時間軸圧縮された記録クロマデータが記録輝
度信号のブランキング期間に読み出される。
Therefore, the brightness side temperature 1. From @ 2 RAM Qυ, (2), the recorded luminance data compressed on the time axis to 415 is transferred to IH.
The recorded chroma data is read out alternately every time, and the recorded chroma data compressed in the time axis from chroma side first AM (15 to 115) is read out during the blanking period of the recorded luminance signal.

さらに、輝度側温1.第2 RAM Qυ、(2)から
交互に読み出された記録輝度データおよびクロマ側第1
 RAM Q5から読み出された記録クロマデータが出
力切換回路qηに入力されるとともに、アクロマチイッ
クレベル発生回路(ト)からの50IREのアクロマチ
イックレベルデータも出力切換回路α力に入力される。
Furthermore, the brightness side temperature 1. The recorded luminance data read out alternately from the second RAM Qυ, (2) and the first chroma side
Recorded chroma data read from the RAM Q5 is input to the output switching circuit qη, and 50IRE achromatic level data from the achromatic level generation circuit (g) is also input to the output switching circuit α.

なお、アクロマチイック信号/L/ 7’−タは50I
几Eのアクロマチイック信号である。
Furthermore, the achromatic signal /L/7'-ta is 50I.
This is the achromatic signal of 几E.

また、出力切換回路αηに3進のカウンタ09の1対の
出力信号が入力されるとともに、カウンタ01に制御回
路00からの計数制御信号が入力される。
Further, a pair of output signals from the ternary counter 09 are input to the output switching circuit αη, and a counting control signal from the control circuit 00 is input to the counter 01.

そしてカウンタ0場は計数制御信号にもとづき、禁止ゲ
ート信号の非出力期間において、記録輝度データが出力
される間に計数内容が0になるとともに、記録Rf度デ
ータの出力終了からクロマデータの出力が開始されるま
での間に計数内容が1になり、記録クロマデータが出力
される間に計数内容が2になる。
Based on the counting control signal, the counter 0 field becomes 0 during the non-output period of the prohibition gate signal while the recorded luminance data is being output, and the chroma data output starts from the end of the recording Rf intensity data output. The count content becomes 1 before the start, and the count content becomes 2 before the recording chroma data is output.

また、出力切換回路α力はカウンタ01の1対の計数制
御信号にもとづき、カウンタq1の計数内容が00間に
輝度側温1.第2RA、VEQυ、四から読み出された
データを選択出力するとともに、カウンタ00の計数内
容が1の間にアクロマチイックレベルデータを選択出力
し、カウンタ01の計数内容が2の間にクロマ側第1比
A、’、f(15から読み出されたデータを選択出力す
る。
Further, the output switching circuit α power is based on a pair of count control signals of the counter 01, and when the count content of the counter q1 is 00, the brightness side temperature is 1. The data read from the second RA, VEQυ, and 4 is selectively output, and the achromatic level data is selectively output when the count content of counter 00 is 1, and when the count content of counter 01 is 2, the chromatic level data is selectively output. The data read from the first ratio A,',f(15) is selectively output.

そこで記録時の禁止ゲート信号の非出力期間には、出力
切換回路07)から共用D/A変換器翰に、時間軸圧縮
された記録輝度データ、アクロマチイックデータ、記録
クロマデータが各IHに順次に出力され、このときD/
A変換gg翰は、制御回路00から出力された20&に
のクロック信号にもとづき、記録輝度データ、アクロマ
チイックデータ、記録クロマデータをD/A変換し、D
/A変換器翰から、記録輝度信号を415に時間軸圧縮
処理するとともに、R−”Y 、 B−Yの記録色差信
号を115に時間軸圧縮処理し、かつ、415に時間軸
圧縮処理されたIHの記録輝度信号と115に時間軸圧
縮処理されたR−YまたはB−Yの色差信号とが各IH
に時分割挿入処理された変換ビデオ信号、すなわち従来
と同様のタイムプレックス信号が出力される。
Therefore, during the non-output period of the inhibition gate signal during recording, time-axis compressed recording luminance data, achromatic data, and recording chroma data are sent from the output switching circuit 07) to the shared D/A converter to each IH. are output sequentially, and at this time D/
A converter GG conducts D/A conversion of the recorded luminance data, achromatic data, and recorded chroma data based on the clock signal 20 & outputted from the control circuit 00.
From the /A converter, the recorded luminance signal is subjected to time axis compression processing to 415, and the recorded color difference signals of R-"Y and B-Y are subjected to time axis compression processing to 115, and the time axis compression processing is performed to 415. The recorded luminance signal of the IH and the R-Y or B-Y color difference signal subjected to time axis compression processing in 115 are recorded on each IH.
A converted video signal subjected to time-division insertion processing, that is, a time-plex signal similar to the conventional one, is output.

そしてD/A変換変換−3山イムプレックス信8j−7
%録再切換第2スイツチ121)に入力され、記録時に
は第2スイツチ12Dが記録接点′(r)に切換えられ
ているため、第2スイツチCIIのタイムブレックス信
号が接点(r)を介してFM変調器のに入力され、変調
g器、nによりタイムプレックス信号が記録のためにF
八[変調されるとともに、変調gfrのから記録アンプ
囚)を介して記録媒体であるテープ124Iに、タイム
プレックス信号をFM変調した変調タイムブレックス信
号が出力され、テープ類に変調タイムプレックスf言号
が記録される。
And D/A conversion conversion - 3 mountain implex signal 8j-7
% is input to the second recording/reproduction switch 121), and during recording, the second switch 12D is switched to the recording contact '(r), so the time brex signal of the second switch CII is input to the FM via the contact (r). The time-plex signal is input to the modulator, and the time-plex signal is input to F for recording by the modulator g,n.
8. A modulated time plex signal obtained by FM modulating the time plex signal is outputted to the tape 124I, which is a recording medium, through the recording amplifier and the modulated time plex signal, and the modulated time plex f word is output to the tape. is recorded.

ところで′1″′の禁止ゲート信号が出力される垂直同
期信号部分の期間、すなわち禁止ゲート信号の出力期間
には、制御回路αQにおいて、読み出し時に輝度側第1
.第2RAMQυ、o2に出力されるクロック信号の周
波数の20選への変化が禁止制御され、輝度側第1.第
2几AMαυ、@に出力されるクロック信号の周波数が
、書き込み時および読み呂し時に時間軸圧縮および時分
割処理の停止周波数である16丑、すなわちA/D変換
器(4)のクロック信号の周波数に制御されるとともに
、カウンタ(1すに出力される計数指令信号が計数内容
のリセット信号に制御される。
By the way, during the period of the vertical synchronizing signal portion in which the inhibit gate signal '1'' is output, that is, during the output period of the inhibit gate signal, the control circuit αQ controls the brightness side first
.. Changes in the frequency of the clock signal output to the second RAM Qυ, o2 to 20 selections are inhibited, and the first... The frequency of the clock signal output to the second AMαυ, @ is the stop frequency of time axis compression and time division processing during writing and reading, that is, the clock signal of the A/D converter (4). At the same time, the counting command signal output to the counter (1) is controlled to a reset signal for the counting contents.

そこで禁止ゲート信号の出力期間には、輝度側第1.第
2RAM (1υ、四による記録輝度データの時間軸圧
縮処理が停止され、第1.第2RAM(11)。
Therefore, during the output period of the inhibition gate signal, the first . The time-axis compression process of the recorded luminance data by 2nd RAM (1υ, 4 is stopped, 1st. 2nd RAM (11).

α4から出力切換回路07)に、時間軸非圧縮の記録輝
度データが出力されるとともに、カウンタa燵のリセッ
トにもとづき出力切換回路(17)が第1.第2RAM
qυ、@の選択出力に保持されて時分割処理も停止され
、出力切換回路(17)からD/A変換器翰に、非圧縮
の記録輝度データが出力され、D/A変換器翰からは、
A/D変換器(4)に入力された記録輝度信号がそのま
ま出力される。
Recorded luminance data without time axis compression is output from α4 to the output switching circuit 07), and based on the reset of the counter a, the output switching circuit (17) switches to the output switching circuit 07). 2nd RAM
The selected outputs of qυ and @ are held, and the time division processing is also stopped, and the uncompressed recorded luminance data is output from the output switching circuit (17) to the D/A converter frame, and the D/A converter frame outputs the uncompressed recorded luminance data. ,
The recording luminance signal input to the A/D converter (4) is output as is.

そして禁止ゲート信号の出力期間の記録輝度信号が、記
録されるビデオ信号の垂直同期部分の信号、すなわち垂
直同期パルス、等価パルスの信号になるため、禁止ゲー
ト信号の出力期間には、タイムプレックス信号が、記録
されるビデオ信号の垂直同期信号部分の信号により形成
される。
Since the recorded luminance signal during the output period of the inhibit gate signal becomes the signal of the vertical synchronization part of the video signal to be recorded, that is, the signal of the vertical synchronization pulse or equivalent pulse, the time plex signal is generated during the output period of the inhibit gate signal. is formed by the signal of the vertical synchronization signal portion of the video signal to be recorded.

したかつて、テープ041には記録されるビデオ信号の
垂直同期信号部分が非圧縮でそのまま記録されるととも
に、垂直同期信号部分以外の部分が従来と同様に記録輝
度信号、記録色差信号の時間軸圧縮および時分割処理に
より記録される。
In the past, the vertical synchronization signal part of the video signal to be recorded on tape 041 was recorded as is without compression, and the parts other than the vertical synchronization signal part were compressed in the time axis of the recording luminance signal and recording color difference signal as before. and recorded by time-sharing processing.

つさ゛に、再生時について読明すると、テープ・例の再
生信号が再生アンプ(25)を介してFMI調&g (
2G+に入力され、該復調gs !261から第1スイ
ツチ(3)の再生接点(1))に、前記再生信号のFM
復調により得られる再生されたビデオ信−号が出力され
、このとき第1スイツチ(3)が再生接点中)に切換え
られているため、再生されたビデオ信号が同期分離回路
(3)およびA/D変換器(4)に入力される。
Finally, when reading about playback, the playback signal of the tape example passes through the playback amplifier (25) to the FMI tone &g (
2G+, and the demodulated gs! 261 to the reproduction contact (1) of the first switch (3), the FM of the reproduction signal is transmitted.
The reproduced video signal obtained by demodulation is output, and since the first switch (3) is switched to the reproducing contact at this time, the reproduced video signal is sent to the synchronization separation circuit (3) and the A/ It is input to the D converter (4).

そして同期分離回路(3)により再生されたビデ第1言
号の水平、垂直の同期信号が検出されるとともに同期分
離されるが、このとき再生てれたビデオ信号の垂直同期
部分は、記録輝度信号の垂直同期信号部分と同様の波形
、すなわち通常のビデオ信号の垂直同期信号部分と同様
の波形になる。
Then, the synchronization separation circuit (3) detects and separates the horizontal and vertical synchronization signals of the first word of the reproduced video signal, but the vertical synchronization part of the reproduced video signal at this time is The waveform is similar to that of the vertical sync signal portion of the signal, that is, the same waveform as the vertical sync signal portion of a normal video signal.

したがって、同期分離回路(3)により垂直同期信号の
エツジを検出して水平、垂直の同期信号の検出および同
期分離を行なうことができ、この場合、デジタル同期分
離回路を用いた場合のような検出タイミングのずれの生
じることがなく、正確かつ安定に水平、垂直の同期信号
を同期分離することかでさる。
Therefore, the edge of the vertical synchronization signal can be detected by the synchronization separation circuit (3) to detect and separate the horizontal and vertical synchronization signals. It is possible to accurately and stably separate horizontal and vertical synchronization signals without causing timing deviations.

そして同期分離回路(3)により同期分離された水平同
期信号、すなわち再生されたビデオ信号の水平同期信号
が制御回路(10に入力されるとともに、同期分離回路
(3)から作成回路(9)に、再生されたビデオ信号の
複合同期信号および水平同期信号が出力される。
Then, the horizontal synchronization signal that has been synchronized and separated by the synchronization separation circuit (3), that is, the horizontal synchronization signal of the reproduced video signal, is input to the control circuit (10) and is sent from the synchronization separation circuit (3) to the creation circuit (9). , a composite synchronization signal and a horizontal synchronization signal of the reproduced video signal are output.

なお、再生されたビデオ信号の輝度信号は415に時間
軸圧縮されているが、各I F(K I Hの輝度信号
しか存在しないため、水平同期信号は記録時と同様のパ
フレフ間隔になる。
Note that although the luminance signal of the reproduced video signal is time-axis compressed to 415, since only the luminance signals of each IF (K I H) exist, the horizontal synchronization signal has the same puff-ref interval as when recording.

でらに、作成回路り9)は記録時と同様に動作し、再生
されたビデオ信号の垂直同期信号部分で′I″′になる
禁止ゲート信号を制御回路(1Gに出力する。
Additionally, the creation circuit 9) operates in the same manner as during recording, and outputs an inhibit gate signal that becomes ``I'''' in the vertical synchronization signal portion of the reproduced video signal to the control circuit (1G).

そして制御回路(10は、入力でれた水平同期信号に位
相が同期した種々のクロック信号を形成するとともに、
禁止ゲート信号が′0″′の間、すなわち禁止ゲート信
号の非出力期間に、A/D変換B3(4)に出力するク
ロック信号を20丑にする。
The control circuit (10) forms various clock signals whose phase is synchronized with the input horizontal synchronization signal, and
While the inhibit gate signal is '0'', that is, during the non-output period of the inhibit gate signal, the clock signal output to the A/D converter B3 (4) is set to 20.

したがって、再生されたビデオ信号は記録時のD/A変
換器翰のD/A変換と同一サンプ、リング速度でサンプ
リングされてA/D変換され、A/D変換器(4)から
輝度fill第1.第2 KAΔ・f Ql) 、αつ
および入力切換回路03に、記録時にD/A変換2gの
に入力されルte kV Itiff 度f−タ、アク
ロマティックレベlレテータ、記録クロマデータと同様
の再生輝度データ。
Therefore, the reproduced video signal is sampled and A/D converted at the same sampling rate and ring speed as the D/A conversion of the D/A converter during recording, and the luminance fill signal is sent from the A/D converter (4). 1. The second KAΔ・f Ql), α and the input switching circuit 03 are input to the D/A converter 2g at the time of recording. Brightness data.

アクロマチイックレベルデータ、再生クロマデータが記
録時と同−j頃序で各IHに出力される。
Achromatic level data and reproduced chroma data are output to each IH in the same order as when recording.

そして再生時には入力端子α由を介したモード信号にも
とづき、入力切換回路(13がA/D変換器(4)のデ
ータを選択出力するため、クロマ側温1.第2几AM 
05 、 Qf9fCモ、 1lJJt[llI第1 
、第2 ELAM (11) 。
During playback, the input switching circuit (13) selects and outputs data from the A/D converter (4) based on the mode signal via the input terminal α.
05, Qf9fCmo, 1lJJt [llI 1st
, 2nd ELAM (11).

a功に入力されるのと同様のデータが入力される。Data similar to that entered in a gong is entered.

さらK、+1HfllF + 、+2 RAM (u)
、(13は、再生されたビデオ信号のIH毎に、書き込
みと読み出しとに相反的に制@されるとともに、書き込
みに制haれた各IHには、ル1i度データが入力され
る各IHの415の期間のみ制御回路叫からのクロック
信号が20石になジ、読み出しに制御された各IHには
、制御回路aOからのクロック信号が16川に可変され
る。
SaraK, +1HflIF + , +2 RAM (u)
, (13 indicates that writing and reading are controlled reciprocally for each IH of the reproduced video signal, and each IH to which data is input once is controlled for writing. Only during the period 415, the clock signal from the control circuit aO is varied to 20 clocks, and the clock signal from the control circuit aO is varied to 16 clocks for each IH controlled for reading.

また、クロマ側温1.第2 KAΔ10斤、αQは、再
生されたビデオ信号の各IHのクロマデータが入力され
る期間にのみ、IH毎に交互に、制御回路αqから入力
されるクロック信号が20川になるとともに、他の期間
に入力でれるクロック信号が4丑に可変される。
Also, the chroma side temperature 1. The second KAΔ10 and αQ are set alternately for each IH only during the period when the chroma data of each IH of the reproduced video signal is input. The clock signal that is input during the period is varied to four.

そこで輝度側第1.第2RAMQυ、aつは、再生輝度
データがIH毎に交互に書き込まれるとともに、書き込
まれた再生輝度データがIH毎に交互に5/4に伸長し
て読み出きれ、第1.第2凡AMOυ、(6)から出力
切換回路qηに、記録時にA/D変換tg (4)から
出力された記録輝度デ〜りと同一時間軸に時間軸伸長処
理された再生輝度データが交互に出力でれる。
Therefore, the first brightness side. In the second RAM Qυ, a, reproduction luminance data is written alternately for each IH, and the written reproduction luminance data is alternately expanded to 5/4 for each IH and read out. From the second AMOυ, (6) to the output switching circuit qη, the reproduced luminance data that has been time-axis expanded on the same time axis as the recording luminance data output from the A/D converter tg (4) during recording is alternately transmitted. It can be output to.

また、クロマ側温1.第2几AΔ(Q5 、 aeは、
再生クロマデータがIH毎に交互に書き込まれるととも
に、書き込まれたクロマデータが2Hの間に5倍に伸長
して2回くり返し読み呂され、このとき、第lRAM 
(IsにたとえばR−Yの色差信号にもとづ(R−Yの
再生クロマデータが書き込まれるとともに、第2几AΔ
I asにたとえばB−Yの色差信号にもとづ(B−Y
の再生クロマデータが書き込まれ、かつ、第1.第2L
3.AM印、0Qからクロマ側温1.第2 D/A変換
器罰、(至)に、記録時にA/D変換器(8ンから出力
さhた記録クロマデータと同一時間軸に時間軸伸長処理
されたR−Y 、 B−Yの再生クロマデータが2回く
り返してそれぞれ圧力される。
Also, the chroma side temperature 1. The second value AΔ(Q5, ae is
The reproduced chroma data is written alternately for each IH, and the written chroma data is expanded five times during 2H and read twice, and at this time, the first RAM
(For example, based on the R-Y color difference signal (R-Y reproduced chroma data is written to Is, the second
For example, based on the B-Y color difference signal (B-Y
The reproduced chroma data of the first . 2nd L
3. AM mark, chroma side temperature from 0Q 1. 2nd D/A converter penalty (to) R-Y, B-Y whose time axis has been expanded to the same time axis as the recorded chroma data output from the A/D converter (8) during recording. The reproduced chroma data of is repeatedly pressed twice.

ざらに、再生時には計数指令信号にもとづきカウンタα
9の計数内容が0に保持され、出力切換回路(L7)が
輝度側第1.第2KAMoυ、□□□から読み出された
データの選択出力に保持され、D/A変換器(イ)に第
1.第2 RAM (11) ’+ Qaから読み出さ
れた再生輝度データが入力される。
Roughly speaking, during playback, the counter α is set based on the counting command signal.
9 is held at 0, and the output switching circuit (L7) switches to the brightness side 1. The data read from the second KAMoυ, □□□ is held in the selected output, and is sent to the D/A converter (a) from the first. Reproduction luminance data read from the second RAM (11)'+Qa is input.

そして再生時には制御回路(1(1からD/A変換器(
4)に出力されるクロック信号が16川に制御されると
ともに、制御回路GOからD/A変換器(271、+2
(至)に出力されるクロック信号の周波数が4川に制御
される。
During playback, the control circuit (1 (1) to D/A converter (
4) is controlled to 16 channels, and the clock signal outputted to
The frequency of the clock signal output at (to) is controlled in four ways.

したがって、D/A 2 ! ## mから第2スイツ
チ・21+に、記録輝度信号と同一時間軸の再生輝度信
号が再生出力され、このとき第2スイツチ(21)が再
生接点中)に切換えられているため、D/A変換器(4
)の再生輝度信号が第2スイツチf21+の再生接点(
p)から出力される。
Therefore, D/A 2! ## The reproduced luminance signal having the same time axis as the recorded luminance signal is reproduced and output from m to the second switch 21+, and at this time the second switch (21) is switched to the reproduction contact state), so the D/A Converter (4
) The reproducing brightness signal of the second switch f21+ reproducing contact (
p).

また、D/A変換器副、 (28)からは、R−Y、B
−Yのfc!録色差色差信号一時間軸のR−Y、B−Y
の再生色差信号が再生出力される。
Also, from the D/A converter sub, (28), R-Y, B
-Y's fc! Recording color difference Color difference signal 1 time axis R-Y, B-Y
The reproduced color difference signal is reproduced and output.

すなわち、mJ記実、m 例テハ、A/D 変換器(4
) 、 (8) 。
That is, mJ record, m example tech, A/D converter (4
), (8).

tlil測度1.第2几AN丁qυ、 Ua 、入力側
切換回路(131、り0’(lllli + 、第2 
RAM Q5 、 t、1@l 、出力切換回路IJ7
) 、 D、’A変換器(ホ)、1n、のなどからなる
信号処理部のによシ、制御回路(IGから出力きれる種
々のタロツクは号にもとづき、記録時の禁止ゲート信号
の非出力期間に従来のタイムズレックス方式のビデオテ
ープレコーダと同様に記録輝度信号。
tlil measure 1. 2nd 几AN qυ, Ua, input side switching circuit (131, ri0'(lllli +, 2nd
RAM Q5, t, 1@l, output switching circuit IJ7
), D, 'A converter (e), 1n, etc. of the signal processing section, control circuit (various tarokku that can be output from IG, depending on the number, non-output of prohibition gate signal during recording) Record luminance signals in a similar manner to traditional Times Rex video tape recorders.

記録色差信号の時間軸圧1縮および時分割挿入処理をそ
れぞれ行なうとともに、記録時の禁止グーFrg号の出
力期間に時間軸圧縮および時分割挿入処理を停止し、テ
ープ(2勾に、記録されるビデオ信号の垂直同期信号部
分のみ時間軸圧縮および時分割挿入fJ!!埋を停止し
て形成された変換ビデオ信号を記録し、かつ、再生時の
禁止ゲート信号の非出力期間に従来のタイムズレックス
方式のビデオテープレコーダと同様に7−−プ(蹟から
再生されたビデオ信号の輝度信号1色差信号の時間軸伸
長処理を行なうとともに、再生時の禁止ゲート信号の出
力期間に時間軸伸長処理を停止し、記録輝度信号。
In addition to performing time-base compression and time-division insertion processing for the recording color difference signal, the time-base compression and time-division insertion processing are stopped during the output period of the prohibited group Frg during recording, and the time-base compression and time-division insertion processing are A converted video signal formed by stopping time axis compression and time division insertion fJ!! of only the vertical synchronization signal portion of the video signal, and a conventional time signal is recorded during the non-output period of the inhibition gate signal during playback. Similar to the Rex system video tape recorder, it performs time axis expansion processing for the luminance signal and chrominance signal of the video signal reproduced from the 7-p (7-bit), and also performs time axis expansion processing during the output period of the inhibition gate signal during playback. Stop and record the brightness signal.

記録色差信号と同一時間軸の再生輝度信号、再生色差信
号を各IHにそれぞれ再生形成する。
A reproduced luminance signal and a reproduced color difference signal having the same time axis as the recorded color difference signal are respectively reproduced and formed in each IH.

そしてテープ例に記録される変換ビデオ信号に、記録輝
度信号の垂直同期信号部分のみ時間軸圧縮および時分割
挿入処理されることなくそのまま挿入され、かつ、記録
されるビデオ信号、再生されたビデオ信号がA/D変換
されることなくアナログNU期分離されるため、同期分
離回路(3) Kより検出タイミングのずれなく正確か
つ安定に水平、垂直の同期信号を検出して同期分離する
ことが可能になり、この場合制御回路OGに入力される
水平同期信号のエツジの変動が生じることがなく、制御
回路Oqから信号処理部囚に出力される各クロック信号
が、正確かつ安定に同期分離された水平同期信号の位相
に同期制御されるとともに可変制御され、記録時の時間
軸圧縮および時分割処理、再生時の時間軸圧縮処理が正
確かつ安定に行なえる。
Then, only the vertical synchronization signal portion of the recorded luminance signal is inserted as is into the converted video signal recorded on the tape without being subjected to time axis compression or time division insertion processing, and the recorded video signal and the reproduced video signal Since the analog NU period is separated without being A/D converted, it is possible to accurately and stably detect horizontal and vertical synchronization signals and separate the synchronization from the synchronization separation circuit (3) K without any deviation in detection timing. In this case, there is no edge fluctuation of the horizontal synchronizing signal input to the control circuit OG, and each clock signal output from the control circuit Oq to the signal processing unit is accurately and stably synchronously separated. It is controlled in synchronization with the phase of the horizontal synchronization signal and is also variably controlled, so that time axis compression and time division processing during recording and time axis compression processing during playback can be performed accurately and stably.

〔発明の効果〕〔Effect of the invention〕

し念がって、この発明のビデオ信号処理装置によると、
アナログ同期分離回路を用いて、記録されるビデオ信号
、再生されたビデオ信号の水平。
However, according to the video signal processing device of the present invention,
Using an analog sync separation circuit, the recorded video signal and the horizontal level of the reproduced video signal.

垂直の同期信号を検出ずれなく正確かつ安定に検出する
ことができるため、同期分離された水平。
Since the vertical synchronization signal can be detected accurately and stably without detection deviation, the horizontal synchronization signal is separated from the synchronization.

垂直の同期信号のエツジの変動が防止され、記録時の時
間軸圧縮および時分割挿入処理、再生時の時間軸伸長に
用いられるクロック信号を、正確かつ安定に同期分離さ
れた水平同期信号の位相に同期側(財)できるとともに
可変制御することができ、記録時の時m1軸圧縮および
時分割処理、再生時の時間軸伸長1処理を正確かつ安定
に行なうことができる。
This prevents fluctuations in the edges of the vertical synchronization signal, and allows the phase of the horizontal synchronization signal to be accurately and stably synchronized and separated from the clock signal used for time-base compression and time-division insertion processing during recording, and time-base expansion during playback. It is possible to perform synchronization and variable control, and it is possible to accurately and stably perform time m1 axis compression and time division processing during recording, and time axis expansion 1 processing during playback.

【図面の簡単な説明】[Brief explanation of drawings]

第1図ないし第3図はこの発明のビデオ信号処理装置の
1実施例を示し、第1図はブロック図、第2図は第1図
の一部の詳細なブロック図、第3図(a)〜穂)は第2
図の動作説明用タイミングチャート、第4図は従来のタ
イムプレックス信号の波形図である。 (3)・・・アナログ同期分離回路、(9)・・・禁止
デー1−信号・作成回路、aO・・・クロック制御回路
、(2!]l・・・信号処理部。
1 to 3 show one embodiment of the video signal processing device of the present invention, in which FIG. 1 is a block diagram, FIG. 2 is a detailed block diagram of a part of FIG. 1, and FIG. ) ~ panicle) is the second
FIG. 4 is a timing chart for explaining the operation, and FIG. 4 is a waveform diagram of a conventional time-plex signal. (3)...Analog synchronization separation circuit, (9)...Prohibition data 1-signal/creation circuit, aO...Clock control circuit, (2!]l...Signal processing section.

Claims (1)

【特許請求の範囲】[Claims] (1)記録されるビデオ信号、再生されたビデオ信号そ
れぞれの同期信号の位相に同期制御されたクロック信号
にもとづき、記録時に、前記記録されるビデオ信号の同
期信号を含む輝度信号、色差信号をそれぞれ時間軸圧縮
および時分割挿入処理し、時間軸圧縮された輝度信号と
色差信号とが各1水平期間に時分割挿入された変換ビデ
オ信号を形成するとともに、該変換ビデオ信号を記録媒
体に記録し、再生時に、前記媒体の再生により得られた
前記再生されたビデオ信号の同期信号を含む輝度信号、
色差信号をそれぞれ時間軸伸長処理し、前記記録される
ビデオ信号の輝度信号、色差信号と同一時間軸の輝度信
号、色差信号を各1水平期間にそれぞれ再生形成して出
力するビデオ信号記録再生装置において、前記記録され
るビデオ信号、前記再生されたビデオ信号の同期信号を
それぞれ検出して同期分離を行なうアナログ同期分離回
路と、該同期分離回路から出力された同期信号にもとづ
き前記記録されるビデオ信号、前記再生されたビデオ信
号の垂直同期信号部分の期間に圧縮、伸長の禁止ゲート
信号を形成して出力する禁止ゲート信号形成回路と、前
記同期分離回路から出力された同期信号に位相が同期し
、前記禁止ゲート信号の非出力期間に前記時間軸圧縮お
よび時分割挿入処理、前記時間軸伸長処理に応じて周波
数が可変されるとともに、前記禁止ゲート信号の出力期
間に前記時間軸圧縮および時分割挿入処理、前記時間軸
伸長処理の停止周波数に制御されたクロック信号を形成
するクロック制御回路と、該制御回路から出力されたク
ロック信号にもとづき、前記禁止ゲート信号の非出力期
間に前記時間軸圧縮および時分割挿入処理、前記時間軸
伸長処理をそれぞれ行なうとともに、前記禁止ゲート信
号の出力期間に前記時間軸圧縮および時分割挿入処理、
前記時間軸伸長処理をそれぞれ停止して前記記録される
ビデオ信号、前記再生されたビデオ信号の輝度信号を非
処理出力する信号処理部とを備えたことを特徴とするビ
デオ信号記録再生装置。
(1) At the time of recording, the luminance signal and color difference signal including the synchronization signal of the video signal to be recorded are controlled in synchronization with the phase of the synchronization signal of the recorded video signal and the reproduced video signal, respectively. Time-base compression and time-division insertion processing are performed on each, and the time-base compressed luminance signal and color difference signal are time-divisionally inserted in each horizontal period to form a converted video signal, and the converted video signal is recorded on a recording medium. and upon reproduction, a luminance signal containing a synchronization signal of the reproduced video signal obtained by reproduction of the medium;
A video signal recording and reproducing device that performs time axis expansion processing on each color difference signal, and reproduces and outputs a luminance signal and a color difference signal on the same time axis as the luminance signal and color difference signal of the video signal to be recorded, respectively, in one horizontal period. an analog synchronization separation circuit that detects synchronization signals of the recorded video signal and the reproduced video signal and performs synchronization separation; a prohibition gate signal forming circuit that forms and outputs a compression/expansion prohibition gate signal during a vertical synchronization signal portion of the reproduced video signal; and a synchronization signal output from the synchronization separation circuit, the phase of which is synchronized with the synchronization signal output from the synchronization separation circuit. The frequency is varied according to the time axis compression and time division insertion processing and the time axis extension processing during the non-output period of the inhibition gate signal, and the frequency is varied according to the time axis compression and time division insertion processing during the output period of the inhibition gate signal. a clock control circuit that forms a clock signal controlled to the stop frequency of the division insertion process and the time axis extension process; and a clock control circuit that forms a clock signal controlled to the stop frequency of the time axis expansion process; The compression and time-division insertion processing, and the time-axis expansion processing are performed, and the time-axis compression and time-division insertion processing are performed during the output period of the prohibition gate signal.
A video signal recording and reproducing apparatus comprising: a signal processing section that stops the time axis expansion processing and outputs the recorded video signal and the luminance signal of the reproduced video signal without processing.
JP59198216A 1984-07-30 1984-09-20 Recording and reproducing device of video signal Pending JPS6174492A (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP59198216A JPS6174492A (en) 1984-09-20 1984-09-20 Recording and reproducing device of video signal
US06/759,972 US4758898A (en) 1984-07-30 1985-07-29 Video signal recording and reproducing apparatus
EP85109593A EP0170267B1 (en) 1984-07-30 1985-07-30 Video signal recording and reproducing apparatus
DE8585109593T DE3585058D1 (en) 1984-07-30 1985-07-30 DEVICE FOR RECORDING AND PLAYING BACK VIDEO SIGNALS.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59198216A JPS6174492A (en) 1984-09-20 1984-09-20 Recording and reproducing device of video signal

Publications (1)

Publication Number Publication Date
JPS6174492A true JPS6174492A (en) 1986-04-16

Family

ID=16387422

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59198216A Pending JPS6174492A (en) 1984-07-30 1984-09-20 Recording and reproducing device of video signal

Country Status (1)

Country Link
JP (1) JPS6174492A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62120187A (en) * 1985-11-20 1987-06-01 Mitsubishi Electric Corp Picture information recording and reproducing device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS535926A (en) * 1976-07-02 1978-01-19 Bosch Gmbh Robert Method and device for transmitting and*or recording color television signal
JPS59112789A (en) * 1982-12-20 1984-06-29 Sony Corp Color video signal processing circuit
JPS6053395A (en) * 1983-09-02 1985-03-27 Hitachi Ltd Magnetic recording and reproducing device
JPS60127894A (en) * 1983-12-15 1985-07-08 Matsushita Electric Ind Co Ltd Recording method of color video signal
JPS60216689A (en) * 1984-04-12 1985-10-30 Victor Co Of Japan Ltd Recording/reproducing device of time-division- multiplexed color video signal
JPS619093A (en) * 1984-06-25 1986-01-16 Sony Corp Time plex video signal recording system

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS535926A (en) * 1976-07-02 1978-01-19 Bosch Gmbh Robert Method and device for transmitting and*or recording color television signal
JPS59112789A (en) * 1982-12-20 1984-06-29 Sony Corp Color video signal processing circuit
JPS6053395A (en) * 1983-09-02 1985-03-27 Hitachi Ltd Magnetic recording and reproducing device
JPS60127894A (en) * 1983-12-15 1985-07-08 Matsushita Electric Ind Co Ltd Recording method of color video signal
JPS60216689A (en) * 1984-04-12 1985-10-30 Victor Co Of Japan Ltd Recording/reproducing device of time-division- multiplexed color video signal
JPS619093A (en) * 1984-06-25 1986-01-16 Sony Corp Time plex video signal recording system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62120187A (en) * 1985-11-20 1987-06-01 Mitsubishi Electric Corp Picture information recording and reproducing device

Similar Documents

Publication Publication Date Title
KR910002343B1 (en) Recording and reproducing apparatus of video signal
EP0151538B1 (en) Video tape recorder
JPH0322759B2 (en)
EP0167314B1 (en) An apparatus for recording a color video signal
US5239381A (en) Apparatus for recording and reproducing a plurality of television signals of different systems
US4719519A (en) Component video signal magnetic recording and reproducing apparatus including means for expanding and compressing luminance and color difference signals
JPS6174492A (en) Recording and reproducing device of video signal
EP0160398A2 (en) Signal processing apparatus
KR870008468A (en) Timebase Kidney Regeneration Device
JPH03198596A (en) Magnetic recording and reproducing device
JPS6149583A (en) Video signal recording method
JPS59112789A (en) Color video signal processing circuit
JP3282200B2 (en) Recording and playback device
JPS59168792A (en) Recording and reproducing device of secam system color video signal
JPH05110986A (en) Video signal recording and reproducing device
JPS63232784A (en) Time base stretching and reproducing signal processing system
JPH0226197A (en) Video signal recording device
JPS62217454A (en) Magnetic recording and reproducing device
JPH01228391A (en) Color video signal processing circuit
JPH04133589A (en) Video signal recording and reproducing device
JPH02109484A (en) Recording/reproducing method for video signal
JPS61256887A (en) Recording method for three primary color signal
JPH0797866B2 (en) Color video player
JPS61148978A (en) Drop out compensating system
JPS63226194A (en) Video signal recording/reproducing device