JPS6155686A - Display panel and driving thereof - Google Patents

Display panel and driving thereof

Info

Publication number
JPS6155686A
JPS6155686A JP59176823A JP17682384A JPS6155686A JP S6155686 A JPS6155686 A JP S6155686A JP 59176823 A JP59176823 A JP 59176823A JP 17682384 A JP17682384 A JP 17682384A JP S6155686 A JPS6155686 A JP S6155686A
Authority
JP
Japan
Prior art keywords
liquid crystal
display panel
gate
signal line
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59176823A
Other languages
Japanese (ja)
Inventor
伸二郎 岡田
泰之 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59176823A priority Critical patent/JPS6155686A/en
Priority to FR858512577A priority patent/FR2571526B1/en
Publication of JPS6155686A publication Critical patent/JPS6155686A/en
Priority to US07/313,305 priority patent/US4973135A/en
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】[Detailed description of the invention]

[産業上の利用分野] 本発明は、液晶素子、LED(発光ダイオード)素子等
の画像表示素子を用いた表示パネル及びその駆動方法に
関するものであり、特に強誘電液晶素子を、アクティブ
マトリックス構成により駆動する方法に関するものであ
る。 [従来の技術] 最づ、本発明に係わる光学変調物質について述べる。 本発明の表示パネル及びその駆動法で用いる光学変調物
質としては、加えられる電界に応じて第1の光学的安定
状態と第2の光学的安定状態とのいずれかを取る。すな
わち電界に対する双安定状態を有する物質、特にこのよ
うな性質を宥する液晶、が用いられる。 本発明の駆動法で用いることができる双安定性を有する
液晶としては、強誘電性を有するカイラルスメクテイッ
ク液晶が最も好ましく、そのうちカイラルスメクテイツ
クC相(5rnCり又(±H相(SoHりの液晶が適し
ている。この強誘電性液晶ニツイテハ、”l、E JO
URNAL DE P)IYSIQUEしETTERS
  ’  3B  (L−Ei9)  1975.  
 rFerraelectricLiquid  Gr
7stals  J  ;   “ App目ed  
Ph7sicsLetters ” 3B (11) 
1980.  rsubmicro 5econdBi
stable Electrooptic Switc
hing in LiquidCr7stalsJ ;
  ”固体物理” 18 (141) 1981.  
r液晶」等に記載されており1本発明ではこれらに開示
された強誘電性液晶を用いることができる。 より具体的には、本発明法に用いられる強誘電性液晶化
合物の例としては、デシロキシへンジリデンーp′−ア
ミノー2−メチルブチルシンナメート(DOBAMBG
 ) 、ヘキシルオキシベンジリデン−p′−アミノ−
2−クロロプロピルシンナメート(HOBACPC)お
よび4−o−(2−メチル)−ブチルレゾルシリテン−
4′−オクチルアニリン(MBRA8 )等が挙げられ
る。 これらの材料を用いて、素子を構成する場合、液晶化合
物が、SmC本相零相Srs旧相となるような温度状態
に保持する為、必要に応じて素子をヒーターが埋め込ま
れた銅ブロック等により支持することができる。 f32図は、強誘電性液晶セルの例を模式的に描いたも
のである。23と23′は、In203 、 5n02
やITO(Indium−Tin 0xide)等の透
明電極がコートされた基板(ガラス板)であり、その間
に液晶分子層24がガラス面に垂直になるよう配向した
SmC:零相の液晶が封入されている。太線で示した線
25が液晶分子を表わしており、この液晶分子25は、
その分子に直交した方向に双極子モーメント(P上)2
Bを有している。基板23と23′上の電極間に一定の
閾値以上の電圧を印加すると、液晶分子25のらせん構
造がほどけ、双極子モーメント(P工)26はすべて電
界方向に向くよう、液晶分子25の配向方向を変えるこ
とができる。液晶分子25は細長い形状を有しており、
その長袖方向と短軸方向で屈折率異方性を示し、従って
例えばガラス面の上下に互いにクロスニコルの位置関係
に配置した偏光子を置けば、電圧印加極性によって光学
特性が変わる液晶光学変調素子となることは、容易に理
解される。さらに液晶セルの厚さを充分に薄くした場合
(例えば1戸)には、f33図に示すように電界を印加
していない状態でも液晶のらせん構造はほどけ、その双
極子モーメントP又はP′は上向き(28a)又は下向
き(28b)のどちらかの状態をとる。このようなセル
に第3図に示す如く一定の閾値以上の極性の異る電界E
又はE′を付与すると、双極子モーメント電界E又はE
′は電界ベクトルに対応して上向き28a又は、下向き
26b′と向きを変え、それに応じて液晶分子は第1の
安定状態27かあるいは第2の安定状態27′の何れか
1方に配向する。 このような強誘電性液晶を光学変調素子として用いるこ
との利点は2つある。第1に、応答速度が極めて速いこ
と、第2に液晶分子の配向が双安定性を有することであ
る。第2の点を、例えば第2図によって説明すると、電
界Eを印加すると液晶分子は第1の安定状態27に配向
するが、この状態は電界を切っても安定である。又、逆
向きの電界E′を印加すると、液晶分子は第2の安定状
態27′に配向して、その分子の向きを変えるが、やは
り電界を切ってもこの状態に留っている。又、与える電
界Eが一定の閾値を越えない限り、それぞれの配向状態
にやはり維持されている。このような応答速度の速さと
、双安定性が有効に実現されるには、セルとしては出来
るだけ薄い方が好ましく、一般的には、0.5ル〜20
牌、特にlルー5ルが適している。この種の強誘電性液
晶を用いたマトリクス電極構造を有する液晶−電気光学
装置は1例えばクラークとラガバルにより、米国特許第
4387924号明細書で提案されている。 次に、実際に画像表示を行なう場合について以下に述べ
る。 液晶ディスプレイ法の一つであるマトリクス形表示の原
理は、走査電極群と信号電極群をマドリスク状に構成し
、その電極間に液晶化合物を充填し、多数の画素を形成
して画像或いは情報の表示を行うものであるが、この方
式の場合、画像密度を高くしたり、あるいは画面を大き
くすると、走査電極1表示電極ともそれぞれ膨大な数が
必要になり、その結果液晶の応答速度が遅くなり1表示
画素以外の画素にも電圧が分配される、いわゆるクロス
トークによる弊害が生ずる。そこでこの点を改良するた
めに、電圧平均化駆動法、二周波駆動法、分割マトリク
ス方式、多重マトリクス方式等がすでに提案されている
が、いずれの方法においても1表示素子の大画面化およ
び高密度化に伴う、走査線数の増大に対応することは、
難しかった。そこで最近になってFET(電界効果トラ
ン2スタ)等のスイッチング素子を各画素ごとにマトリ
クス状に配列し、液晶を直接駆動するアクティブマトリ
クス表示(^ctive Matrix Displa
y )方式が考えられ、実用化されている。 [発明が解決しようとする問題点] しかしながら、前記アクティブマトリクス方式において
は、クロストークの問題は解決されるものの、従来の液
晶(ネマチック)素子を用いるものでは、表示の高速化
に限界があり、大画面表示にも繰返し周波数からの制約
があった。また、液晶素子として強誘電性液晶を用いた
場合には、前記ネマチック液晶における欠点は改善され
るものの、表示画像の高密度化に伴う回路構成の簡素化
という面においては、さらに改善の余地があった。本発
明はこのような従来の問題点を解決するためになされた
もので、アクティブマトリクスを用いた表示電極の回路
構成を改良することにより、信号線数の大幅な減少によ
る回路の簡素化を図ることを目的としている。 [手 段] 第1図は本発明の基本概念を示す回路構成図の一例で、
図において明ら°かなように、 FET素子のソースも
しくはドレインとして機能する第一端子に画素電極を設
けるとともに、その画素電極に対応して複数の対向電極
を接続し、かかる信号線をFETのゲートとして機能す
る第三端子に接続したゲート信号線及びFETソース又
はドレインとして機能する第二端子に接続した信号線と
直交するように配置し、前記ゲート信号線に表示信号を
印加し、他の2つの信号線には走査信号を印加すること
によって、この表示パネルを駆動させる。 この場合、 Crsの厖が等しいターミナルは全て同一
信号が入る。一般に、n画素の表示においては
[Industrial Application Field] The present invention relates to a display panel using image display elements such as liquid crystal elements and LED (light emitting diode) elements, and a method for driving the same. This relates to a driving method. [Prior Art] First, the optical modulating substance according to the present invention will be described. The optical modulating substance used in the display panel and driving method thereof of the present invention takes either a first optically stable state or a second optically stable state depending on the applied electric field. That is, a material having a bistable state with respect to an electric field is used, especially a liquid crystal that has such a property. As a liquid crystal having bistability that can be used in the driving method of the present invention, a chiral smectic liquid crystal having ferroelectricity is most preferable, and among these, a chiral smectic liquid crystal having a chiral smectic C phase (5rnC phase (±H phase (SoH This ferroelectric liquid crystal is suitable.
URNAL DE P)IYSIQUEETTERS
'3B (L-Ei9) 1975.
rFerra electric Liquid Gr
7stals J ; “ App ed
Ph7sicsLetters” 3B (11)
1980. rsubmicro 5econdBi
stable Electrooptic Switch
hing in LiquidCr7stalsJ;
"Solid State Physics" 18 (141) 1981.
ferroelectric liquid crystals disclosed in these documents can be used in the present invention. More specifically, an example of a ferroelectric liquid crystal compound used in the method of the present invention is decyloxyhenzylidene-p'-amino-2-methylbutylcinnamate (DOBAMBG
), hexyloxybenzylidene-p'-amino-
2-Chloropropyl cinnamate (HOBACPC) and 4-o-(2-methyl)-butylresolsiliten-
Examples include 4'-octylaniline (MBRA8). When constructing an element using these materials, in order to maintain the temperature state such that the liquid crystal compound becomes SmC main phase zero phase Srs old phase, the element may be equipped with a copper block with a heater embedded, etc., as necessary. It can be supported by Figure f32 schematically depicts an example of a ferroelectric liquid crystal cell. 23 and 23' are In203, 5n02
It is a substrate (glass plate) coated with transparent electrodes such as ITO (Indium-Tin Oxide), etc., and SmC: zero-phase liquid crystal with liquid crystal molecular layer 24 oriented perpendicular to the glass surface is sealed between the substrates (glass plates). There is. A thick line 25 represents a liquid crystal molecule, and this liquid crystal molecule 25 is
Dipole moment (on P) 2 in the direction perpendicular to the molecule
It has B. When a voltage higher than a certain threshold is applied between the electrodes on the substrates 23 and 23', the helical structure of the liquid crystal molecules 25 is unraveled, and the liquid crystal molecules 25 are aligned so that all dipole moments (P) 26 are oriented in the direction of the electric field. You can change direction. The liquid crystal molecules 25 have an elongated shape,
It exhibits refractive index anisotropy in the long axis direction and the short axis direction, and therefore, if polarizers are placed above and below the glass surface in a crossed nicol positional relationship, the optical properties of the liquid crystal optical modulation element change depending on the polarity of voltage application. It is easy to understand that. Furthermore, if the thickness of the liquid crystal cell is made sufficiently thin (for example, in one house), the helical structure of the liquid crystal will unravel even when no electric field is applied, as shown in figure f33, and its dipole moment P or P' will be The state is either upward (28a) or downward (28b). In such a cell, an electric field E of different polarity above a certain threshold value is applied as shown in Fig. 3.
or E′, the dipole moment electric field E or E
' changes its direction to an upward direction 28a or a downward direction 26b' in accordance with the electric field vector, and accordingly, the liquid crystal molecules are aligned in either the first stable state 27 or the second stable state 27'. There are two advantages to using such a ferroelectric liquid crystal as an optical modulation element. Firstly, the response speed is extremely fast, and secondly, the alignment of liquid crystal molecules has bistability. To explain the second point with reference to FIG. 2, for example, when the electric field E is applied, the liquid crystal molecules are oriented in a first stable state 27, and this state remains stable even when the electric field is turned off. When an electric field E' in the opposite direction is applied, the liquid crystal molecules are oriented to a second stable state 27' and change their orientation, but they remain in this state even after the electric field is turned off. Further, as long as the applied electric field E does not exceed a certain threshold value, each orientation state is maintained. In order to effectively realize such a fast response speed and bistability, it is preferable for the cell to be as thin as possible, and generally, the thickness is 0.5 to 20 μm.
Tiles are suitable, especially 1 ru 5 ru. A liquid crystal-electro-optical device having a matrix electrode structure using ferroelectric liquid crystals of this type has been proposed, for example, by Clark and Ragabal in US Pat. No. 4,387,924. Next, a case in which an image is actually displayed will be described below. The principle of matrix type display, which is one of the liquid crystal display methods, is that a scanning electrode group and a signal electrode group are configured in a Madrisk shape, and a liquid crystal compound is filled between the electrodes to form a large number of pixels to display images or information. However, with this method, if the image density is increased or the screen is made larger, a huge number of scanning electrodes and display electrodes are required, resulting in a slow response speed of the liquid crystal. A problem arises due to so-called crosstalk, in which voltage is distributed to pixels other than one display pixel. In order to improve this point, voltage-averaging driving methods, dual-frequency driving methods, split matrix methods, multiple matrix methods, etc. have already been proposed, but all of these methods require larger screens and higher To cope with the increase in the number of scanning lines due to density increase,
was difficult. Recently, active matrix displays (active matrix displays), in which switching elements such as FETs (field effect transistors) are arranged in a matrix for each pixel to directly drive the liquid crystal, have been developed.
y) method has been considered and put into practical use. [Problems to be Solved by the Invention] However, although the active matrix method solves the problem of crosstalk, there is a limit to the speedup of display in the method using conventional liquid crystal (nematic) elements. Large-screen displays were also limited by the repetition rate. In addition, when a ferroelectric liquid crystal is used as a liquid crystal element, the drawbacks of the nematic liquid crystal described above are improved, but there is still room for further improvement in terms of simplifying the circuit configuration as the density of display images increases. there were. The present invention has been made to solve these conventional problems, and by improving the circuit configuration of display electrodes using an active matrix, it is possible to simplify the circuit by significantly reducing the number of signal lines. The purpose is to [Means] FIG. 1 is an example of a circuit configuration diagram showing the basic concept of the present invention.
As is clear from the figure, a pixel electrode is provided at the first terminal that functions as the source or drain of the FET element, a plurality of counter electrodes are connected corresponding to the pixel electrode, and the signal line is connected to the gate of the FET. A display signal is applied to the gate signal line, and a display signal is applied to the gate signal line, and a display signal is applied to the gate signal line. The display panel is driven by applying a scanning signal to the two signal lines. In this case, all terminals with the same Crs receive the same signal. Generally, in an n-pixel display,

【×2木
の引き出し線が必要であるが、本発明では、 3rnX
3木の引き出し線が必要となる。なお、Nの三乗根が自
然数で存在しない場合には引き出し線数を若干増す必要
がある。 [作 用] 本発明は、第1図において明らかなように、三系統の信
号線群のうち二つを走査信号線として、書き込みライン
の選択をすると共に、残った一系統の信号線に、表示信
号を久方することによって、1画像表示を行うものであ
る。具体的には、駆動素子であるFET  (電界効果
トランジスタ)のゲートがゲートオン状態となるように
信号電圧を印加し、それと同期させてFETのゲート以
外の端子であるソース端子及びドレイン端子の間に電界
を形成させると共に、その極性を変えることによって、
第一の配向状態と第二の配向状態の二つの表示状態を制
御するものである。したがって、本発明で用いられる強
誘電性液晶としては、電界の極性に応じて第一の光学的
安定状態及び第二の光学的安定状態のいずれかを取る物
質。 すなわち電界に対して双安定状態を有する物質が用いら
れる。また、駆動素子であるFETにおいては、Pをで
あってもN型であっても、ゲート以外の端子のいずれが
ソースとして作用し、いずれがドレインとして作用する
かは、電圧の印加の方向によって定まる。すなわちN型
では電圧の低い方がソースであり、P型では電圧の高い
方がソースとして作用する。なお各信号電極における電
圧レベルは各信号間の゛電位差を相対的に維持するもの
であれば、以下に述べる実施例にとられれることなく任
意の値に設定することが出来る。 [実施例] 本発明の液晶表示装置を用いた画像表示の具体例を第1
図及びft54図〜第7図に基づいて説明する。 第1図の回路構成において、駆動素子としてN型FET
好ましくはTPT  (薄膜トランジスタ)、液晶素子
として強誘電性液晶を使用し、第5図に示した所定の表
示パターンを書き込むための、各々の電圧値は、以下の
条件を満足する所望の値に設定される。 [11走査信号線■でm=a、走査信号線■でm=b、
表示信号線で見=Cの位置に「明]を四き込む場合。 【2】走査線■でm=a、走査線■でm=bを選但し、
各記号は下記事項を表わす。 V LG :強誘電性液晶の閾値電圧の絶対値vPニア
クチイブマトリクスを構成しているFETのゲート悶値
電圧 vsn:走査信号電圧■ vCll:走査信号電圧■ V GL :表示信号電圧 以上の各信号電圧の、位相t1〜L8における電気信号
波形を第6図に示す、86図においては、それぞれ横軸
が時間を、縦軸が電圧を表わしている。この様な電気信
号が与えられた時の各画素への書き込み動作を第7図に
示す、fJ、7図においては、横軸が時間を表わし、縦
軸は上側ON(暗)、下側OFF  (明〕の各表示状
態を表わす。 すなわち、各位相時間において、各々の画素が「暗」又
は「明」のいづれの状態にあるかを表わしている。なお
、図中QN−1は前回走査されたときの信号状態をその
まま保持しているものとする。 また第7図における各画素の座標は、第1図の破線部に
おける対応画素の座標を表わした第4図による0以上、
位相t1〜を日の各動作によって第5図に示される所望
の表示パターンが完成する。 なお、本実施例では、第6図においてVp=0としたが
、Vp”−,0であるならば、VC(ゲート電圧)をV
p分だけシフトすればよい、又、実施例において、強誘
電性液晶としてDOBAMBGを使用シタ場合+7)A
体重数値は、V LG = = 1〜20(V)、使用
温度としては75℃〜85℃、一画素を書き込むのに必
要な時間は約50psである。 本発明の回路構成は、通常のアクティブマトリクスの画
素上に、パッシブマトリクスを形成することと同じにな
るので、従来のパッシブマトリクスの場合と同様にクロ
ストークが避は難い、そこで、一般的なりロストークを
考えた最適条件を以下に述べる。 第8図において、対向電極を走査信号線として用いた場
合、他の走査線がそのアクティブマトリクス上の画素を
選択している場合には、第8図(a)において1〜nま
での対向電極は独立に動作して、対向電極によって分け
られる画素相互では、アクティブマトリクス電極と対向
電極間に挟持する光制御物質(たとえばLC)に印加さ
れる電圧に影響を及ぼさない。 しかし、アクティブマトリクス上の画素電極が選択され
ていないときは、ゲートがOFF t、て第8図(b)
のようにアクティブマトリクス上の画素電極を通して、
工〜nまでの対向電極によって分けられる画素は短絡さ
れたことになり、1〜nまでの対向電極のうちひとつが
選択されたときの電圧がアクティブマトリクス上の画素
電極を通して分配されることになる。 対向電極に入れる走査信号電圧をVとして、他の選択さ
れない対向電極の電圧Oとすると、より正確には選択走
査信号電圧をVON非選択時の走査信号電圧をV OF
Fとした場合に■=(VON−VOFF ) と定義す
る。 そうすると、選択された走査線m(1≦m≦n)にVを
印加した場合の他の走査線に表われる電圧、言い変えれ
ば他の画素の電極間にかかる電圧は、 ■・=v1 と表わすことができる。又、走査信号線mに表われる電
圧は、 v ” = y虹上 と表わされる。 ここで、VONは使用材料(例えばLC)の閾値を越え
ることがあっても、VOFFは絶対に越えられない、し
たがって、上述の3電圧値v’ 、v″。 V OFFは使用材料の閾値の絶対値より小さいことが
要求される。 そこでVOFF =a VOWと定義すると、上述の3
つの電圧値は全てVONの関数となるので1次の条件を
満足することが必要となる。すなわち。 wax(V’、V“、 VOFF ) < V O・・
−(DここでvOは使用する材料の閾値である。 ■式を書き変えると。 wax  (♀(1−a ) 、 TVON (1−a
 ) 、 aV□s) <Vo ””00式においてn
#1ならば n vON (1−6)≦−E−V ON (1−a 
)aに対する最適値を定めるのに、n″−、工でTV 
ON (1−a )  = a VONとおくと、 −L」− a−2n−1・・・・・・■ となる、(n=1のときaは意味をもたない、) したがって、選択走査信号線にVON、非選択走査信号
線にaVoN(aは0式で表わされる定数であり、nは
走査信号線の本数である。)を印加すれば、V ON<
 ” V □の条件の元でOFF画素の点灯の問題は解
除される。 実際には、強誘電性液晶のうちで、長時間低電界を印加
しておくと5記憶状態が反転してしまうものがあるので
、vONは出来るだけ低く押えることが望ましいし、走
査時間の関係から、nが制約番受゛けることにもなる。 第9図は本発明において使用されるTPTにおけるFE
Tの構成を示す断面図、第1θ図はTPTを用いた強誘
電性液晶セルの断面図、第11図はTPT基板の斜視図
、第12図はTPT基板の平面図であり、以上に示す各
図はいずれも本発明の一実施態様を示すものである。 第10図は、本発明の方法で用いうる液晶素子の1つの
具体例を表わしている。ガラス、プラスチック等の基板
14の上にゲート電極18.絶縁膜1B、(水素原子を
ドーピングした窒化シリコン膜など)を介して形成した
半導体膜10(水素原子をドーピングしたアモルファス
シリコン)と、この半導体膜10に接する2つ端子1と
5で構成したTPTと、TPTの端子4と接続した画素
電極5(ITO; Indniu+s Tin 0xi
de)が形成されている。 さらに、この上に絶縁層7(ポリイミド、ポリアミド、
ポリビニルアルコール、ポリパラキシリレン、SiO、
5i02)とアルミニウムやクロムなどからなる光遮蔽
ff12が設けられている。 対向基板となる基板14′の上には対向電極15(IT
O; Indnium Tin 0xide)と絶縁1
121Bが形成されている。 この基板14と14’の間には、前述の強誘電性液晶1
7が挟持されている。又、この基板14と14′の周囲
部には強誘電性液晶17を身上するためのシール材18
が設けられている。 この様なセル構造の液晶素子の両側にはクロスニコル状
態の偏光子13と13’が配置され、観察者Aが入射光
重。よりの反射光重!によって表示状態を見ることがで
きる様に偏光子13′の背後に反射板12 (乱反射性
アルミニウムシート又は板)が設けられている。 又、上記の各図においてソース電極、ドレイン電極とは
、ドレインからソースへ電流が流れる場合に限定した命
名である。 FETの働きではソースがドレインとして
働く場合も可能である。 [効 果] 以上の説明で明らかなように1本発明は従来の回路構成
に比べ、信号線数を著しく減らすことが出来る。したが
って回路の簡素化という点において大幅な改善が期待で
きる。
[×2 tree leader lines are required, but in the present invention, 3rnX
Three wooden lead wires are required. Note that if the cube root of N does not exist as a natural number, it is necessary to slightly increase the number of lead lines. [Function] As is clear from FIG. 1, in the present invention, two of the three signal line groups are used as scanning signal lines to select a write line, and the remaining one signal line is One image is displayed by delaying the display signal. Specifically, a signal voltage is applied so that the gate of a FET (field effect transistor), which is a driving element, is in a gate-on state, and in synchronization with this, a signal voltage is applied between the source terminal and drain terminal, which are terminals other than the gate of the FET. By forming an electric field and changing its polarity,
Two display states, a first orientation state and a second orientation state, are controlled. Therefore, the ferroelectric liquid crystal used in the present invention is a substance that takes either the first optically stable state or the second optically stable state depending on the polarity of the electric field. That is, a material that has a bistable state with respect to an electric field is used. In addition, in the FET that is the driving element, whether it is P type or N type, which terminal other than the gate acts as the source and which acts as the drain depends on the direction of voltage application. Determined. That is, for N type, the lower voltage side acts as a source, and for P type, the higher voltage side acts as a source. Note that the voltage level at each signal electrode can be set to any value without being limited to the embodiments described below, as long as the potential difference between each signal is maintained relatively. [Example] A specific example of image display using the liquid crystal display device of the present invention will be described in the first example.
The explanation will be given based on the figure and ft54 figure to figure 7. In the circuit configuration shown in Figure 1, an N-type FET is used as a driving element.
Preferably, a TPT (thin film transistor) and a ferroelectric liquid crystal are used as the liquid crystal element, and each voltage value for writing the predetermined display pattern shown in FIG. 5 is set to a desired value that satisfies the following conditions. be done. [11 m=a in scanning signal line ■, m=b in scanning signal line ■,
When inserting "bright" four times at the position of = C on the display signal line. [2] Select m = a on the scanning line ■, m = b on the scanning line ■,
Each symbol represents the following items. V LG: Absolute value of the threshold voltage of the ferroelectric liquid crystal vP Gate threshold voltage of the FETs constituting the near-active matrix vsn: Scanning signal voltage ■ vCll: Scanning signal voltage ■ V GL: Each voltage higher than the display signal voltage The electric signal waveform of the signal voltage in phases t1 to L8 is shown in FIG. 6. In FIG. 86, the horizontal axis represents time and the vertical axis represents voltage. Figure 7 shows the write operation to each pixel when such an electrical signal is applied. In Figure 7, the horizontal axis represents time, and the vertical axis represents upper ON (dark) and lower OFF. (bright). In other words, it represents whether each pixel is in a "dark" or "bright" state at each phase time. In the figure, QN-1 indicates the previous scan state. In addition, the coordinates of each pixel in FIG. 7 are 0 or more according to FIG. 4, which represents the coordinates of the corresponding pixel in the broken line part of FIG.
The desired display pattern shown in FIG. 5 is completed by each operation from phase t1 to t1. In this embodiment, Vp=0 in FIG. 6, but if Vp"-,0, VC (gate voltage) is
It is only necessary to shift by p, and in the example, if DOBAMBG is used as the ferroelectric liquid crystal +7) A
The weight value is V LG = 1 to 20 (V), the operating temperature is 75° C. to 85° C., and the time required to write one pixel is approximately 50 ps. Since the circuit configuration of the present invention is the same as forming a passive matrix on the pixels of a normal active matrix, crosstalk is inevitable as in the case of a conventional passive matrix. The optimal conditions considering the following are described below. In FIG. 8, when the counter electrode is used as a scanning signal line, if another scanning line selects a pixel on the active matrix, the counter electrodes 1 to n in FIG. 8(a) operate independently and do not affect the voltage applied to the light control material (for example, LC) sandwiched between the active matrix electrode and the counter electrode in pixels separated by the counter electrode. However, when the pixel electrode on the active matrix is not selected, the gate is turned off, as shown in FIG. 8(b).
Through the pixel electrode on the active matrix,
The pixels separated by the counter electrodes 1 to n are short-circuited, and the voltage when one of the counter electrodes 1 to n is selected is distributed through the pixel electrodes on the active matrix. . If the scanning signal voltage applied to the counter electrode is V, and the voltage of the other unselected counter electrode is O, then more precisely, the selected scanning signal voltage is VON, and the scanning signal voltage when not selected is VOF
When F, it is defined as ■=(VON-VOFF). Then, when V is applied to the selected scanning line m (1≦m≦n), the voltage appearing on other scanning lines, in other words, the voltage applied between the electrodes of other pixels is: ■・=v1 can be expressed. Also, the voltage appearing on the scanning signal line m is expressed as v'' = y on the rainbow.Here, even if VON may exceed the threshold value of the material used (for example, LC), VOFF will never be exceeded. , therefore, the three voltage values v', v'' mentioned above. V OFF is required to be smaller than the absolute value of the threshold value of the material used. Therefore, if we define VOFF = a VOW, the above 3
Since all of these voltage values are functions of VON, it is necessary to satisfy the first-order condition. Namely. wax (V', V", VOFF) < V O...
-(DHere, vO is the threshold value of the material used. ■Rewriting the equation: wax (♀(1-a), TVON (1-a
), aV□s) <Vo ""In the 00 formula, n
If #1, n vON (1-6)≦-E-V ON (1-a
) To determine the optimal value for a, use n″-,
If we set ON (1-a) = a VON, we get -L"-a-2n-1...■ (When n=1, a has no meaning.) Therefore, selection By applying VON to the scanning signal line and aVoN (a is a constant expressed by the formula 0, and n is the number of scanning signal lines) to the non-selected scanning signal line, V ON<
” The problem of OFF pixel lighting is resolved under the condition of V Therefore, it is desirable to keep vON as low as possible, and n is also a constraint number due to the scanning time. Figure 9 shows the FE in TPT used in the present invention.
A sectional view showing the structure of T, FIG. 1θ is a sectional view of a ferroelectric liquid crystal cell using TPT, FIG. 11 is a perspective view of the TPT substrate, and FIG. 12 is a plan view of the TPT substrate. Each figure shows one embodiment of the present invention. FIG. 10 shows one specific example of a liquid crystal element that can be used in the method of the invention. A gate electrode 18 is formed on a substrate 14 made of glass, plastic, etc. A TPT consisting of an insulating film 1B, a semiconductor film 10 (amorphous silicon doped with hydrogen atoms) formed through an insulating film 1B (such as a silicon nitride film doped with hydrogen atoms), and two terminals 1 and 5 in contact with this semiconductor film 10. and a pixel electrode 5 (ITO; Indniu+s Tin 0xi) connected to the terminal 4 of TPT.
de) is formed. Furthermore, an insulating layer 7 (polyimide, polyamide,
Polyvinyl alcohol, polyparaxylylene, SiO,
5i02) and a light shield ff12 made of aluminum, chrome, or the like. A counter electrode 15 (IT
O; Indnium Tin Oxide) and insulation 1
121B is formed. Between the substrates 14 and 14' is the ferroelectric liquid crystal 1 described above.
7 is being held. Further, a sealing material 18 for covering the ferroelectric liquid crystal 17 is provided around the substrates 14 and 14'.
is provided. Polarizers 13 and 13' in a crossed nicol state are arranged on both sides of the liquid crystal element having such a cell structure, and the observer A can observe the incident light beam. More reflected light weight! A reflector plate 12 (diffuse reflective aluminum sheet or plate) is provided behind the polarizer 13' so that the display state can be seen. Further, in each of the above figures, the terms "source electrode" and "drain electrode" are used only when current flows from the drain to the source. In the function of an FET, it is also possible for the source to function as a drain. [Effects] As is clear from the above explanation, the present invention can significantly reduce the number of signal lines compared to the conventional circuit configuration. Therefore, a significant improvement can be expected in terms of circuit simplification.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の基本概念を示す回路構成図、第2図及
び第3図は、本発明の方法に用いる強誘電性液晶を模式
的に表わす斜視図、第4図は第1図の破線部における対
応画素の座標を示す説明図、第5図は対応画素の表示パ
ターン例を示す説明図、第6図は走査電極及び表示電極
に印加する電気信号波形を表わす説明図、第7図は各画
素、への書き込み動作を表わす説明図、第8図はアクテ
ィブマトリクスの一つの表示電極中の画素構成、図、第
9図はTPTにおけるFETの構成を示す断面図、第1
0図はTPTを用いた強誘電性液晶セルの断面図、第1
1図はTFT基板の斜視図、第12図はTPT基板の平
面図である。 1;ソース電極(ドレイン電極) 2;遮光金属又は光吸収層 3;n゛層 4; ドレイン電極(ソース電極) 5;画素電極 6;第一の絶縁層 7:第二の絶縁層 8 ; TFT基板 9;半導体直下の光遮蔽効果をもつゲート部lO;半導
体 11;ゲート配線部の透明電極 12;反射板 13.13’;偏光板 14.14”ニガラス、プラスチック等の透明基板15
;対向電極 16;絶縁膜 17;強誘電性液晶層 18;ゲート電極 18;シール材 20;薄膜半導体 21;ゲート配線 22;パネル基板 23.23’、透明電極がコートされた基板24;液晶
分子層 25;液晶分子 26;双極子モーメント(P工) 28a;上向き双極子モーメント 26b;下向き双極子モーメント 27;第1の安定状態 27′;第2の安定状態
FIG. 1 is a circuit configuration diagram showing the basic concept of the present invention, FIGS. 2 and 3 are perspective views schematically showing the ferroelectric liquid crystal used in the method of the present invention, and FIG. 4 is the same as that shown in FIG. FIG. 5 is an explanatory diagram showing the coordinates of the corresponding pixel in the broken line area, FIG. 5 is an explanatory diagram showing an example of the display pattern of the corresponding pixel, FIG. 6 is an explanatory diagram showing the electric signal waveform applied to the scanning electrode and the display electrode, and FIG. 8 is an explanatory diagram showing the write operation to each pixel, FIG. 8 is a diagram showing the pixel configuration in one display electrode of the active matrix, and FIG.
Figure 0 is a cross-sectional view of a ferroelectric liquid crystal cell using TPT.
1 is a perspective view of the TFT substrate, and FIG. 12 is a plan view of the TPT substrate. 1; Source electrode (drain electrode) 2; Light-shielding metal or light absorption layer 3; n layer 4; Drain electrode (source electrode) 5; Pixel electrode 6; First insulating layer 7: Second insulating layer 8; TFT Substrate 9; Gate portion 1O with a light shielding effect directly under the semiconductor; Semiconductor 11; Transparent electrode 12 in gate wiring portion; Reflector plate 13, 13'; Polarizing plate 14. 14'' Transparent substrate 15 made of glass, plastic, etc.
; counter electrode 16; insulating film 17; ferroelectric liquid crystal layer 18; gate electrode 18; sealing material 20; thin film semiconductor 21; gate wiring 22; panel substrate 23, 23', substrate 24 coated with transparent electrode; liquid crystal molecules Layer 25; Liquid crystal molecules 26; Dipole moment (P) 28a; Upward dipole moment 26b; Downward dipole moment 27; First stable state 27'; Second stable state

Claims (10)

【特許請求の範囲】[Claims] (1)アクティブマトリクス基板を構成する電界効果ト
ランジスタのゲート以外の端子である第一端子に接続し
た画像表示電極に対応する対向電極を複数設けるととも
に、かかる信号線を電界効果トランジスタのゲートとし
て機能する第三端子に接続したゲート信号線及び電界効
果トランジスタのソース又はドレインとして機能する第
二端子に接続した信号線と直交して配置したことを特徴
とする表示パネル。
(1) A plurality of counter electrodes are provided corresponding to the image display electrodes connected to the first terminal, which is a terminal other than the gate of the field effect transistor constituting the active matrix substrate, and such a signal line functions as the gate of the field effect transistor. A display panel characterized in that the display panel is disposed orthogonal to a gate signal line connected to a third terminal and a signal line connected to a second terminal functioning as a source or drain of a field effect transistor.
(2)前記電界効果トランジスタが、薄膜トランジスタ
である特許請求の範囲第1項記載の表示パネル。
(2) The display panel according to claim 1, wherein the field effect transistor is a thin film transistor.
(3)前記画像表示電極に液晶の容量が電気的に接続さ
れている特許請求の範囲第1項記載の表示パネル。
(3) The display panel according to claim 1, wherein a liquid crystal capacitor is electrically connected to the image display electrode.
(4)前記液晶が、強誘電性液晶である特許請求の範囲
第3項記載の表示パネル。
(4) The display panel according to claim 3, wherein the liquid crystal is a ferroelectric liquid crystal.
(5)前記強誘電性液晶が、カイラルスメクティック液
晶である特許請求の範囲第4項記載の表示パネル。
(5) The display panel according to claim 4, wherein the ferroelectric liquid crystal is a chiral smectic liquid crystal.
(6)アクティブマトリクス基板を構成する電界効果ト
ランジスタのゲート以外の端子である第一端子に接続し
た画像表示電極に対応する対向電極を複数設けるととも
に、かかる信号線を電界効果トランジスタのゲートとし
て機能する第三端子に接続したゲート信号線及び電界効
果トランジスタのソース又はドレインとして機能する第
二端子に接続した信号線と直交して配置した3種の信号
線のうち2種の信号線に走査信号を印加し、残りの1種
の信号線に表示信号を印加することを特徴とする表示パ
ネルの駆動法。
(6) A plurality of counter electrodes are provided corresponding to the image display electrodes connected to the first terminal, which is a terminal other than the gate of the field effect transistor constituting the active matrix substrate, and such a signal line functions as the gate of the field effect transistor. A scanning signal is applied to two types of signal lines out of three types of signal lines arranged orthogonally to the gate signal line connected to the third terminal and the signal line connected to the second terminal functioning as the source or drain of the field effect transistor. A display panel driving method characterized by applying a display signal to one type of signal line and applying a display signal to the remaining one type of signal line.
(7)前記表示信号を電界効果トランジスタのゲートと
して機能する第三端子に接続したゲート信号線に印加す
る特許請求の範囲第6項記載の表示パネルの駆動法。
(7) The display panel driving method according to claim 6, wherein the display signal is applied to a gate signal line connected to a third terminal functioning as a gate of a field effect transistor.
(8)前記画像表示電極に液晶の容量が電気的に接続さ
れている特許請求の範囲第6項記載の表示パネルの駆動
法。
(8) The method for driving a display panel according to claim 6, wherein a liquid crystal capacitor is electrically connected to the image display electrode.
(9)前記液晶が、強誘電性液晶である特許請求の範囲
第8項記載の表示パネルの駆動法。
(9) The method for driving a display panel according to claim 8, wherein the liquid crystal is a ferroelectric liquid crystal.
(10)前記強誘電性液晶が、カイラルスメクティク液
晶である特許請求の範囲第9項記載の表示パネルの駆動
法。
(10) The method for driving a display panel according to claim 9, wherein the ferroelectric liquid crystal is a chiral smectic liquid crystal.
JP59176823A 1984-08-22 1984-08-27 Display panel and driving thereof Pending JPS6155686A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP59176823A JPS6155686A (en) 1984-08-27 1984-08-27 Display panel and driving thereof
FR858512577A FR2571526B1 (en) 1984-08-22 1985-08-21 DISPLAY PANEL AND ITS CONTROL METHOD
US07/313,305 US4973135A (en) 1984-08-22 1989-02-21 Active matrix display panel having plural stripe-shaped counter electrodes and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59176823A JPS6155686A (en) 1984-08-27 1984-08-27 Display panel and driving thereof

Publications (1)

Publication Number Publication Date
JPS6155686A true JPS6155686A (en) 1986-03-20

Family

ID=16020463

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59176823A Pending JPS6155686A (en) 1984-08-22 1984-08-27 Display panel and driving thereof

Country Status (1)

Country Link
JP (1) JPS6155686A (en)

Similar Documents

Publication Publication Date Title
US4973135A (en) Active matrix display panel having plural stripe-shaped counter electrodes and method of driving the same
US4697887A (en) Liquid crystal device and method for driving the same using ferroelectric liquid crystal and FET&#39;s
JPS6261931B2 (en)
US4770501A (en) Optical modulation device and method of driving the same
JPS6031120A (en) Driving method of optical modulating element
JPH0764056A (en) Anti-ferroelectric liquid crystal display element and driving method therefor
JPS60262133A (en) Driving method of liquid-crystal element
JPS614021A (en) Driving method of liquid crystal element
JPS6155686A (en) Display panel and driving thereof
JPS60230121A (en) Driving method of liquid crystal element
JPS6152681A (en) Display panel and driving thereof
JPS617829A (en) Driving method of liquid-crystal element
JPH0431373B2 (en)
JPS614026A (en) Driving method of liquid crystal element
JPS62134691A (en) Liquid crystal unit
JPS60262136A (en) Driving method of liquid-crystal element
JPH0453293B2 (en)
JPS6155685A (en) Display panel and driving thereof
JPS60262134A (en) Driving method of liquid-crystal element
JPS60262135A (en) Driving method of liquid-crystal element
JPS60262137A (en) Driving method of liquid-crystal element
JPS617828A (en) Driving method of liquid-crystal element
JPS62133426A (en) Liquid crystal device
JP2505744B2 (en) Method for manufacturing electrode substrate and optical modulation element
JPS61143788A (en) Liquid crystal display panel for active matrix system