JPS6123564B2 - - Google Patents

Info

Publication number
JPS6123564B2
JPS6123564B2 JP9090276A JP9090276A JPS6123564B2 JP S6123564 B2 JPS6123564 B2 JP S6123564B2 JP 9090276 A JP9090276 A JP 9090276A JP 9090276 A JP9090276 A JP 9090276A JP S6123564 B2 JPS6123564 B2 JP S6123564B2
Authority
JP
Japan
Prior art keywords
write
read
data
head
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9090276A
Other languages
Japanese (ja)
Other versions
JPS5316609A (en
Inventor
Kenzo Nakanishi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP9090276A priority Critical patent/JPS5316609A/en
Publication of JPS5316609A publication Critical patent/JPS5316609A/en
Publication of JPS6123564B2 publication Critical patent/JPS6123564B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Magnetic Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 本発明は磁気デイスク装置、磁気テープ装置等
の磁気記憶装置において、リードヘツド、ライト
ヘツド等より先行する今一つのプリリードヘツド
を設けて、このプリリードヘツドによりデータを
読ませてその後動作される他のヘツドによるデー
タ処理を制御させる構成としたものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention provides a pre-read head which precedes a read head, write head, etc. in a magnetic storage device such as a magnetic disk device or a magnetic tape device, and causes data to be read by this pre-read head. The configuration is such that data processing by other heads that are subsequently operated is controlled.

即ち、一度書込んだデータを保存しておきたい
場合に、再度書込みが行われると必要とするデー
タが喪失することになり、これを防止するために
再度書込み動作が行われてもデータの喪失がない
ように保護するためのライトプロテクシヨンの如
き制御に有効となる構成となしている。
In other words, if you want to save data that has been written once, if you write it again, the necessary data will be lost, and even if you try to write it again to prevent this, the data will not be lost. The structure is effective for control such as write protection to prevent data from being damaged.

従来、磁気テープ装置において例えばライトプ
ロテクシヨンを行う場合、テープに附随している
プロテクシヨンリングを外すことにより、次に書
込みができない様にするものであつた。
Conventionally, when performing write protection in a magnetic tape device, for example, a protection ring attached to the tape is removed to prevent further writing.

この様なライトプロテクシヨンではテープ1巻
分についてすべてプロテクトされるため、例えば
書込まれたデータ中、必要な部分のデータのみ残
し、他のデータについて書き換えたりすることが
できず、使用上非常に不便であつた。
With this kind of write protection, all of one tape roll is protected, so for example, only the necessary part of the written data can be left and other data cannot be rewritten, making it extremely difficult to use. It was inconvenient.

本発明はリードヘツド、ライトヘツド等より先
行する今一つのプリリードヘツドを設けて、この
プリリードヘツドによりデータを読ませてその後
動作される他のヘツドによるデータ処理を制御さ
せることで、例えば書込まれたデータ中、必要と
するデータ部分について任意にライトプロテクト
できるものとなしている。
The present invention provides another pre-read head that precedes the read head, write head, etc., and allows this pre-read head to read data and control data processing by other heads that are subsequently operated. Any part of the data that is needed can be write-protected.

即ち、ライトプロテクシヨンの制御においては
必要とするデータ部分に関連させて、指示コード
を挿入しておき、再度の書込み動作時にリード、
ライトのヘツドより先行する今一つのプリリード
ヘツドによつて前記指示コードを読み込ませてこ
れを検出し、前記指示コードに関連した領域に対
して書込み禁止信号を制御部へ送つてライトプロ
テクシヨンを行わせるものであり、前記指示コー
ドの挿入位置によつて任意のデータ部分について
ライトプロテクトできるものとなしている。
In other words, when controlling write protection, instruction codes are inserted in relation to the required data part, and when the write operation is performed again, the instruction code is inserted.
The instruction code is read and detected by another pre-read head that precedes the write head, and a write protection signal is sent to the control unit for the area related to the instruction code to perform write protection. Any data portion can be write-protected depending on the insertion position of the instruction code.

以下本発明について図面の一実施例について説
明する。この実施例ではライトプロテクシヨンさ
せる場合について示している。第1図は磁気記憶
装置のリード、ライト、イレーズ等の各ヘツドを
一連に備えたヘツド装置部を示すものであり、テ
ープの進行方向(矢印A)に対して順次プリリー
ドヘツド4、イレーズヘツド3、ライトヘツド
2、リードヘツド1と配設され、プリリードヘツ
ド4が他のヘツド(1,2,3)より先行してテ
ープのデータを読み込む構成になしている。この
図において、テープは上段のトラツク1から下段
のトラツク9までのものを示している。
The present invention will be described below with reference to one embodiment of the drawings. This embodiment shows the case of write protection. FIG. 1 shows a head unit that is equipped with a series of read, write, and erase heads of a magnetic storage device.A pre-read head 4 and an erase head 3 are installed in sequence in the tape traveling direction (arrow A). , a write head 2, and a read head 1, and the pre-read head 4 reads data from the tape before the other heads (1, 2, 3). In this figure, the tapes are shown from track 1 at the top to track 9 at the bottom.

また、テープへのデータの書込み構成は第2図
に示す様になしている。この第2図において、
MTは磁気テープを示し、IRGはインターレコー
ドギヤツプでデータの書込まれていない部分であ
る。データはデータの先頭を示すプリアンプルA
とデータの最後を示すポストアンブルBとの間の
領域に書込まれる。
Furthermore, the configuration for writing data onto the tape is as shown in FIG. In this Figure 2,
MT indicates magnetic tape, and IRG is an interrecord gap where no data is written. Data is preamble A indicating the beginning of data
and postamble B indicating the end of data.

そして、前記データの領域においてライトプロ
テクシヨンしたいデータ部分について、このデー
タ部分の頭にインヒピツトコードICそしてこの
データの最後にイネイブルコードECを夫々挿入
させる。つまり、ICとECとの間の領域について
ライトプロテクシヨンが行われる様になしてい
る。このライトプロテクシヨンさせる制御回路を
第3図に示している。
Then, for a data portion to be write-protected in the data area, an inhibit code IC is inserted at the beginning of this data portion, and an enable code EC is inserted at the end of this data. In other words, write protection is performed on the area between the IC and the EC. A control circuit for this write protection is shown in FIG.

第3図において、5は第1図のプリリードヘツ
ド4にて読まれた情報が導入されるプリリードア
ンプ、6は比較回路、7は比較回路6への比較入
力切換回路、8は比較回路6からの一致出力とプ
ロテクシヨンのオン、オフを切換えるスイツチ9
からの出力とが導入されたアンドゲート、10は
前記アンドゲート8からの出力が導入された反転
型のフリツプフロツプである。
In FIG. 3, 5 is a pre-read amplifier into which the information read by the pre-read head 4 of FIG. 1 is introduced, 6 is a comparison circuit, 7 is a comparison input switching circuit to the comparison circuit 6, and 8 is a comparison circuit. Switch 9 for switching the match output from 6 and protection on/off
10 is an inverting flip-flop into which the output from the AND gate 8 is introduced.

前記スイツチ9はプロテクトを必要とする場合
に開成されまたそれを必要としない場合に閉成さ
れるものであり、スイツチ9を開成状態にすると
アンドゲート8の入力側にハイレベルの信号を導
入する。従つて、比較回路6から一致出力がある
とアンドゲート8が導通し、フリツプフロツプ1
0をセツトする。
The switch 9 is opened when protection is required and closed when protection is not required, and when the switch 9 is opened, a high level signal is introduced to the input side of the AND gate 8. . Therefore, when there is a match output from the comparison circuit 6, the AND gate 8 becomes conductive and the flip-flop 1
Set to 0.

また、フリツプフロツプ10は、リセツト入力
によつて装置の使用初期にクリアーされ、
前記アンドゲート8から出力信号があるとセツト
される。この時、フリツプフロツプ10からのセ
ツト出力はライトインビツト信号として導出され
る。この状態で今一度アンドゲート8から出力信
号があるとフリツプフロツプ10がリセツトさ
れ、ライトインヒビツト信号が停止される構成で
ある。
Furthermore, the flip-flop 10 is cleared by a reset input at the beginning of use of the device.
It is set when there is an output signal from the AND gate 8. At this time, the set output from flip-flop 10 is derived as a write-in bit signal. In this state, when an output signal is received from the AND gate 8 again, the flip-flop 10 is reset and the write inhibit signal is stopped.

他方、上記した比較入力切換回路7はインヒビ
ツトコード信号が導入されるゲート群7aとイネ
イブルコード信号が導入されるゲート群7bを有
し、前記ゲート群7aのもう一つの入力としてフ
リツプフロツプ10がリセツト状態の時に“1”
となる信号(ライトインヒビツト信号)が導入さ
れてなると共にゲート群7bのもう一つの入力と
してフリツプフロツプ10がセツト状態の時に
“1”となる信号(ライトインヒビツト信号)が
導入されてなる。
On the other hand, the above-mentioned comparison input switching circuit 7 has a gate group 7a into which an inhibit code signal is introduced and a gate group 7b into which an enable code signal is introduced, and a flip-flop 10 is used as another input of the gate group 7a. “1” when in reset state
A signal (write inhibit signal) is introduced, and a signal (write inhibit signal) which becomes "1" when the flip-flop 10 is in the set state is introduced as another input to the gate group 7b.

そして、上記ゲート群7a及び7bからの出力
はオアゲート群7cを介して比較回路6に導入さ
れてなる。また、上記したゲート群7a及び7b
へ導入されるインヒビツトコード信号、イネイブ
ルコード信号はスイツチ9によるプロテクシヨン
モードの時に、前記コード信号を記憶させた制御
部(図示していない)から導出されるものであ
る。比較回路6はプリリードアンプ5からの信号
と比較入力切換回路7からの信号とをEX−オア
ゲート群6aで一致を検出し、この一致検出によ
つてゲート6bから一致出力“1”がアンドゲー
ト8に導入されるものである。
The outputs from the gate groups 7a and 7b are introduced into the comparison circuit 6 via the OR gate group 7c. In addition, the gate groups 7a and 7b described above
The inhibit code signal and enable code signal introduced into the switch 9 are derived from a control section (not shown) in which the code signal is stored when the switch 9 is in the protection mode. The comparison circuit 6 detects a match between the signal from the pre-read amplifier 5 and the signal from the comparison input switching circuit 7 using the EX-OR gate group 6a, and upon this match detection, the match output "1" from the gate 6b is output from the AND gate. 8 will be introduced.

上記の構成について今少し説明を行うと、第2
図に示す様にライトプロテクシヨンを行いたいデ
ータの領域はインヒビツトコードICとイネイブ
ルコードECにより予め指示させておく。
To explain the above configuration a little bit, the second
As shown in the figure, the data area to which write protection is desired is specified in advance by an inhibit code IC and an enable code EC.

そして、次の書込み動作時において、第3図に
示すスイツチ9を開成させてプロテクシヨンモー
ドにし、この動作を行わせる。この時、図示して
いない制御部からインヒビツトコード信号とイネ
イブルコード信号とが比較入力切換回路7のゲー
ト群7aと7bに与えられるが、フリツプフロツ
プ10がリセツト状態にあることからゲート群7
aが導通してインヒビツトコード信号が比較回路
6に導入される。
Then, at the time of the next write operation, the switch 9 shown in FIG. 3 is opened to set the protection mode, and this operation is performed. At this time, an inhibit code signal and an enable code signal are applied from a control section (not shown) to the gate groups 7a and 7b of the comparison input switching circuit 7, but since the flip-flop 10 is in the reset state, the gate group 7
a becomes conductive and the inhibit code signal is introduced into the comparator circuit 6.

上記書込み動作においては第1図に示す様に、
プリリードヘツド4が他のヘツド1,2,3より
先行してテープに書込まれた情報を読み取り、そ
の後イレーズヘツド3で情報が消去されてライト
ヘツド2により新たな出込みが行われる。
In the above write operation, as shown in Figure 1,
The pre-read head 4 reads the information written on the tape in advance of the other heads 1, 2, and 3, and then the erase head 3 erases the information, and the write head 2 performs new reading/writing.

従つて、この様な動作によつて第2図のデータ
部は新たな情報に書き換えられると共にプリリー
ドヘツド4からの信号がプリリードアンプ5を介
して比較回路6に導入されるが、比較回路6は一
致を検出することがない。
Therefore, by such an operation, the data section in FIG. 2 is rewritten with new information, and the signal from the pre-read head 4 is introduced to the comparator circuit 6 via the pre-read amplifier 5, but the comparator circuit 6 never detects a match.

その後、プリリードヘツド4がテープに指示さ
れたインヒビツトコードICを読み取ると、この
コード信号はプリリードアンプ5から比較回路6
に導入されることになり、また比較入力切換回路
7からインヒビツトコード信号が導入されている
ため、この比較回路6は一致を検出し、この一致
出力によつてアンドゲート8を導通させ、フリツ
プフロツプ10をセツトする。
After that, when the pre-read head 4 reads the inhibit code IC specified on the tape, this code signal is sent from the pre-read amplifier 5 to the comparator circuit 6.
Since the inhibit code signal is introduced from the comparison input switching circuit 7, the comparison circuit 6 detects a match, and the match output makes the AND gate 8 conductive, and the flip-flop Set 10.

このフリツプフロツプ10のセツトによつてラ
イトインヒビツト信号が制御部へ送られ、イレー
ズヘツド3による消去動作の禁止とライトヘツド
2及びイレーズヘツド3による書込み禁止を行わ
せる。
By setting the flip-flop 10, a write inhibit signal is sent to the control section, which inhibits the erase operation by the erase head 3 and inhibits writing by the write head 2 and erase head 3.

従つて、第2図のインヒビツトコードICより
後のデータ領域について書込みが行われず、ライ
トプロテクシヨンされるものとなる。
Therefore, writing is not performed on the data area after the inhibit code IC in FIG. 2, and the data area is write-protected.

又、上記フリツプフロツプ10のセツトによつ
て比較入力切換回路7のゲート群7aが非導通と
なり、ゲート群7bが導通してイネイブルコード
信号が比較回路6に導入される。
Further, by setting the flip-flop 10, the gate group 7a of the comparison input switching circuit 7 becomes non-conductive, the gate group 7b becomes conductive, and the enable code signal is introduced into the comparison circuit 6.

その後、プリリードヘツド4がテープに指示さ
れたイネイブルコードECを読み取ると、このコ
ード信号はプリリードアンプ5から比較回路6に
導入されることになり、また比較入力切換回路7
からインヒビツトコード信号が導入されているた
め、この比較回路6は一致を検出し、この一致出
力によつてアンドゲート8を導通させ、フリツプ
フロツプ10をリセツトする。
Thereafter, when the pre-read head 4 reads the enable code EC specified on the tape, this code signal is introduced from the pre-read amplifier 5 to the comparison circuit 6, and the comparison input switching circuit 7
Since the inhibit code signal is introduced from the comparator circuit 6, the comparison circuit 6 detects a match, and the match output makes the AND gate 8 conductive and resets the flip-flop 10.

このフリツプフロツプ10のリセツトによりラ
イトインヒビツト信号の出力が停止し、ライトプ
ロテクシヨンを解除する。
By resetting the flip-flop 10, the output of the write inhibit signal is stopped, and the write protection is released.

従つて、第2図のイネイブルコードECより後
はまた通常の書込み動作が行われ、結果としてイ
ンヒビツトコードICとイネイブルコードECとの
間のデータ領域についてライトプロテクシヨンが
行われることになる。
Therefore, after the enable code EC in Figure 2, a normal write operation is performed again, and as a result, write protection is performed on the data area between the inhibit code IC and the enable code EC. .

以上の説明はプロテクシヨンする場合を示した
が、本発明の磁気記憶装置にあつてはリード、ラ
イト及びイレーズ等の各ヘツドを一連に備えたヘ
ツド装置部に、前記リード、ライト、イレーズ等
の各ヘツドよりも先行する今一つのプリリードヘ
ツドを装備させ、このプリリードヘツドで予めデ
ータを読ませてその後の他のヘツドの動作を制御
させる構成とすることによつて、例えばライトプ
ロテクシヨンの様にその他の制御動作が極めて有
効に実施できるという特徴を有するものである。
しかも、リード、ライト、イレーズ等の各ヘツド
を一連に備えたヘツド装置部に、更に今1つのプ
リリードヘツドを備えることから、この1つのヘ
ツド装置部で上記したような制御ができ、構成的
にも極めて簡単である。
The above explanation has been given for the case of protection, but in the magnetic storage device of the present invention, a head device unit that is equipped with a series of heads for reading, writing, erasing, etc. By equipping another pre-read head that precedes each head and having this pre-read head read data in advance to control subsequent operations of other heads, it is possible to perform write protection, for example. In addition, other control operations can be carried out very effectively.
Moreover, since the head device unit, which is equipped with a series of read, write, erase, etc. heads, is further equipped with one pre-read head, the above-mentioned control can be performed with this one head device unit, and the configuration can be improved. It's also extremely easy.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の磁気記憶装置のヘツド部分を
示す構成図、第2図は同装置に関してライトプロ
テクシヨンする場合のテープへのデータ書込み構
成を示す説明図、第3図は同装置のプロテクト制
御を行う制御構成を示すブロツク図である。 1:リードヘツド、2:ライトヘツド、3:イ
レーズヘツド、4:プリリードヘツド、5:プリ
リードアンプ、6:比較回路、7:比較入力切換
回路、8:アンドゲート、9:プロテクトオン、
オフスイツチ、10:フリツプフロツプ。
FIG. 1 is a block diagram showing the head portion of the magnetic storage device of the present invention, FIG. 2 is an explanatory diagram showing the configuration for writing data to a tape when write protection is applied to the same device, and FIG. 3 is a diagram showing the protection of the same device. FIG. 2 is a block diagram showing a control configuration for performing control. 1: Read head, 2: Write head, 3: Erase head, 4: Pre-read head, 5: Pre-read amplifier, 6: Comparison circuit, 7: Comparison input switching circuit, 8: AND gate, 9: Protect on,
Off switch, 10: flip-flop.

Claims (1)

【特許請求の範囲】 1 磁気媒体に対してデータのリード/ライトを
行う磁気記憶装置において、 前記磁気媒体に対してデータのリード/ライト
を行うリード、ライト、イレーズ等の各ヘツドを
一連に備えたヘツド装置部の、前記リード、ライ
ト、イレーズ等の各ヘツドよりも先行してデータ
の読込みができる位置に、今1つのプリリードヘ
ツドを装備させ、該プリリードヘツドによる所定
の制御データの読込みに基づいて後行するヘツド
のリード/ライト等の動作を制御させるように成
した磁気記憶装置。
[Scope of Claims] 1. A magnetic storage device that reads/writes data from/to a magnetic medium, comprising a series of read, write, erase, etc. heads that read/write data from/to the magnetic medium. Another pre-read head is installed in the head unit at a position where data can be read in advance of each of the read, write, erase, etc. heads, and the pre-read head reads predetermined control data. A magnetic storage device that controls read/write operations of subsequent heads based on the data.
JP9090276A 1976-07-29 1976-07-29 Magnetic memory device Granted JPS5316609A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9090276A JPS5316609A (en) 1976-07-29 1976-07-29 Magnetic memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9090276A JPS5316609A (en) 1976-07-29 1976-07-29 Magnetic memory device

Publications (2)

Publication Number Publication Date
JPS5316609A JPS5316609A (en) 1978-02-15
JPS6123564B2 true JPS6123564B2 (en) 1986-06-06

Family

ID=14011322

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9090276A Granted JPS5316609A (en) 1976-07-29 1976-07-29 Magnetic memory device

Country Status (1)

Country Link
JP (1) JPS5316609A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6426066A (en) * 1987-07-22 1989-01-27 Ask Corp Cylinder head gasket

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60252598A (en) * 1984-05-29 1985-12-13 株式会社ジャパニック Lifting gear
JP2524875B2 (en) * 1990-08-30 1996-08-14 ティアツク株式会社 Recording method in magnetic tape device
JPH10112115A (en) * 1996-10-04 1998-04-28 Mitsubishi Electric Corp Magnetic recording and reproducing device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6426066A (en) * 1987-07-22 1989-01-27 Ask Corp Cylinder head gasket

Also Published As

Publication number Publication date
JPS5316609A (en) 1978-02-15

Similar Documents

Publication Publication Date Title
MY124364A (en) Security memory card compatible with secure and non-secure data processing systems
JPS6123564B2 (en)
JP2980940B2 (en) Magneto-optical information recording / reproducing method
JPS60175254A (en) Dead copy preventing method for software recording medium
US5428755A (en) Method for automatically modifying program in a flash memory of a magnetic tape unit
US7768733B2 (en) Method for erasing data from magnetic tape storage media
US4442463A (en) Safeguarding of data recorded on disk by tunnel erase magnetic head assembly
JPH03222158A (en) Additionally writing method for data
JP3477833B2 (en) Recording / reproducing device and method for preventing erroneous erasure or writing
US5923810A (en) Index signal recording and reproduction apparatus and method for a recording medium
JP3104188B2 (en) Data recorder
JPS6325404B2 (en)
JPH04285783A (en) System for managing magnetic tape storage device
JPH03183050A (en) Data recording method, end searching method and consecutive recording method
JPH0341324Y2 (en)
JP3133577B2 (en) Information recording / reproducing device
JPS613360A (en) Magnetic storing device
JPS645364B2 (en)
JPS6199905A (en) Magnetic recording and reproducing device
JPH10247302A (en) Magnetic recording and reproducing device
JPH01150297A (en) Eeprom with data protection circuit
JPH04360001A (en) Erase method and device for helical scan recording
JPH0721671A (en) Back-up device
JPH07169143A (en) Recorded signal protecting device
JPS54141617A (en) Address recording system to magnetic tape