JPS61166238A - Digital information communication method - Google Patents

Digital information communication method

Info

Publication number
JPS61166238A
JPS61166238A JP60006868A JP686885A JPS61166238A JP S61166238 A JPS61166238 A JP S61166238A JP 60006868 A JP60006868 A JP 60006868A JP 686885 A JP686885 A JP 686885A JP S61166238 A JPS61166238 A JP S61166238A
Authority
JP
Japan
Prior art keywords
transmission
information
modem
training
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60006868A
Other languages
Japanese (ja)
Inventor
Yoshihiro Uno
宇野 喜博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP60006868A priority Critical patent/JPS61166238A/en
Publication of JPS61166238A publication Critical patent/JPS61166238A/en
Pending legal-status Critical Current

Links

Landscapes

  • Bidirectional Digital Transmission (AREA)
  • Communication Control (AREA)

Abstract

PURPOSE:To improve the S/N and the transmission efficiency by transmitting information in the transmission direction and section between optional stations other than the transmission direction and section so as to use a MODEM not requiring training in the dummy section. CONSTITUTION:A one-picture element 8-bit input signal of 8-bit parallel is inputted to a terminal 301 synchronously with an input picture clock at a terminal 302. A code from each circuit such as a dummy bit generating circuit 308 is converted and outputted as a serial code synchronously with a clock generating circuit 309. The code from each circuit is fed to a training MODEM315 by using a signal from a switching signal generating circuit 310 so as to select a terminal at a switch 3 shown in caption 314. A one line head phase signal 316 is inputted to the circuit 310 to control the timing of the switch signal. Thus, the necessity of training of a model is eliminated at each switching of the transmission direction to a digital information transmission system with less transmission information amount of optional direction and causing frequency switching in the transmission direction.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、トレーニングを必要とするモデムを用いたデ
ジタル情報通信方法に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a method of communicating digital information using a modem that requires training.

従来の技術 最近、電話回線の如きアナログ回線にモデムを接続した
、デジタル通信が盛んに行なわれている。
2. Description of the Related Art Recently, digital communications using modems connected to analog lines such as telephone lines have become popular.

アナログ回線や、モデムが半二重通信の形態の場合、A
局とB局との間で情報の交換を行うとき、情報の伝達方
向を変更する都度、目的とする情報の伝送に先立って、
モデムのトレーニング時間スる操作を必要とする。これ
らの関係を第6図に示す。たとえば、伝送速度96oO
ビット/秒の半二重モデムを使用する場合、第6図にお
いて、61AはA局からB局への伝送時間で、例えば1
100ミリ秒である。62AはA局からのモデムによる
トレーニング時間で、250ミリ秒である。63AはA
局からB局へ情報を送出する時間で、例えば860ミリ
秒である。これは、1ライン1024 画素で、1画素
8ビツトで量子化した写真画像情報を、13 ベジ ライン分の情報を1回の伝送単位とした場合に相当して
いる。61BはB局からA局への伝送時間で、例えば2
50.4ミリ秒である。62BはB局からのモデムによ
るトレーニング時間で、A局からのモデムによるトレー
ニング時間62Aと同じ250ミリ秒である。63Bは
B局からA局へ情報を送出する時間で、例えば0,4 
ミ!J秒であり、この情報にはB局が受信した写真情報
に符号誤りが存在するか否か、B局の状態、B局からの
メソセージなどをA局へ通知するだめのもので、1伝送
単位4ビットの情報である。
If the analog line or modem is half-duplex communication, A
When exchanging information between the station and B station, each time the direction of information transmission is changed, prior to the transmission of the intended information,
Modem training requires time-consuming operation. These relationships are shown in FIG. For example, the transmission speed is 96oO
When using a bit/second half-duplex modem, in Figure 6, 61A is the transmission time from station A to station B, e.g.
It is 100 milliseconds. 62A is the training time by the modem from station A, which is 250 milliseconds. 63A is A
This is the time it takes for information to be sent from the station to station B, and is, for example, 860 milliseconds. This corresponds to the case where photographic image information is quantized with 1024 pixels per line and 8 bits per pixel, and information for 13 veggie lines is set as a transmission unit. 61B is the transmission time from station B to station A, for example 2
It is 50.4 milliseconds. 62B is the training time by the modem from the B station, which is 250 milliseconds, which is the same as the training time 62A by the modem from the A station. 63B is the time for sending information from station B to station A, for example 0, 4
Mi! J seconds, and this information is used to notify station A of whether there is a code error in the photo information received by station B, the status of station B, a message from station B, etc. This is information in units of 4 bits.

発明が解決しようとする問題点 しかし、上述したようなアナログ回線に半二重モデムを
用いて情報の伝送方向を交互に切換えてデジタル通信を
行うと、情報の伝送方向を切換える都度、モデムのトレ
ーニングを必要とし、このため、目的とする通信情報を
伝送している時間に対し、トレーニングに使用している
時間の割合が多く、伝送能率を低下させるという欠点を
有している。たとえば第6図を用いて説明した数値例で
は37%の時間がモデムのトレーニングに使用されてい
る。
Problems to be Solved by the Invention However, when digital communication is performed by alternately switching the information transmission direction using a half-duplex modem on the analog line as described above, modem training is required each time the information transmission direction is switched. Therefore, the time used for training is large compared to the time spent transmitting the intended communication information, which has the drawback of reducing transmission efficiency. For example, in the numerical example explained using FIG. 6, 37% of the time is used for modem training.

本発明は、上記問題を解決するもので、アナログ回線に
モデムを用いてデジタル通信を行う際、一定量の情報単
位毎に情報の伝送方向を切換える必要のある場合におい
て、一連の伝送すべき情報単位の伝送に先立って、一度
だけトレーニングを行い、情報の伝送方向の切換り毎に
はトレーニングを行なわない、アナログおよびモデムを
含めた系が、半二重のデジタル信号通信路である場合の
デジタル情報通信方法を提供するものである。
The present invention solves the above problem, and when performing digital communication using a modem on an analog line, when it is necessary to switch the direction of information transmission for each unit of information, a series of information to be transmitted is Training is performed only once before transmitting a unit, and training is not performed each time the direction of information transmission is switched.Digital when the system including analog and modem is a half-duplex digital signal communication path It provides an information communication method.

問題点を解決するだめの手段 本発明は、アナログ式伝送線路にモデムを用いて、デジ
タル情報通信を行う際、1つの回線上に存在する2局又
は3局以上の局間の規定された伝送方向・区間へはトレ
ーニングを必要とするモデムによる高速情報伝送手段を
構成し、この規定された方向・区間への一連の情報の伝
送に先立ってトレーニングを行って、送受信モデム間の
同期を確立し、同期確立後に伝送する情報は、ブロック
5ページ に分割し、符号長一定又は可変長の伝送フレームの一部
を構成し、伝送フレーム間にはダミービット区間を設け
る。このダミー区間の長さは、この区間の信号に雑音が
混入しても、モデムが復元する符号に誤りは許すが、モ
デムの同期は維持される時間である。
Means for Solving the Problems The present invention provides a method for transmitting data between two or more stations on one line when digital information communication is carried out using a modem on an analog transmission line. A high-speed information transmission means is constructed using a modem that requires training in a specified direction and section, and training is performed prior to transmitting a series of information in this specified direction and section to establish synchronization between the transmitting and receiving modems. The information to be transmitted after synchronization is established is divided into five page blocks, which form part of a transmission frame with a fixed or variable code length, and a dummy bit section is provided between transmission frames. The length of this dummy section is the length of time that allows the modem to maintain synchronization, even if noise is mixed into the signal in this section, allowing an error in the code restored by the modem.

上記伝送方向・区間以外の任意の局間の伝送方向・区間
における情報伝送は、上記ダミー区間に、トレーニング
を要しないモデムを用いて行うことにより、上記目的を
達成するものである。
Information transmission in any transmission direction/section between stations other than the above-mentioned transmission direction/section is carried out in the dummy section using a modem that does not require training, thereby achieving the above objective.

作用 本発明は上記方法から明らかなように、送信用低速モデ
ムの出力する信号は、トレーニングモデムが出力してい
るダミービット期間の信号に重畳されるものであり、低
速モデムは伝送速度が極めて低速であることから、S/
N比が十分保証されるものである。
As is clear from the above method, the signal output by the low-speed transmitting modem is superimposed on the dummy bit period signal output by the training modem, and the low-speed modem has an extremely low transmission speed. Therefore, S/
This ensures a sufficient N ratio.

実施例 以下、本発明の一実施例について説明する。Example An embodiment of the present invention will be described below.

なお、本実施例においては、規定した伝送方向・6 ベ
ー。
In this embodiment, the specified transmission direction is 6.

区間のデジタル情報通信に用いるトレーニングを必要と
するモデムを以下”トレーニングモデム“、規定した伝
送方向・区間を“規定伝送方向・区間′、規定伝送方向
・区間を伝送される情報を“同報情報”と呼ぶ。また、
規定伝送方向・区間以外の任意の局間の方向を“任意方
向・区間“と呼び、任意方向・区間のデジタル通信に用
いるモデムを必要としないモデムを”低速モデム“と呼
び、任意方向・区間に伝達される情報を”応答情報“と
呼ぶ。
A modem that requires training for digital information communication in a section is referred to as a "training modem," a specified transmission direction and section is referred to as a "specified transmission direction and section," and information transmitted in a specified transmission direction and section is referred to as "broadcast information." ”.Also,
Any direction between stations other than the specified transmission direction/section is called an "arbitrary direction/section," and a modem that does not require a modem for digital communication in any direction/section is called a "low-speed modem." The information transmitted to the recipient is called "response information."

応答情報は、同報情報に対する応答に用いられることが
多いが、任意方向・区間の局間での状態情報、命令情報
などにも用いられる。
Response information is often used in response to broadcast information, but is also used as status information, command information, etc. between stations in any direction or section.

さて、本実施例において、同報情報を送出する局(これ
を8局とする)に送信用トレーニングモデムがあり、1
局又は複数の受信局(これをR1゜R2局・・・総称し
てR局とする)に受信用トレーニングモデムがある。8
局は、モデムおよびアナログ回線が伝送可能状態になっ
た後、トレーニングを行い、送受のトレーニングモデム
間の同期確立を行う。その後8局は、目的とする伝送情
報をブ、    7八− ロックに分割し、伝送フレームに構成する。伝送フレー
ムは、伝送フレームの先頭を示すフラグ、制御情報、上
記ブロック、誤りチェックなどに用いるFC8符号で構
成される。伝送フレームと次の伝送フレームの間には、
トレーニングモデムから、符号伝送誤りが生じても、シ
ステムに障害を与えないダミービット期間(区間)が存
在する。
Now, in this embodiment, the stations that transmit broadcast information (hereinafter referred to as 8 stations) have transmission training modems, and 1
The station or a plurality of receiving stations (hereinafter referred to as R1 and R2 stations, collectively referred to as R stations) has a training modem for reception. 8
After the modem and analog line become ready for transmission, the station performs training and establishes synchronization between the transmitting and receiving training modems. Thereafter, the eight stations divide the target transmission information into blocks and configure them into transmission frames. The transmission frame is composed of a flag indicating the beginning of the transmission frame, control information, the above-mentioned blocks, and an FC8 code used for error checking. Between a transmission frame and the next transmission frame,
Even if a code transmission error occurs from the training modem, there is a dummy bit period (section) that does not cause any trouble to the system.

ダミービット期間は受信用トレーニングモデムに入力す
る信号が、送信用トレーニングモデムが出力した符号と
異っても、再生した符号に誤りは生ずるが、モデム間の
同期、別の表現をとればタイミングクロックの同期の維
持される期間である。
During the dummy bit period, even if the signal input to the receiving training modem differs from the code output by the transmitting training modem, errors will occur in the reproduced code, but synchronization between modems, or in other words, timing clock This is the period during which synchronization is maintained.

例えば、9600ビット/秒のモデムの場合、約1秒、
す々わち約9600ビツトのダミービット期間をとるこ
とができる。
For example, for a 9600 bit/s modem, approximately 1 second,
In other words, a dummy bit period of about 9600 bits can be taken.

各R局は、受信した伝送フレームから、伝送フレーム中
のフラグを用いて、このダミーピント期間と、自局が応
答情報を出力しよい時刻を、回線の伝播遅延も考慮して
知ることができる。このR局が応答情報を出力してよい
時刻は、伝送フレーム又はダミービット期間の関係とし
て、何らかの形、例えばあらかじめ定められているか、
伝送フレームで送られるかなどの形で定められているこ
とが必要である。各R局からのモデム信号は少くとも伝
送フレーム期間に出力しては々らない。
From the received transmission frame, each R station can use the flag in the transmission frame to know the dummy focus period and the time at which it can output response information, taking into account the propagation delay of the line. . The time at which this R station may output response information is determined in some way, for example, in advance as a relationship between the transmission frame or the dummy bit period, or
It is necessary that the information be sent in a transmission frame, etc. A modem signal from each R station is output at least during a transmission frame period and is not infrequent.

各R局が情報の送受に使用する低速モデムは、1−レー
ニングを必要とせず、かつ単位時間当りの伝送符号数は
少ないが、信号対雑音比、すなわちS/N比は高いもの
である。例えば、FM変調を用いた伝送速度200〜5
0ビット/秒のモデム、複数個のトーンの組合せで、符
号を構成するものなどがある。たとえば従来技術として
、R局が出力する応答情報の例として4ビツトの場合が
あるが、応答情報としては伝送フレームを正しく受信し
たか否かを示す1ビツトで十分の場合も多く、この場合
、極めてS/IJ比の高い、例えば、ダミービット期間
における特定周波トーンの有無を用いたモデムを用いる
ことが可能となる。以上の説明から明らかなように、送
信用低速モデムの出力する信号は、トレーニングモデム
が出力しているダ9ベーン ミービット期間の信号に重畳されるものであり、低速モ
デムは、伝送速度が極めて低速であることから、S/N
比が十分保証されるものである。
The low-speed modem used by each R station to send and receive information does not require 1-laning and transmits a small number of codes per unit time, but has a high signal-to-noise ratio, ie, S/N ratio. For example, a transmission rate of 200 to 5 using FM modulation.
There are 0 bits/second modems, and codes that are made up of a combination of multiple tones. For example, in the prior art, there is a case where the response information output by the R station is 4 bits, but in many cases, 1 bit indicating whether or not the transmission frame has been correctly received is sufficient as the response information, and in this case, It is possible to use a modem with an extremely high S/IJ ratio, for example, using the presence or absence of a specific frequency tone in the dummy bit period. As is clear from the above explanation, the signal output by the transmitting low-speed modem is superimposed on the signal output by the training modem during the 9-bit period, and the low-speed modem has an extremely high transmission speed. Due to the low speed, the S/N
The ratio is sufficiently guaranteed.

第2図は本発明の2つの実施例における通信路と信号の
流れの関係を示す図である。第2図aは、2線式の伝送
路1oを用いる場合の例である。この伝送路は各分岐点
において注入された信号は、どちらの方向にも伝送でき
る場合である。太い矢印で示すのが、8局から発信され
る同報情報13であシ、これが13A、13B、13G
、13Dとして81局、R2局、R3局、R4局などの
各受信局12A 、 12B 、 12G 、 12D
に受信される。細い矢印で示すのが、各R局が出力する
応答情報14である。例として81局が出力する応答情
報14人は、応答情報14として8局に受信されるが、
R2局、R3局、R4局にも受信されるので、R2局〜
R4局などがこれを利用するか否かは自由である。
FIG. 2 is a diagram showing the relationship between communication paths and signal flows in two embodiments of the present invention. FIG. 2a shows an example in which a two-wire transmission line 1o is used. In this transmission path, signals injected at each branch point can be transmitted in either direction. The thick arrows indicate broadcast information 13 transmitted from eight stations, which are 13A, 13B, and 13G.
, 81 stations as 13D, each receiving station 12A, 12B, 12G, 12D such as R2 station, R3 station, R4 station
will be received. What is indicated by thin arrows is response information 14 output by each R station. As an example, the response information 14 people output from 81 stations is received by 8 stations as response information 14.
It is also received by R2, R3, and R4 stations, so R2 ~
R4 stations etc. are free to use this or not.

第2図すは、伝送線の信号の伝送方向が定まっている場
合で、例えば、伝送線15Aが東行伝送10ベー。
FIG. 2 shows a case where the transmission direction of the signal on the transmission line is determined. For example, the transmission line 15A is an eastbound transmission 10 base.

線、15Bが百行伝送線である。18などの太い矢印が
同報情報で、夫々の伝送路に注入され、定められた方向
に伝送される。19A、19などの細い矢印が応答情報
の流れを示すが、8局16と、17A、17B、170
.17Dなどで示す81局、R2局、R3局、R4局な
どとの各信号の授受の関係は第2図aの場合と類似であ
る。第2図a、第2図すに示す場合のほか、伝送路には
スター状、デルタ状、対向2点などあるが、各種の伝送
路に本発明は適用される。
Line 15B is the 100 line transmission line. Thick arrows such as 18 are broadcast information, which is injected into each transmission path and transmitted in a predetermined direction. Thin arrows such as 19A and 19 indicate the flow of response information, and eight stations 16, 17A, 17B, and 170
.. The relationship of signal transmission and reception with the 81st station, R2 station, R3 station, R4 station, etc. indicated by 17D etc. is similar to that in FIG. 2a. In addition to the cases shown in FIGS. 2A and 2S, there are other types of transmission paths such as a star shape, a delta shape, two opposing points, etc., and the present invention is applicable to various types of transmission paths.

第3図は、本発明の実施例による同報情報を含む伝送フ
レームと応答情報の時間関係を示す一例であり、時間は
、第3同左より右へ経過する。伝送フレームは21で示
され、フラグ23.制御情報2了、ブロック分けされた
回報情報24.FC6符号25から構成されている。フ
ラグは32ビツトのフラグ用符号で例えば(01111
110)X4の如き符号列で、説明を省略するが、フレ
ーム内の他の符号と識別可能な手段が講じである。ブロ
ック分けされた同報情報は、例えば8192ビツトの1
1 ベーン 符号で、1024画素/1走査線、8ビット/画素の、
1走査線分の画情報である。FC8符号は、例えば16
ビソトのCRC符号で、当該フレームに誤シが発生した
か否かの検査に使用される。
FIG. 3 is an example showing a time relationship between a transmission frame including broadcast information and response information according to an embodiment of the present invention, and time passes from the left to the right in the third embodiment. The transmitted frame is indicated at 21 and flags 23 . Control information 2 complete, block-divided circular information 24. It is composed of FC6 code 25. The flag is a 32-bit flag code, for example (01111
110) For a code string such as X4, although the explanation will be omitted, measures are taken to make it distinguishable from other codes in the frame. The broadcast information divided into blocks is, for example, 1 of 8192 bits.
1 Vane code, 1024 pixels/1 scanning line, 8 bits/pixel,
This is image information for one scanning line. For example, the FC8 code is 16
This CRC code is used to check whether an error has occurred in the frame.

第n番目の伝送フレームはF (n)で、これの前後の
伝送フレームはF(n−1’)、F(n+1 )で示し
である。ダミービット期間はD (n−1) 、 D(
n)などで示してあシ、伝送フレームでない期間に存在
している。一般的には伝送フレーム間に存在している。
The n-th transmission frame is F(n), and the transmission frames before and after this are F(n-1') and F(n+1). The dummy bit period is D(n-1), D(
n), etc., and exists in a period that is not a transmission frame. Generally exists between transmission frames.

1つのダミービットの期間は、例えば、448ビツトの
期間である。22で示されるダミービット期間は、26
A 、26B 、260.26Dなどの、R1局、R2
局、R3局、R4局などのR局が応答信号を出力するだ
めの時間として割り当てられる。或は、伝送フレームの
中の、16ビツト程度の制御情報を用いて、26A〜2
6Dなどのダミービット域で、応答信号を出力してよい
局、出力期間の長さなどを指定する方法を講することも
できる。各R局は、ダミービットの期間および応答情報
を送出してよい時刻および時間は、フラグ信号からの時
間として、知ることができる。
The period of one dummy bit is, for example, a period of 448 bits. The dummy bit period denoted by 22 is 26
A, 26B, 260.26D, etc., R1 station, R2
This is the time during which R stations such as R3 station, R3 station, and R4 station are allowed to output response signals. Alternatively, using about 16 bits of control information in the transmission frame, 26A to 2
It is also possible to use a dummy bit area such as 6D to specify the stations that are allowed to output response signals, the length of the output period, etc. Each R station can know the period of the dummy bit and the time when it is allowed to send the response information as the time from the flag signal.

以下、第1図を用いて、8局が送出する同期情報を含む
伝送フレームを送出するための回路について説明する。
Hereinafter, a circuit for transmitting a transmission frame containing synchronization information transmitted by eight stations will be explained using FIG. 1.

第1図においては、1ライン1o24画素、1画素8ビ
ツトの写真情報を電送する場合について述べるが、この
例に限定されるものではない。
In FIG. 1, a case will be described in which photographic information of 1024 pixels per line and 8 bits per pixel is transmitted electronically, but the invention is not limited to this example.

第1図において、端子301 に、8ビット並列の1画
素8ビツトの入力画信号が、端子302の入力画像クロ
ックに同期して入力され、3o5で示す同期情報ブロッ
ク用バッファメモリー1又は、306で示す同期情報ブ
ロック用バッファメモリーBに蓄積される。これらのバ
ッファメモリーは1ライン毎に切換信号発生回路310
からの信号によシ切換使用され、一方のバッファメモリ
ーが入力中であれば、他方のバッファメモリーが出力中
の如くに切換えられる。バッファメモリーへ信号が入力
中であれば、クロックも3o2で示す入力画像クロック
が選択され、出力中であればクロック発生回路309か
らのクロックが選択される。
In FIG. 1, an 8-bit parallel input image signal of 8 bits per pixel is input to a terminal 301 in synchronization with an input image clock of a terminal 302, and is input to a buffer memory 1 for synchronization information block indicated by 3o5 or 306. The data is stored in the synchronization information block buffer memory B shown in FIG. These buffer memories have a switching signal generation circuit 310 for each line.
When one buffer memory is inputting, the other buffer memory is switched as if it were outputting. If the signal is being input to the buffer memory, the input image clock indicated by 3o2 is selected, and if the signal is being output, the clock from the clock generation circuit 309 is selected.

13ベーノ スイッチ回路312ムとスイッチ回路312Bとは同一
の動作をし、スイッチ回路313ムと、スイッチ回路3
13Bも同一の動作をする。303に示すのは、32ビ
ツトのフラグ発生回路、304は16ビツトのコマンド
信号発生回路、307はCRC信号発生回路、308は
ダミービット発生回路で、これらの各回路からの符号は
、クロック発生回路309に同期した直列符号として変
換出力される。
13 The vane switch circuit 312m and the switch circuit 312B operate in the same way, and the switch circuit 313m and the switch circuit 3
13B also operates in the same way. Shown at 303 is a 32-bit flag generation circuit, 304 is a 16-bit command signal generation circuit, 307 is a CRC signal generation circuit, and 308 is a dummy bit generation circuit. The codes from each of these circuits indicate the clock generation circuit. It is converted and output as a serial code synchronized with H.309.

これらの各回路からの符号は切換信号発生回路310か
らの信号によって、314に示すスイッチ3の端子が選
択され、トレーニングモデム315に送られる。各回路
からの符号は、説明を略すが314に示すスイッチ3に
よって選択されている間のみ、正しい順序で発生する。
The codes from each of these circuits are sent to the training modem 315 with a terminal of the switch 3 shown at 314 selected by a signal from the switching signal generating circuit 310. The codes from each circuit are generated in the correct order only while selected by the switch 3 shown at 314, although the explanation is omitted.

切換信号発生回路310には、1ライン先頭位相信号3
16が入°力し、切換信号の発生タイミングを制御して
いる。
The switching signal generation circuit 310 includes a 1-line leading phase signal 3.
16 is input to control the generation timing of the switching signal.

端子317には、1頁期間信号が入力し、1頁の初めに
リセット信号を発生し、各回路をあらかじめ定められた
初期状態にセットする。以上の動作によって、端子31
8には、第1図に太い矢印で14ベーノ 示し、13および18として示す信号が出力する。
A one-page period signal is input to the terminal 317, and a reset signal is generated at the beginning of one page to set each circuit to a predetermined initial state. By the above operation, terminal 31
8, signals 14 are indicated by thick arrows in FIG. 1, and signals 13 and 18 are outputted.

第4図に、R局が送出する応答情報送出回路のブロック
図を示す。端子401 には、第2図の太い矢印13の
信号が受信され、受信用トレーニングモデム402によ
りデジタル受信符号403とタイミングクロック404
が再生させる。405は、第3図に示すフラグ検出回路
で、検出されたフラグ信号をもとにして、タイミング回
路406が、第3図26Aなどで示す応答情報を送出す
べき時間を設定し、この時間の間、応答信号発生回路4
07が作成する符号が、408に示す低速モデムに送ら
れ、端子409よシ、第2図の細い矢印14で示される
応□答情報が回線に出力される。
FIG. 4 shows a block diagram of a response information sending circuit sent by the R station. The terminal 401 receives the signal indicated by the thick arrow 13 in FIG.
is regenerated. 405 is a flag detection circuit shown in FIG. 3. Based on the detected flag signal, a timing circuit 406 sets the time at which response information shown in FIG. response signal generation circuit 4
The code created by 07 is sent to the low-speed modem shown at 408, and the response information shown by the thin arrow 14 in FIG. 2 is outputted to the line through the terminal 409.

第5図に示すのは、8局又は、各R局に設置される応答
情報検出回路で、線501には、第4図の受信符号デー
タ4o3、又は第3図における314で示されるスイッ
チ3からの出力信号であり、第3図に示す信号、線50
2には、第4図のタイミングクロック4o4、又は第1
図のクロック発生回路309からのクロックが存在して
いる。フラグ15べ−7 検出回路503によりフラグを検出し、これをもとに、
第3図に示す26Aなどの対象とするR局からの応答信
号期間を、タイミング発生回路504により作成する。
What is shown in FIG. 5 is a response information detection circuit installed in eight stations or each R station, and a line 501 carries received code data 4o3 in FIG. is the output signal from line 50 and is shown in FIG.
2, the timing clock 4o4 in FIG.
A clock from the clock generation circuit 309 shown in the figure is present. Flag 15B-7 The detection circuit 503 detects the flag, and based on this,
A response signal period from a target R station such as 26A shown in FIG. 3 is created by the timing generation circuit 504.

受信用低速モデム505の入力端子506には、第2図
の細い矢印14などで示す信号が入力し、タイミング回
路504からの対象とする局からの応答情報の期間を示
す信号を用いて、応答情報を復元し、端子507に出力
する。
A signal indicated by the thin arrow 14 in FIG. 2 is input to the input terminal 506 of the receiving low-speed modem 505, and a response is made using the signal from the timing circuit 504 indicating the period of response information from the target station. The information is restored and output to terminal 507.

端子508には、出力された応答情報に関するクロック
信号である。
A terminal 508 is a clock signal related to the output response information.

発明の効果 以上のように本発明は、半二重モデムを用いて、デジタ
ル情報伝送を行う際、特に規定伝送方向の伝送情報量が
多く、任意方向の伝送情報量が少く、伝送方向の切換え
が頻繁に発生するデジタル情報伝送システムに対し、伝
送方向切換えの都度モデムをトレーニングする必要がな
くなるだめ、伝送効率を著しく向上させることができ、
その効果は大なるものがある。
Effects of the Invention As described above, when transmitting digital information using a half-duplex modem, the amount of information transmitted in the specified transmission direction is large, the amount of information transmitted in the arbitrary direction is small, and the switching of the transmission direction is possible. For digital information transmission systems where transmission occurs frequently, it is no longer necessary to train the modem each time the transmission direction is changed, which significantly improves transmission efficiency.
The effect is great.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例におけるデジタル情報通信方
法の伝送フレーム送出口路のブロック結線図、第2図a
、bけ同方法における通信路の概念図、第3図は同方法
における伝送フレームと応答情報の概念図、第4図は同
方法における応答情報送出回路のブロック結線図、第5
図は応答情報検出回路のブロック結線図、第6図は従来
のモデムトレーニングの概念図である。 303・・・・・・ フラグ発生回路、304・・・・
・・ コマンド信号発生回路、305,306・・・・
・同報情報ブロック用バッファメモリ、307・・・・
・・ORC,信号発生回路、308・・・・・・ ダミ
ービット符号発生回路、309・・・・・・ クロック
発生回路、310・・・・・・切換信号発生回路、31
1・・・・・・ リセット信号発生回路、318・・・
・・ トレーニングモデム。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第4
図 第5図 5θf
FIG. 1 is a block diagram of a transmission frame transmission path in a digital information communication method according to an embodiment of the present invention, and FIG.
Figure 3 is a conceptual diagram of the transmission frame and response information in the same method, Figure 4 is a block wiring diagram of the response information sending circuit in the same method, and Figure 5 is a conceptual diagram of the communication path in the same method.
The figure is a block diagram of a response information detection circuit, and FIG. 6 is a conceptual diagram of conventional modem training. 303...Flag generation circuit, 304...
・・ Command signal generation circuit, 305, 306 ・・・
- Buffer memory for broadcast information block, 307...
...ORC, signal generation circuit, 308... Dummy bit code generation circuit, 309... Clock generation circuit, 310... Switching signal generation circuit, 31
1... Reset signal generation circuit, 318...
... Training modem. Name of agent: Patent attorney Toshio Nakao and 1 other person No. 4
Figure 5 5θf

Claims (1)

【特許請求の範囲】[Claims] アナログ式伝送線路にモデムを用いてデジタル情報通信
を行う際、1つの回線上に存在する2局又は3局以上の
局間の規定された伝送方向・区間へはトレーニングを必
要とするモデムによる高速情報伝送手段を構成し、この
規定された方向・区間への一連の情報の伝送に先立って
トレーニングを行って、送受信モデム間の同期を確立し
、同期確立後に伝送する情報はブロックに分割し、符号
長一定又は可変長の伝送フレームの一部を構成し、伝送
フレーム間にはダミービット区間を設け、このダミービ
ット区間の長さはこの区間の信号に雑音が混入してもモ
デムが復元する符号に誤りは許すが、モデムの同期は維
持される期間以下であり、上記規定方向・区間以外の伝
送方向・区間における情報伝送は上記ダミー区間にトレ
ーニングを要しないモデムを用いて行うデジタル情報通
信方法。
When performing digital information communication using a modem on an analog transmission line, high-speed communication using a modem that requires training for specified transmission directions and sections between two or more stations on one line constitutes an information transmission means, performs training prior to transmitting a series of information in a specified direction and section, establishes synchronization between transmitting and receiving modems, and divides the information to be transmitted into blocks after synchronization is established; It forms part of a transmission frame with a fixed code length or variable length, and a dummy bit section is provided between transmission frames, and the length of this dummy bit section is such that the modem can restore it even if noise is mixed into the signal in this section. Errors in codes are allowed, but modem synchronization is maintained for less than the period of time, and information transmission in transmission directions and sections other than the above specified directions and sections is performed using a modem that does not require training in the above dummy section. Method.
JP60006868A 1985-01-18 1985-01-18 Digital information communication method Pending JPS61166238A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60006868A JPS61166238A (en) 1985-01-18 1985-01-18 Digital information communication method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60006868A JPS61166238A (en) 1985-01-18 1985-01-18 Digital information communication method

Publications (1)

Publication Number Publication Date
JPS61166238A true JPS61166238A (en) 1986-07-26

Family

ID=11650212

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60006868A Pending JPS61166238A (en) 1985-01-18 1985-01-18 Digital information communication method

Country Status (1)

Country Link
JP (1) JPS61166238A (en)

Similar Documents

Publication Publication Date Title
US5293378A (en) Parallel multi-line packet transmission system
JPS5926152B2 (en) Facsimile communication system and its equipment
JP2524297B2 (en) Decoding device for encoded data
JPH10145458A (en) Loop-back device for t1 network for packet communication
JP2664303B2 (en) Data transmission equipment
JPS61166238A (en) Digital information communication method
JPS5840859B2 (en) data communication system
US6947765B1 (en) Method for transmitting data between data processing means and a radio communication network, module and mobile terminal for implementing same
JP2581238Y2 (en) Data transmission equipment
JPH065831B2 (en) Signal frame transmission method
JPS58142654A (en) Transmitting system
JPS596647A (en) Method for synchronizing transmission of serial data
JP2999020B2 (en) Grouping processing method in audio mixing section
JP2556163B2 (en) Transmission circuit for ISDN subscriber line
JPH0637738A (en) Data transmission error control system
JP2654024B2 (en) Digital key telephone equipment
JP2644558B2 (en) Test apparatus and test method for communication device
JPS6115429A (en) Radio selective call communication system
JP2000032552A (en) Mobile communication system using wired communication terminal
JPH08139714A (en) Frame synchronization system
JPS63314936A (en) Start-stop synchronizing type data communication system
JPH03265231A (en) Repeating installation
JPS62179249A (en) Data transmission equipment
JPS59135561A (en) Detecting and transmitting circuit of circuit control signal
JPS6199443A (en) Alarm display system of data highway system