JPS61128689A - Video signal recording and reproducing device - Google Patents

Video signal recording and reproducing device

Info

Publication number
JPS61128689A
JPS61128689A JP59250286A JP25028684A JPS61128689A JP S61128689 A JPS61128689 A JP S61128689A JP 59250286 A JP59250286 A JP 59250286A JP 25028684 A JP25028684 A JP 25028684A JP S61128689 A JPS61128689 A JP S61128689A
Authority
JP
Japan
Prior art keywords
signal
video signal
during
terminal
timing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59250286A
Other languages
Japanese (ja)
Other versions
JPH0576833B2 (en
Inventor
Mitsuhiro Otogawa
音川 光弘
Susumu Kozuki
上月 進
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59250286A priority Critical patent/JPS61128689A/en
Publication of JPS61128689A publication Critical patent/JPS61128689A/en
Publication of JPH0576833B2 publication Critical patent/JPH0576833B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To generate a timing signal correctly by generating a reference clock used for forming a pilot signal superimposing on a video signal during a recording and timing signal relating to a field cycle of the video signal during a reproduction. CONSTITUTION:A head change-over timing signal obtained from a switching circuit 13 is outputted from a terminal 18 and controls the change over of the head during an ordinary reproduction or during an irregular reproduction. The signal is fed to a multi-switching circuit 7 as a control signal together with a frequency dividing signal obtained by being fed to a 1/2 frequency divider 19. The circuit 7 is suitably connected to any one of A, B, C, and D of four types of combinations of a high level and a low level by the two types of signals, and four types of pilot signals are outputted to a terminal 8. The pilot signal outputted from the terminal 8 is superposed on a video signal during a recording and used in order to obtain a tracking signal during a regeneration.

Description

【発明の詳細な説明】 く技術分野〉 本発明はビデオ信号記録再生装置に関し、特にビデオ信
号にパイロット信号を重畳して記録するビデオ信号記録
再生装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Technical Field The present invention relates to a video signal recording and reproducing apparatus, and more particularly to a video signal recording and reproducing apparatus that superimposes and records a pilot signal on a video signal.

〈従来技術の説明〉 この種の装置、例えば回転2ヘツドヘリカルスキヤン型
ビデオテープレコーダ(VTR)においては、再生系で
再生ビデオ信号のフィールド周期を示すタイミング信号
を用いることが多い。例えば通常再生時における2つの
ヘッドの切換用タイミング信号、変速再生時における2
つのヘッドの切換用タイミング信号、更には変速再生時
における疑似垂直同期信号等が考えられる。
<Description of the Prior Art> In this type of device, such as a rotating two-head helical scan type video tape recorder (VTR), a timing signal indicating the field period of a reproduced video signal is often used in a reproduction system. For example, the timing signal for switching between two heads during normal playback, and the timing signal for switching between two heads during variable speed playback.
Possible examples include a timing signal for switching two heads, and a pseudo vertical synchronization signal during variable speed reproduction.

一般にこの種のタイミング信号は回転ヘッドの回転位相
を検出し、この検出信号を用いて形成し・ている、とこ
ろがこの様な回転位相検出信号はそれ程エツジの鋭い波
形とはならない、そのため正確なタイミング信号を得る
ことができない、かといって、正確なタイ・ミング信号
を発生するための特別な構成を追加することは回路規模
の増大やコストの上昇を招き好ましくない。
Generally, this type of timing signal is generated by detecting the rotational phase of the rotating head and using this detection signal.However, this kind of rotational phase detection signal does not have a waveform with very sharp edges, so accurate timing cannot be achieved. Although it is not possible to obtain a signal, adding a special configuration for generating an accurate timing signal is undesirable because it increases the circuit size and cost.

〈発明の目的〉 本発明は上述の如き欠点に鑑みてなされたものであって
、特別な発振手段を追加することなく再生ビデオ信号の
フィールド周期に関連するタイミング信号を正確に発生
することのできるビデオ信号記録再生装置を提供するこ
とを目的とする。
<Object of the Invention> The present invention has been made in view of the above-mentioned drawbacks, and is capable of accurately generating a timing signal related to the field period of a reproduced video signal without adding any special oscillation means. An object of the present invention is to provide a video signal recording and reproducing device.

〈実施例による説明〉 以下1本発明をVTRに適用した実施例について説明す
る。
<Explanation by Examples> An example in which the present invention is applied to a VTR will be described below.

第1図は本発明の一実施例としてのVTRの要部構成を
示す図、第2図は第1図に示すVTRの動作を説明する
ためのタイミングチャートである。
FIG. 1 is a diagram showing the main part configuration of a VTR as an embodiment of the present invention, and FIG. 2 is a timing chart for explaining the operation of the VTR shown in FIG. 1.

第1図において、1は基準発振器であり、ここでは5゜
95MHzの発振信号を出力しているものとする。この
発振出力は分周器2,3,4゜5.6に夫々供給される
。各分周器2,3,4゜5.6の分周比は夫々1/no
 、1/nl  l t/nz  + 1/n3.1/
naであるものとする0分周器3,4,5.6は周知の
4周波パイロット方式によるトラッキングを行うための
、互いに異なる周波数(f+  、fz 、f3.fa
)を有するパイロット信号を発生するためのものであり
、各分周器3,4,5.6よりは夫々f、、f2゜f3
 、f、の周波数を有するパイロット信号が出力される
ものとする。これらのパイロット信号は周知の如くマル
チスイッチング回路7で適宜選択されて端子8より出力
され、記録時においてはビデオ信号に重畳され、再生時
においてはトラッキング制御信号を得るための信号処理
に利用される。
In FIG. 1, reference oscillator 1 is assumed to output an oscillation signal of 5°95 MHz. This oscillation output is supplied to frequency dividers 2, 3, and 4°5.6, respectively. The frequency division ratio of each frequency divider 2, 3, 4゜5.6 is 1/no.
, 1/nl l t/nz + 1/n3.1/
The zero frequency dividers 3, 4, and 5.6 have different frequencies (f+, fz, f3.fa) for tracking using the well-known four-frequency pilot method.
), and from each frequency divider 3, 4, 5.6, f, , f2° f3, respectively.
It is assumed that a pilot signal having a frequency of , f is output. As is well known, these pilot signals are appropriately selected by a multi-switching circuit 7 and outputted from a terminal 8, superimposed on a video signal during recording, and used for signal processing to obtain a tracking control signal during playback. .

他方、分周器2にて1 / n 6分周された信号(第
2図(b)に示す)はリード回路9へ供給される0回転
ヘッドの回転位相検出信号(以下単にPGと称す、第2
図(a)に示す)がPG発生回路10より、リード回路
9に供給される。このPGはビデオ信号の1フイ一ルド
期間を1760秒とした時30Hzの信号とする。リー
ド回路9はPG (a)が所定のしきい値レベル(第2
図中vthにて示す)をまたいだ直後に分周器2より得
られるパルスを検出し、該パルスに基づいて第2図(C
)に示す如き30Hzのタイミング信号を形成する。こ
のタイミング信号はVTRの通常再生時のヘッド切換用
タイミング信号となる。またこのタイミング信号(C)
はビデオ信号の1フイ一ルド期間毎にハイレベルとロー
レベルが繰り返す矩形波信号であり、PGのエツジのな
まりに基づくタイミングのずれは除去されている。
On the other hand, the signal frequency-divided by 1/n6 by the frequency divider 2 (shown in FIG. 2(b)) is supplied to the read circuit 9 as a rotational phase detection signal (hereinafter simply referred to as PG) of the 0-rotation head. Second
(shown in FIG. 3A) is supplied from the PG generation circuit 10 to the read circuit 9. This PG is a 30 Hz signal when one field period of the video signal is 1760 seconds. The read circuit 9 sets PG (a) to a predetermined threshold level (second
The pulse obtained from the frequency divider 2 is detected immediately after crossing the threshold (indicated by
) to form a 30Hz timing signal as shown in FIG. This timing signal becomes a head switching timing signal during normal playback of the VTR. Also, this timing signal (C)
is a rectangular wave signal whose high level and low level repeat every one field period of the video signal, and the timing deviation due to the rounding of the edges of the PG has been removed.

即ち分周器2の出力パルスCb’)の周波数が30Hz
の整数倍で、かつ上述したPGのエツジなまり叫基づく
通常再生時のタイミングのずれが分周器2の出力パルス
(b)の−周期以下であるものとする。
That is, the frequency of the output pulse Cb') of the frequency divider 2 is 30Hz.
It is assumed that the timing deviation during normal playback based on the above-mentioned edge rounding of the PG is equal to or less than -period of the output pulse (b) of the frequency divider 2.

このタイミング信号(C)はリセットパルス形成回路1
1に入力されると共に、Dタイプフリップフロップ12
のデータ入力端子、スイッチング回路13のN側端子に
も供給される。
This timing signal (C) is the reset pulse forming circuit 1
1 and a D type flip-flop 12.
The data input terminal of the switching circuit 13 is also supplied to the N-side terminal of the switching circuit 13.

リセットパルス形成回路11からは前述のタイミング信
号(C)の立上り及び立下りのエツジに同期した幅狭パ
ルス(第2図(d)に示す)が得られ、60Hzの該リ
セットパルス(d)はカウンタ14のリセット端子に供
給される0分周器2の出力信号(b)は更に1/n5分
周器15で分周され、ゲート回路16を介してカウンタ
14により計数される様に構成されている。
A narrow pulse (shown in FIG. 2(d)) synchronized with the rising and falling edges of the above-mentioned timing signal (C) is obtained from the reset pulse forming circuit 11, and the reset pulse (d) of 60 Hz is The output signal (b) of the 0 frequency divider 2 supplied to the reset terminal of the counter 14 is further divided by a 1/n5 frequency divider 15, and is configured to be counted by the counter 14 via a gate circuit 16. ing.

カウンタ14はバイナリカウンタであり、そのMSB 
(最上位ビット)は前述のリセットパルス(d)が供給
された所定期間後“O゛からl″に転する。この期間は
通常再生用ヘッドと変速再生用ヘッドの位相差に関連し
て定められる。今、本実施例のVTRのヘッド構成を第
3図に示す構成とする。即ち通常記録再生用ヘッドHa
、Hb(互いにアジマス角が異なる)と変速再生用ヘッ
ドHa、Hd(同一のアジマス角を有する)が位相差9
0@で回転するものとすれば、カウンタ14がリセット
されて後MSBが“l”に転するまでの期間は1712
0秒ということになる。カウンタ14のMSBが1′”
に転じて後はゲート回路16はこのMSHによって分周
器15の出力パルスがカウンタ14に供給されるのを禁
止する。第2図(e)はカウンタ14の内部計数値をア
ナログ化して示したもの、第2図(f)はカウンタ14
より出力されるMSBである。−゛カウンタ14のMS
B (f)はDフリップフロップ12のクロック端子に
供給され、これによってフリップフロップのQ出力とし
て第2図(g)に示す如き30Hzのタイミング信号(
g)を得る。このタイミング信号(g)は前述した通常
再生時のヘッド切換用タイミング信号(C)と位相が9
0’異なることになり、ヘッドHc、Hdを用いた変速
再生時(例えば所謂フィールドスチルといわれる静止画
再生時)のヘッド切換用タイミング信号としてスイッチ
ング回路13のP側端子に供給される。スイッチング回
路はシステムコントローラ17よりの命令に従って通常
記録再生時はN側、変速再生時はP側に夫々接続される
Counter 14 is a binary counter whose MSB
(the most significant bit) changes from "O" to "1" after a predetermined period after the above-mentioned reset pulse (d) is supplied. This period is determined in relation to the phase difference between the normal reproduction head and the variable speed reproduction head. Now, assume that the head configuration of the VTR of this embodiment is shown in FIG. That is, the normal recording/reproducing head Ha
, Hb (having different azimuth angles) and the variable speed reproduction heads Ha, Hd (having the same azimuth angle) have a phase difference of 9.
If it rotates at 0@, the period from when the counter 14 is reset until the MSB changes to "l" is 1712
This means 0 seconds. The MSB of counter 14 is 1'"
After that, the gate circuit 16 prohibits the output pulse of the frequency divider 15 from being supplied to the counter 14 by this MSH. FIG. 2(e) shows an analog version of the internal count value of the counter 14, and FIG. 2(f) shows the internal count value of the counter 14.
This is the MSB output from the MSB. -゛MS of counter 14
B (f) is supplied to the clock terminal of the D flip-flop 12, thereby producing a 30 Hz timing signal (
g) is obtained. This timing signal (g) has a phase of 9 with respect to the above-mentioned head switching timing signal (C) during normal playback.
0', and is supplied to the P-side terminal of the switching circuit 13 as a head switching timing signal during variable speed playback using heads Hc and Hd (for example, during still image playback called so-called field still). The switching circuit is connected to the N side during normal recording and reproduction, and to the P side during variable speed reproduction, according to instructions from the system controller 17.

この様にしてスイッチング回路13より得られたヘッド
切換用タイミング信号は、端子18より出力され、通常
再生時または変速再生時にはヘッドの切換を制御する。
The head switching timing signal obtained from the switching circuit 13 in this manner is outputted from the terminal 18, and controls head switching during normal playback or variable speed playback.

一方この信号は1/2分周器19に供給されて得た分周
信号と共にマルチスイッチング回路7へ制W信号として
供給される。
On the other hand, this signal is supplied to the multi-switching circuit 7 as a control W signal together with the frequency-divided signal obtained by being supplied to the 1/2 frequency divider 19.

これに伴いマルチスイッチング回路7はこれら2種類の
信号によるハイレベル、ローレベルの4種類の組合わせ
に伴い適宜A、B、C,Dのいずれかに接続され、4種
類のパイロット信号が端子8より出力されることになる
。端子8より出力されるパイロット信号は前述した様に
記録時はビデオ信号と重畳され 再生時はトラッキング
制御信号を得るために用いられる。尚変速再生時におい
ては記録媒体の走行速度に応じて様々なパイロット信号
の発生順序が考えられるが、本発明と直接関係しないの
で省略する。
Accordingly, the multi-switching circuit 7 is connected to any one of A, B, C, and D as appropriate according to the four types of combinations of high level and low level of these two types of signals, and the four types of pilot signals are connected to the terminal 8. This will result in more output. As mentioned above, the pilot signal output from the terminal 8 is superimposed on the video signal during recording and is used to obtain a tracking control signal during playback. It should be noted that during variable speed reproduction, various orders of generating pilot signals are possible depending on the running speed of the recording medium, but these are not directly related to the present invention and will therefore be omitted.

フリップフロップ12より出力されるタイミング信号(
g)はリセットパルス形成回路20へも供給され、該回
−路20にてその立上り及び立下りのエツジに同期した
リセットパルス(第2図(h)に示す)が発生する。こ
のリセットパルス(h)は分周器2の出力パルスをカウ
ントするカウンタ21のリセット端子に供給される。こ
のカウンタ21及びゲート回路22は前述のカウンタ1
4及びゲート回路16と同様の動作をする。
The timing signal output from the flip-flop 12 (
g) is also supplied to a reset pulse forming circuit 20, which generates a reset pulse (shown in FIG. 2(h)) in synchronization with its rising and falling edges. This reset pulse (h) is supplied to a reset terminal of a counter 21 that counts the output pulses of the frequency divider 2. This counter 21 and gate circuit 22 are similar to the counter 1 described above.
4 and gate circuit 16.

この時カウンタ21がリセットされて後MSBが°1”
に転じるまでの期間はヘッドの切換タイミングから垂直
同期信号のフロントエツジまでの期間に対応させている
。第2図(i)はカウンタ21の内部計数値をアナログ
化して示したもので、第2図(j)はカウンタ21より
出力されるMSBを示す。
At this time, the counter 21 is reset and the MSB is 1"
The period until the change occurs corresponds to the period from the head switching timing to the front edge of the vertical synchronizing signal. FIG. 2(i) shows an analog version of the internal count value of the counter 21, and FIG. 2(j) shows the MSB output from the counter 21.

カウンタ21のMSBは入力の立上りでトリガするモノ
マルチ23に供給され、このモノマルチ23は幅の狭い
パルスをカウンタ24にリセットパルス(第2図(k)
に示す)として供給する。
The MSB of the counter 21 is supplied to a monomulti 23 which is triggered by the rising edge of the input, and this monomulti 23 sends a narrow pulse to the counter 24 as a reset pulse (see Fig. 2(k)).
(as shown).

カウンタ24及びゲート回路25もまたカウンタ14及
びゲート回路16と同様の動作を行う、但し、ここでカ
ウンタ24がリセットされて後そのMSBが“1”に転
するまでの期間は垂直同期信号の期間に対応させている
。第2図(i)はカウンタ24の内部計数値をアナログ
化して示したものである。こうして得たカウンタ24の
MSBはインへ−夕26で反転され第2図(m)に示す
如き疑似垂直同期信号となる。
The counter 24 and gate circuit 25 also operate in the same manner as the counter 14 and gate circuit 16, except that the period from when the counter 24 is reset until its MSB changes to "1" is the period of the vertical synchronization signal. It corresponds to FIG. 2(i) shows the internal count value of the counter 24 in analog form. The MSB of the counter 24 thus obtained is inverted at the input 26 and becomes a pseudo vertical synchronizing signal as shown in FIG. 2(m).

この疑似垂直同期信号はヘッドHc 、Hdを用いた変
速再生時のみシステムコントローラ17によりオンされ
るスイッチング回路27を介して端子28に供給される
This pseudo vertical synchronization signal is supplied to a terminal 28 via a switching circuit 27 which is turned on by the system controller 17 only during variable speed reproduction using the heads Hc and Hd.

一述の実施例のVTRによれば唯一の基準発振器lを用
いて、4種類のパイロット信号、2種類のヘッド切換用
タイミング信号、更には疑似垂直同期信号を発生可能で
あり、回路構成の簡略化が実現できた。また、これによ
って得られる各種タイミング信号は極めて正確である。
According to the VTR of the embodiment described above, it is possible to generate four types of pilot signals, two types of head switching timing signals, and even a pseudo vertical synchronization signal using only one reference oscillator l, which simplifies the circuit configuration. was realized. Additionally, the various timing signals obtained thereby are extremely accurate.

尚、記録時にビデオ信号に重畳するパイロット信号とし
てはトラッキング制御用のパイロット信号を例にとって
説明したが、本発明の適用範囲はこれに限られるもので
はなく、例えば時間軸補正であ庁適用可能である。
Although the pilot signal to be superimposed on the video signal during recording has been explained using a pilot signal for tracking control as an example, the scope of application of the present invention is not limited to this, and can be applied to, for example, time axis correction. be.

〈効果の説明) 以上、実施例を用いて説明した様に1本発明によれば特
別な発振手段を追加することなく再生ビデオ信号のフィ
ールド周期に関連するタイミング信号を発生することの
できるビデオ信号記録再生装置を得るものである。
<Description of Effects> As explained above using the embodiments, according to the present invention, a video signal can be generated that can generate a timing signal related to the field period of a reproduced video signal without adding any special oscillation means. A recording and reproducing device is obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例としてのVTRの要部構成を
示す図、 第2図は第1図に示すVTRの動作を説明するためのタ
イミングチャート、 第3図は第1図に示すヘッド配置を示す図である。 ■は基準発振器、2,3,4,5,6.15゜19は夫
々分周器、10は回転ヘッドの位相検出信号発生回路、
14,21.24は夫々カウンタ、Ha、Hbは夫々通
常記録再生用回転ヘッド、Hc、Hdは夫々変速再生用
回転ヘッドである。
Fig. 1 is a diagram showing the main part configuration of a VTR as an embodiment of the present invention, Fig. 2 is a timing chart for explaining the operation of the VTR shown in Fig. 1, and Fig. 3 is shown in Fig. 1. It is a figure showing head arrangement. (2) is a reference oscillator; 2, 3, 4, 5, and 6.15° 19 are frequency dividers; 10 is a phase detection signal generation circuit for the rotating head;
14, 21, and 24 are counters, Ha and Hb are rotary heads for normal recording and reproduction, respectively, and Hc and Hd are rotary heads for variable speed reproduction, respectively.

Claims (1)

【特許請求の範囲】[Claims] 記録時にビデオ信号に重畳するパイロツト信号を形成す
るために用いる基準クロツクを、再生時には前記ビデオ
信号のフイールド周期に関連するタイミング信号を発生
するために用いるビデオ信号記録再生装置。
A video signal recording and reproducing apparatus that uses a reference clock used to form a pilot signal to be superimposed on a video signal during recording and to generate a timing signal related to the field period of the video signal during reproduction.
JP59250286A 1984-11-27 1984-11-27 Video signal recording and reproducing device Granted JPS61128689A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59250286A JPS61128689A (en) 1984-11-27 1984-11-27 Video signal recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59250286A JPS61128689A (en) 1984-11-27 1984-11-27 Video signal recording and reproducing device

Publications (2)

Publication Number Publication Date
JPS61128689A true JPS61128689A (en) 1986-06-16
JPH0576833B2 JPH0576833B2 (en) 1993-10-25

Family

ID=17205641

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59250286A Granted JPS61128689A (en) 1984-11-27 1984-11-27 Video signal recording and reproducing device

Country Status (1)

Country Link
JP (1) JPS61128689A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0662269A (en) * 1991-04-30 1994-03-04 Grass Valley Group Inc:The Frequency-variable clock generation device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0662269A (en) * 1991-04-30 1994-03-04 Grass Valley Group Inc:The Frequency-variable clock generation device

Also Published As

Publication number Publication date
JPH0576833B2 (en) 1993-10-25

Similar Documents

Publication Publication Date Title
JP2674416B2 (en) Video signal magnetic reproducing device
JPS61281688A (en) Pseudo vertical synchronizing signal generating circuit of magnetic recording and reproducing device
US4882633A (en) Video signal reproducing apparatus with memory
JP2556463B2 (en) Information signal recording / reproducing device
JPS61128689A (en) Video signal recording and reproducing device
US5065385A (en) Time base control system with coarse and fine correction for a spindle servo
JPH01307317A (en) Pll circuit
JPH0322645B2 (en)
JPS63220472A (en) Phase locked circuit
JPS60182821A (en) Clock signal generator
JPH01305785A (en) Jitter correction device
JPS59157875A (en) Detecting system of tracking error
JPS5921113B2 (en) Video signal recording device
JPS61196453A (en) Reproducing device for information signal
JPS6040521A (en) Tracking controller
JPH0131353B2 (en)
JPS6359585B2 (en)
JPS59198554A (en) Control signal generating circuit of magnetic recording and reproducing device
JPH02247853A (en) Rotation controller for rotary magnetic head drum
JPS61280061A (en) Drum trapezoidal wave signal generating circuit for magnetic recording and reproducing device
JPH0743897B2 (en) Digital signal reproduction circuit
JPH0391114A (en) Counter device for sawtooth wave generation
JPS60113348A (en) Magnetic recording and reproducing device
JPS642275B2 (en)
JPS6226104B2 (en)

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term