JPS61123334A - 秘話通信装置の信号同期回路 - Google Patents

秘話通信装置の信号同期回路

Info

Publication number
JPS61123334A
JPS61123334A JP24541984A JP24541984A JPS61123334A JP S61123334 A JPS61123334 A JP S61123334A JP 24541984 A JP24541984 A JP 24541984A JP 24541984 A JP24541984 A JP 24541984A JP S61123334 A JPS61123334 A JP S61123334A
Authority
JP
Japan
Prior art keywords
circuit
gate signal
signal
frequency division
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP24541984A
Other languages
English (en)
Other versions
JPH0339418B2 (ja
Inventor
Masayuki Sano
雅之 佐野
Yoji Sugiura
杉浦 洋治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP24541984A priority Critical patent/JPS61123334A/ja
Publication of JPS61123334A publication Critical patent/JPS61123334A/ja
Publication of JPH0339418B2 publication Critical patent/JPH0339418B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/12Transmitting and receiving encryption devices synchronised or initially set up in a particular manner

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 印 産業上の利用分野 本発明は、有線あるいは無線通信において通話の秘話性
(プライバシー)を保持する為の秘話通信回路に関する
ものでちゃ、更に詳しくは前記通信システム゛の信号同
期回路に関するものでるる。
(リ 従来の技術 有1fMあるいは無線通信においては、適当な受信fe
置を使用すれば、通信の内容が誰にでも傍受され、通話
の秘話性が損われるという問題が本質的にある。この問
題を解決する方法として音声信号をスクランブル処理し
て送出し、これを第三者に受信されても、この′1まで
は内容が分からないようにしておき、この処理信号を再
生する回路(デ・スクランブル処理回路)を持つ受信者
だけが音声信号に復元できる、スクランブル技術が従来
から用いられている。音声情報は、スペクトル及びこれ
の時間変化から構成されているので、スペクトル構造を
変化させるスクランブル処珈ニヨって、音声としての了
解性を低下させることができる。
スクランブル方式には従来から各種の方式があり、例え
ば電子通信学会誌(1982年8月)「 “、秘話技術
」、電子通信学会枝軸0880−149「秘話方式につ
いて」において、今までに開発、摺案された方式が紹介
されている。
スペクトル構造を変化させてスクランブル処31を行な
う方式にはこれまでに実用化されている方式としてスペ
クトル反転方式や周波数分割置換法等があげられる。た
とえは、特公昭58−8621はスペクトル反転秘話方
式に関し、又特公昭58−24984は所定のスペクト
ルに分割後、信号処理を施す方式に関し、又前記電子通
信学会枝軸08−80−149は音声信号を一旦ディジ
タル信号に変換後FFT処理によって周波数軸変換処理
を施す方式に関し、各々改善を図る方法を提案している
ものであるが、秘話の為の組合わせ数(鍵数)が多くと
れない。又後の三者の方式は鍵数は多いが、フィルタを
多用しfc夛、FFT処理回路が必要で回路規模が大き
くなシ、コストも高く消費電力も大きいなどの問題があ
った。
これらの観点からキー数が多くとれて秘話性能に優れ、
しかも回路構成が簡単なスクランブル方力20日出願)
、特願昭58−197021号「昭和 秘話通信装置J(458年10月20日出願)が提案さ
れている。これは可変遅延回路を用いてその遅延時間を
制御するクロックの周波数を周期的に時間変化させ、時
間軸の圧縮・伸長を反復して音声信号をスクランブル処
理して送出し、受信側でデ・スクランブル処理を施す方
法である。
この方式において受信側で元の音声に正しく復元する為
には、送信側と逆の信号処理を行なわせるように可変遅
延回路に印加するクロックの動作を送信側と同期させて
おく必要がある。このため、送信側で発生させた第1ゲ
ート信号に基づいて同期信号を送出し、これを受信側で
復調再生して得られた再生ゲート信号を用いてクロック
回路の動作を同期させて、さらにノイズ等による同期誤
りを防止するため、同期保護回路を付加する方法が用い
られる(例えは、特願昭58−218240号「秘話通
信装置の信号同期回路」)。
しかし、受信された同期信号を復調再生して再生ゲート
信号を得る際、通常、音声信号とは別の回路を通して再
生されるなめ、復調された音声信号の遅れより、再生さ
れたゲート信号の連れの方が大きくなる。このため、復
調再生されたゲート信号のタイミングでクロック回路を
同期させると、音声信号を正しく復元できないという問
題が生ずる。
e→ 発明が解決しようとする問題点 本発明は、前記復調再生されたゲート信号の遅れを補償
し、スクランブル処理された音声信号を正L<復元する
信号同期回路を提供するものである。
に)問題点を解決するための手段および作用先ず、本発
明の基本となる回路構成について第1図と共に説明する
。同図において、(1)は音声信号入力端、(2)はL
PF、(3)は可変遅延回路、(4)はLPF、(5)
はクロック周波数制御回路であシ、分周制御回路(6)
と可変分周回路(7)からなっている。
(8+はゲート信号発生回路、(9,は同期信号発生回
路、ααは加算回路、圓は送信回路、(2)は有線或は
無線の伝送系、巴は受信回路、(1ΦはLPF、(15
+は可変iM延回路、Q6+はLPF、07〕は音声出
方端、a&はグ−ト信号復調回路、叫は同期保賎回路、
母はクロック周波数制御回路であり、分周制御回路(社
)と可変分周回路αからなっている。
さて、遅延時間がクロック制御可能な可変遅延回路(3
1Q51を送受信側にそれぞれ設け、該遅延回路のクロ
ック周波数を送受信側遅延回路の遅延時間の和の分の周
期で時間変化させ、送信側でスクランブル処理を行ない
、受信側でディスクランブル処理を行う。
この回路において、可変遅延回路(310SとしてはB
BD(Buokat Brigade Device)
やCOD (Charge Coupled Devi
oe)等のアナログシフトレジスタやRAM等のメモリ
素子が用いられる。また、可変遅延回路へ印加するクロ
ックの周波数は、該クロックを計数する分周制御回路(
6)@及び外部からのキー人力によって制御される可変
分周回路(7)器によって制御される構成となっている
。送受信側のクロック動作を同期させるために送信側(
a)の同期信号発生回路(9+で発生された同期信号(
8P)が加算回路αGで音声信号信号に重畳されて送出
される。
この同期信号としては次のような信号を使用する。即ち
、第2図(a)のように、送信側クロック周波数制御回
路(5)に含まれる送信側分周制御回路(6)の値に関
連してゲート信号をゲート信号発生回路(8)から取り
出し、このゲート信号を用い、同期信号発生回路(9)
において、例えば正弦波を第2図(b)のようにゲート
制御して得られるトーンバースト波や同図(0)のよう
に位相変調〔同図(6)は2相、180度変調〕を施し
た信号或はF8に信号等とし、これを同期信号として使
用する。
次に受信側(b)では、フィルタ回路によるフィルタ処
理に゛より音声信号に重畳され大前記同期信号を抽出後
、第2図(a)に対応するゲート信号を復調する。【第
2図(d)参照)。
さて、クロック周波数は分周制御回路(MbOllによ
って制御されるので、クロック動作の同期を行うには受
信側の分周制御回路(6)の値を送信側のそれと同じ値
になるようにすればよく、送信側(a)でゲート信号発
生回路(8)からゲート信号(Gt)を送出するときの
分周制御回路(6)の値と同じになるように受信側(b
)の分周制御回路(社)を、ゲート信号復調回路−の出
力ゲート信号(Gm)(第2図(d)〕から得られるト
リガ信号〔第2図(e)〕によってププリセラするよう
に構成されている。また、受信側の分周制御回路(社)
に関連して得られる第二ゲート信号(Gr)と再生ゲー
ト信号(Gm)とを比較して分周制御回路(社)をブリ
セットすることによシノイズ等による同期ミスを防止す
る同期保護回路田が付加されている。
前述のように音声信号を正しく復元するためには、受信
側でゲート信号を再生する際の遅れを補償して同期ずれ
をなくする必要がある。このためには受信側で分周制御
回路(社)のプリセット値を適当に選んで再生ゲート信
号(Gm)の遅れを補償する方法が考えられるが、第1
図のように可変分周回路の出力クロックによって分周制
御回路を動作させる構成では、外部からのキー人力で可
変分周回路の出力クロック周波数が変わると、それに応
じてプリセット値を変える必要があり実用的ではない。
また、受信側(b)で再生ゲート信号(Gm)を等測的
に進めたゲート信号を発生することも考えられるが、そ
れにはゲート信号の一周期程度の時間を計数するカウン
タが必要になシ、回路規模が大きくなる。本発明は、受
信側での再生ゲート信号の遅れを補償するため、送信側
で本来ゲート信号の発生するべきタイミングよシ適当な
時間だけ進めたゲート信号(Gt)を発生して送出する
構成としている。ゲート信号(Gt )の進み量はマス
タクロックを所定数計数後パルスを出力するカウンタを
設け、該カウンタのカウント数を制御することによシ決
定するものである。
(ホ)実施例 586図に本発明によるゲート信号発生回路及びその周
辺のブロック図を示す。第3図は第1図における可変分
周回路(7)、分周制御回路(6)、ゲート信号発生回
路(8)を含む。第3図において、(6,はNビット及
びMビットの2つの分周回路の、伽より成る分周制御回
路、(25I□□□は可変分周回路(7)の分周数を制
御するキー人力であυ、器は外部のスイッチ等から、ま
fc@は分周回路(2)から入力される。
■はNビットのラッチ回路、(支)は分周回路θの出力
(Nビット)の各ビットをそれぞれ反転する回路、為は
外部からの入力■によって決まる所定数をカウント後、
パルスを出力するカウンタ、c111ハD−フリップフ
ロップ、■は可変遅延回路に入力されるクロックである
本実施例では分周回路にを6ビツ) (N=6 )、分
周回路はを4ピツ)(M=4)とする。第4図にM=4
のときの分周回路[有]の状態を示す。第4図(a)(
b)(0) (d)(6) (f)は分周回路(至)の
各ビットQg−Qj (Q g ; L 8 B )を
示す。本実施例では、ゲート信号の出力タイミングを分
周回路(至)の4ビツトを基にして決定する。第4図(
45)は、本来のゲート信号の出力タイミング、すなわ
ち、ゲート信号を予め進めて送出するという操作を行な
わない場合のゲート信号の出力タイミング(B)を示す
。従って受信側において分周制御回路にから得られる莞
ニゲート信号(Or)は、分周制御回路(社)の上位4
ピツトをQg、Qh、Qi、Qj(Qj:MSB)とす
ると、(Qg、Qh、Qi、Qj )=(0,0,01
0)のときに発生される。
出力されるゲート信号をタイミング(B)に対して進め
るために、まずBの1つ前のタイミング(A)を選択す
る。第5図にタイミング(A)の付近を詳細に示す。A
の期間カウンタ■)のクリアを解除し、カウントを行な
い、外部からの入力団によって定まる数カウントした後
、第5図((1)に示されるようなパルスを出力する。
このパルスによってラッチ回路万が分周回路はの状態(
6ビツト)を記憶する。
次に、分周口wI□□□の各ビットを反転したものと、
ラッチαの記憶内容とを比較回路国で比較して両者が一
致した時点で第5図(d)のようなパルスを発生する。
このパルスは、Dフリップフロップ(311のクロック
入力となり、フリップフロップ(2)のD入力は第5図
(b)であるから、−のQ出力は第5図(e)のように
な夛、このQ出力がゲート信号となる。
すなわち第5図(e)においてゲート信号(D)は、(
B)に対して時間(C)だけ進んで出力される。
第5図(d)のクロックパルスは例えば、ラッチ万の記
憶内容が(001011)のとき、分周回路のの内容が
(110100)の状態になった時点で出力される。す
なわち第5図((1)(d)において時間(C)と(C
)はほぼ等しい。時間(C)はマスタクロック(至)を
計数するカウンタ■によって決定されるため、外部から
の制御入力[有]によって一意的に決まジ、可変分周回
路の分周数が変化しても常に一定の値となる。
以上のようにしてゲート信号を第4図(+5)のタイミ
ング(B)に対して、受信側でのゲート信号再生用のフ
ィルター等による再生ゲート信号の遅れを補償できる時
間だけ進めて送出することによりスクランブル処理され
た音声等の信号を受信側で正しく復元することができる
。本実施例では分周制御回路の分周回路臼・aをN=6
ビツト、M=4ビットとしたが、可変分周回路の出力ク
ロック(支)の周波数やその変化周期等によってN、M
の値を適当に選ぶことができる。また第4図(e)(t
″)においてタイミング(ム)を(B)の1−っ前とし
たが、受信側でのゲート信号の遅れによってはさらに前
のタイミングを選択してもまったく同様である。
尚、缶はゲートマトリックス、国はゲート信号出力であ
る。
(へ)発明の効果 本発明によれば、秘話通信装置において受信側でゲート
信号を再生する際に生ずる再生ゲート信号の遅れによる
同期ずれを補償し、スクランブル処理された音声信号を
正しく復元することができる。さらに、秘話の為のキー
人力によって可変遅延回路のクロック周波数が変化した
場合にもカウンタのプリセット値等を変更することなし
に再生ゲート信号の遅れを補償できる。
【図面の簡単な説明】
第1図は本発明の基となる秘話通信方式の基本構成図、
第2図は上記方式において用いる同期信号の例、第6図
は本発明の秘話通信装置の信号同期回路の構成を示す為
のブロック回路図5第4図および第5図は第3図の各部
の信号のタイミングを示す図面である。 (31(15i・・・・・・可変遅延回路、(51(2
01・・・・・・クロック周波数制御回路、(6)■・
・・・・・分周制御回路、(71(221・・・・・・
可変分周回路、(8i・・・・・・ゲート信号発生回路
、(9)・・・・・・同期信号発生回路、(10)・・
・・・・加算回路、α〜・旧・・ゲート信号復調回路、
αF・・・・・同期保護回路。

Claims (2)

    【特許請求の範囲】
  1. (1)音声等の信号をクロックパルスに従って順次サン
    プリングして記憶し且つ出力する信号の可変遅延回路と
    、前記クロックパルスを発生する可変分周回路および前
    記クロックパルスによって動作し、且つ該可変分周回路
    の分周数を周期的に変化させる分周制御回路よりなるク
    ロック周波数制御回路とを通信系の送信側と受信側とに
    備え、該送信側で該分周制御回路に関連して発生させた
    第一ゲート信号に基づいて正弦波等を変調処理した信号
    を同期信号として送出し、受信側で該同期信号に応答し
    たゲート信号を復調し、受信側の分周制御回路に関連し
    て第一ゲート信号とは別途に発生させた第二ゲート信号
    と該復調ゲート信号とを比較することにより送信側と受
    信側とのクロック動作を同期させる際、受信側で復調さ
    れたゲート信号の第一ゲート信号に対する遅れを補償す
    る時間たけ予め第一ゲート信号を前記第二ゲート信号に
    対して進めて送出することを特徴とする秘話通信装置の
    信号同期回路。
  2. (2)クロック周波数制御回路は、前記分周制御回路に
    使用するクロックとは異なるクロックによって動作し、
    且つ外部からスイッチ等で設定された数まで歩進した時
    点でパルスを出力するカウンタと、該カウンタの出力パ
    ルスによって前記分周制御回路の歩進状態を記憶するラ
    ッチ回路と、該ラッチ回路と前記分周制御回路との内容
    を比較する比較回路とを有し、前記カウンタがパルスを
    出力するタイミングを変えることにより前記第1ゲート
    信号の進み量を設定することを特徴とする秘話通信装置
    の信号同期回路。
JP24541984A 1984-11-20 1984-11-20 秘話通信装置の信号同期回路 Granted JPS61123334A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24541984A JPS61123334A (ja) 1984-11-20 1984-11-20 秘話通信装置の信号同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24541984A JPS61123334A (ja) 1984-11-20 1984-11-20 秘話通信装置の信号同期回路

Publications (2)

Publication Number Publication Date
JPS61123334A true JPS61123334A (ja) 1986-06-11
JPH0339418B2 JPH0339418B2 (ja) 1991-06-13

Family

ID=17133371

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24541984A Granted JPS61123334A (ja) 1984-11-20 1984-11-20 秘話通信装置の信号同期回路

Country Status (1)

Country Link
JP (1) JPS61123334A (ja)

Also Published As

Publication number Publication date
JPH0339418B2 (ja) 1991-06-13

Similar Documents

Publication Publication Date Title
US4434323A (en) Scrambler key code synchronizer
US4443660A (en) System and method for encrypting a voice signal
US4126761A (en) Method of and means for processing an audio frequency signal to conceal intelligility
AU606550B2 (en) Analogue scrambling system with dynamic band permutation
US5051991A (en) Method and apparatus for efficient digital time delay compensation in compressed bandwidth signal processing
HUT74262A (en) Process and device for speech scrambling and unscrambling in speech transmission
EP0178608B1 (en) Subband encoding method and apparatus
JPS59107658A (ja) 秘話送受信装置
US4754481A (en) Expanded partial response processing for analog signal enciphering and the like
JPS6234306B2 (ja)
JPS61123334A (ja) 秘話通信装置の信号同期回路
RU2221284C2 (ru) Способ передачи и приема закодированной речи
JPS61191139A (ja) 受信装置
Lee et al. A general theory for asynchronous speech encryption techniques
JPS61123332A (ja) 秘話通信装置の信号同期回路
JPS60208132A (ja) 暗号化兼解読方式
JPS60109941A (ja) 秘話通信装置の信号同期回路
JPS61123330A (ja) 秘話通信装置の信号同期回路
JPS62271534A (ja) 秘話通信装置の同期回路
CA1253254A (en) Method and apparatus for efficient digital time delay compensation in compressed bandwidth signal processing
JPS61123333A (ja) 秘話通信装置の信号同期回路
JPS61123335A (ja) 秘話通信装置の信号同期回路
McGonegal et al. Digital signal processor: Private communications
JPS62190A (ja) 画像信号スクランブル伝送方式
JPS61118086A (ja) 秘話通信装置の信号同期回路