JPS61112187A - Driving circuit for display unit - Google Patents

Driving circuit for display unit

Info

Publication number
JPS61112187A
JPS61112187A JP23233484A JP23233484A JPS61112187A JP S61112187 A JPS61112187 A JP S61112187A JP 23233484 A JP23233484 A JP 23233484A JP 23233484 A JP23233484 A JP 23233484A JP S61112187 A JPS61112187 A JP S61112187A
Authority
JP
Japan
Prior art keywords
horizontal
signal
drive circuit
circuit
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23233484A
Other languages
Japanese (ja)
Other versions
JP2552823B2 (en
Inventor
伸逸 山下
正彦 江成
久野 光俊
敦 水留
管野 英雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59232334A priority Critical patent/JP2552823B2/en
Publication of JPS61112187A publication Critical patent/JPS61112187A/en
Application granted granted Critical
Publication of JP2552823B2 publication Critical patent/JP2552823B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Abstract] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、アクティブマトリクス型表示装置に関するも
ので、特に多値画像を表示する表示装置の駆動回路に関
するものである。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an active matrix display device, and particularly to a drive circuit for a display device that displays a multivalued image.

[従来の技術] 従来から薄膜トランジスタ(TPT)による高密度化し
た2次元マトリクス状液晶パネル(アクティブマトリク
ス形液晶パネル)を用いて、例えばテレビジョン画像を
表示する表示装置が提案されている。この様な表示装置
において、表示画素数を増やし、画像の高密度化を計る
為には駆動周波数を増やさなければならず、このために
駆動回路の消費電力が増大するという問題が生じる。
[Prior Art] Display devices that display, for example, television images using high-density two-dimensional matrix liquid crystal panels (active matrix liquid crystal panels) using thin film transistors (TPTs) have been proposed. In such a display device, in order to increase the number of display pixels and increase the density of images, it is necessary to increase the driving frequency, which causes the problem of increased power consumption of the driving circuit.

この問題を解決する手段として、駆動回路にパルスを重
畳する方法がすでに提案されている。
As a means to solve this problem, a method of superimposing pulses on the drive circuit has already been proposed.

[発明が解決しようとする問題点] しかしながら、前記提案書の第4図に示される様な実施
例では、シフトレジスタ2の電源にフィールド周期で反
転するパルスを重畳するため、シフトレジスタの電源は
、フローティング電源を用いる必要があり、また電源に
パルスが重畳しているシフトレジスタに、クロック等の
信号を受けわたすためのレベル変換回路が必要となり、
結果的に回路規模の増大を招いていた。
[Problems to be Solved by the Invention] However, in the embodiment shown in FIG. 4 of the proposal, since a pulse that is inverted at the field period is superimposed on the power supply of the shift register 2, the power supply of the shift register 2 is , it is necessary to use a floating power supply, and a level conversion circuit is required to pass signals such as clocks to the shift register whose pulses are superimposed on the power supply.
This resulted in an increase in circuit scale.

本発明は、このような点に鑑みなされたもので、上記し
た従来の欠点を除去した表示装置の駆動回路を提供する
ことを目的としている。
The present invention has been made in view of these points, and an object of the present invention is to provide a drive circuit for a display device that eliminates the above-described conventional drawbacks.

[問題点を解決するための手段]及び[作用]映像信号
に、水平パルス発生回路を通した水平同期信号を重畳し
て混合パルスとし、画面の水平方向を走査する水平ドラ
イブ回路に前記混合パルスを入力する。この水平ドライ
ブ回路内において前記パルスの同期信号成分を分離し、
クロック発生回路を通して水平シフトレジスタのタイミ
ング信号とする。更に前記水平ドライブ回路の前段に、
コンデンサーとダイオードの整流回路を設け、前記混合
パルスを整流することによって水平ドライブ回路の電源
を得るものである。
[Means for solving the problem] and [Operation] A horizontal synchronizing signal passed through a horizontal pulse generation circuit is superimposed on a video signal to form a mixed pulse, and the mixed pulse is applied to a horizontal drive circuit that scans the screen in the horizontal direction. Enter. Separating the synchronization signal component of the pulse in this horizontal drive circuit,
It is used as a timing signal for the horizontal shift register through a clock generation circuit. Furthermore, at the front stage of the horizontal drive circuit,
A rectifier circuit consisting of a capacitor and a diode is provided to obtain power for the horizontal drive circuit by rectifying the mixed pulse.

[実施例] 本発明における実施例を第1図〜第3図において説明す
る。第1図及び第2図は本実施例の回路構成を示す図、
第3図は各信号波形を表わしたものである。
[Example] An example of the present invention will be described with reference to FIGS. 1 to 3. 1 and 2 are diagrams showing the circuit configuration of this embodiment,
FIG. 3 shows each signal waveform.

第1図においてlは映像信号入力端子、2は水平同期信
号(以下HD)入力端子、3はI([1を入力し、整形
して正負のパルスを発生するパルス発生回路、4は映像
信号とパルス発生回路3からのパルスとを加算すること
によって得られる信号(VS)である、5は表示装置の
水平方向を走査する水平ドライブ回路、C1,C2は水
平ドライバ5に電源を供給するコンデンサー、DI 、
D2は信号4を整流するダイオードである。第2図は前
記水平ドライブ回路の構成を示すもので、6は信号4か
ら同期信号を分離する同期分離回路、7は同期分離回路
6で分離された同期信号に同期したクロックを発生する
クロック発生回路、8は表示装置の水平方向に走査する
パルスを発生する水平シフトレジスタ、Ml−fV1r
+は表示装置に映像信号を分配するスイッチである。こ
こで分配された信号は、表示パネルのマトリクス電極に
供給され、映像を表示する。
In Fig. 1, l is a video signal input terminal, 2 is a horizontal synchronizing signal (HD) input terminal, 3 is a pulse generation circuit that inputs 1, shapes it, and generates positive and negative pulses, and 4 is a video signal input terminal. 5 is a horizontal drive circuit that scans the display device in the horizontal direction, and C1 and C2 are capacitors that supply power to the horizontal driver 5. , D.I.
D2 is a diode that rectifies signal 4. FIG. 2 shows the configuration of the horizontal drive circuit, where 6 is a sync separation circuit that separates the sync signal from the signal 4, and 7 is a clock generator that generates a clock synchronized with the sync signal separated by the sync separation circuit 6. The circuit 8 is a horizontal shift register that generates a pulse for scanning the display device in the horizontal direction, Ml-fV1r.
+ is a switch that distributes the video signal to the display device. The signals distributed here are supplied to the matrix electrodes of the display panel to display images.

次に上記構成において、映像信号入力端子lに、lフィ
ールド毎に極性の反転された映像信号を加えると共に、
水平同期信号入力端子2にも、前記映像信号と同期した
HDを加えた場合、前記HDはパルス発生回路3におい
て整形され、水平帰線期間内に一周期正負に反転する第
3図■に示す様な波形となる。前記映像信号と、パルス
発生回路3の出力は加算され、第3図■、■に示す様な
波形となり(@号4)、水平ドライブ回路5に供給され
る。水平ドライブ回路5においては、第2図に示す様に
前記信号4はスイッチM1〜Mnに供給され、表示装置
の垂直電極に分配される。また、信号4は、同期分離回
路6に供給され、信号4に重畳されているパルスを分離
する0分離されたパルスは、クロック発生回路7及び、
水平シフトレジスタ8に供給される。クロック発生回路
7は、例えばPLLにより構成さセており、入力された
パルスに同期した高周波のクロックを発生する。前記ク
ロックは、水平シフトレジスタ8に供給され、水平シフ
トレジスタは、−水子周期内にスイッチMlからMnま
で順次走査する様な制御信号を発生する。これにより表
示装置の水平走査が行なわれる。
Next, in the above configuration, a video signal whose polarity is inverted every l field is added to the video signal input terminal l, and
When an HD synchronized with the video signal is also added to the horizontal synchronization signal input terminal 2, the HD is shaped in the pulse generation circuit 3 and reversed to positive or negative for one period within the horizontal retrace period, as shown in FIG. The result is a waveform of various shapes. The video signal and the output of the pulse generation circuit 3 are added together to form waveforms as shown in FIG. In the horizontal drive circuit 5, as shown in FIG. 2, the signal 4 is supplied to switches M1 to Mn and distributed to the vertical electrodes of the display device. Further, the signal 4 is supplied to a synchronization separation circuit 6, and the pulses separated by 0, which separate the pulses superimposed on the signal 4, are sent to a clock generation circuit 7 and
It is supplied to the horizontal shift register 8. The clock generation circuit 7 is constituted by, for example, a PLL, and generates a high frequency clock synchronized with the input pulse. The clock is supplied to the horizontal shift register 8, and the horizontal shift register generates a control signal to sequentially scan the switches Ml to Mn within a -mizu period. This causes horizontal scanning of the display device.

ここで、信号4は、第3図■に示す様に、1フイールド
の間における信号振幅レンジが小さい為、水平ドライブ
回路の電源を信号に同期して振ることにより、水平ドラ
イブ回路の低電圧化を計ることができる(特開昭59−
94790参照)。
Here, signal 4 has a small signal amplitude range during one field, as shown in Figure 3 ■, so by changing the power supply of the horizontal drive circuit in synchronization with the signal, the voltage of the horizontal drive circuit can be reduced. It is possible to measure
94790).

本発明では、この水平ドライブ回路の電源を、第1図D
I及びC1,D2及びC2で信号4を整流することによ
って得ている。信号4には正負に振れるパルスが重畳さ
れており、このパルスの振幅を、映像信号の振幅より若
干大きめにしておくことにより、水平ドライブ回路5の
電源として必要最小限の電圧を供給することが可能とな
る。
In the present invention, the power supply for this horizontal drive circuit is
It is obtained by rectifying signal 4 with I and C1, D2 and C2. A pulse that swings positive and negative is superimposed on the signal 4, and by making the amplitude of this pulse slightly larger than the amplitude of the video signal, it is possible to supply the minimum necessary voltage as a power source for the horizontal drive circuit 5. It becomes possible.

なお、本発明は液晶に限らず、EL (エレクトロルミ
ネッセンス)、EC(エレクトロクロミック)等の駆動
回路にも応用できる。
Note that the present invention is applicable not only to liquid crystals but also to drive circuits for EL (electroluminescence), EC (electrochromic), and the like.

[発明の効果] 映像信号にHDパルスを重畳し、水平駆動回路の電源を
供給するようにしたことで、特別のフローティング電源
を設ける必要がなく、又重畳しているパルスからタイミ
ング信号を取り出しているため、電源の振れているドラ
イブ回路にタイミング信号を受けわたすためのレベル変
換回路を設ける必要がない。したがって従来からの技術
的課題である回路規模の減少が可能となる。
[Effects of the invention] By superimposing HD pulses on the video signal and supplying power to the horizontal drive circuit, there is no need to provide a special floating power supply, and the timing signal can be extracted from the superimposed pulses. Therefore, there is no need to provide a level conversion circuit for transmitting the timing signal to the drive circuit whose power supply fluctuates. Therefore, it becomes possible to reduce the circuit scale, which has been a conventional technical problem.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の基本構成を示す図、第2図はZ1図の
水平ドライブ回路の構成を示す図、第3図■〜■は各信
号波形を表わす図である。 1:映像信号入力端子、 2:水平同期信号入力端子、 3:パルス発生回路、5:水平ドライブ回路、6:同期
分離回路、7:クロック発生回路、8:水平シフトレジ
スタ。
FIG. 1 is a diagram showing the basic configuration of the present invention, FIG. 2 is a diagram showing the configuration of the horizontal drive circuit shown in FIG. Z1, and FIGS. 3-3 are diagrams showing each signal waveform. 1: Video signal input terminal, 2: Horizontal synchronization signal input terminal, 3: Pulse generation circuit, 5: Horizontal drive circuit, 6: Synchronization separation circuit, 7: Clock generation circuit, 8: Horizontal shift register.

Claims (1)

【特許請求の範囲】 1)アクティブマトリクス型表示装置において、映像信
号入力端子からの映像信号と、水平同期信号入力端子か
らの水平同期信号を重畳させ混合パルス信号とし、前記
表示装置の水平走査駆動回路の電源を、前記混合パルス
信号を整流することにより供給するようにした事を特徴
とする表示装置の駆動回路。 2)上記水平走査駆動回路の基準タイミングを、上記混
合パルス信号から得る様にした特許請求の範囲第1項記
載の表示装置の駆動回路。
[Claims] 1) In an active matrix display device, a video signal from a video signal input terminal and a horizontal synchronization signal from a horizontal synchronization signal input terminal are superimposed to form a mixed pulse signal, and the horizontal scanning drive of the display device is performed. A drive circuit for a display device, characterized in that power to the circuit is supplied by rectifying the mixed pulse signal. 2) The drive circuit for a display device according to claim 1, wherein the reference timing of the horizontal scanning drive circuit is obtained from the mixed pulse signal.
JP59232334A 1984-11-06 1984-11-06 Display device drive circuit Expired - Fee Related JP2552823B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59232334A JP2552823B2 (en) 1984-11-06 1984-11-06 Display device drive circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59232334A JP2552823B2 (en) 1984-11-06 1984-11-06 Display device drive circuit

Publications (2)

Publication Number Publication Date
JPS61112187A true JPS61112187A (en) 1986-05-30
JP2552823B2 JP2552823B2 (en) 1996-11-13

Family

ID=16937566

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59232334A Expired - Fee Related JP2552823B2 (en) 1984-11-06 1984-11-06 Display device drive circuit

Country Status (1)

Country Link
JP (1) JP2552823B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6335099U (en) * 1986-08-25 1988-03-07
US5883608A (en) * 1994-12-28 1999-03-16 Canon Kabushiki Kaisha Inverted signal generation circuit for display device, and display apparatus using the same
JP2003076345A (en) * 2001-09-06 2003-03-14 Nec Corp Liquid crystal display device and signal transmission method for this device
US7298357B2 (en) 1994-10-31 2007-11-20 Semiconductor Energy Laboratory Co., Ltd. Active matrix type flat-panel display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5994790A (en) * 1982-11-20 1984-05-31 ソニー株式会社 Liquid crystal display

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5994790A (en) * 1982-11-20 1984-05-31 ソニー株式会社 Liquid crystal display

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6335099U (en) * 1986-08-25 1988-03-07
US7298357B2 (en) 1994-10-31 2007-11-20 Semiconductor Energy Laboratory Co., Ltd. Active matrix type flat-panel display device
US5883608A (en) * 1994-12-28 1999-03-16 Canon Kabushiki Kaisha Inverted signal generation circuit for display device, and display apparatus using the same
JP2003076345A (en) * 2001-09-06 2003-03-14 Nec Corp Liquid crystal display device and signal transmission method for this device

Also Published As

Publication number Publication date
JP2552823B2 (en) 1996-11-13

Similar Documents

Publication Publication Date Title
EP0382567B1 (en) Liquid crystal display device and driving method therefor
US7190358B2 (en) Picture display device and method of driving the same
JPS61112188A (en) Image display unit
US5670970A (en) Head-mount display with opposite polarity reversal for left and right sides
JPS60257497A (en) Driving of liquid crystal display
JPH0411035B2 (en)
TW408242B (en) Flat-panel display device and display method
US4792857A (en) Liquid crystal television
US6011534A (en) Driving circuit for image display device including signal generator which generates at least two types of sampling pulse timing signals having phases that differ from each other
US6304242B1 (en) Method and apparatus for displaying image
JPS61112187A (en) Driving circuit for display unit
JPH10143106A (en) Device and method for displaying image
KR100298966B1 (en) Plane display device
JPS61294416A (en) Driving system for liquid crystal display type image pickup device
JPH09307786A (en) Image display device
JPH07147659A (en) Driving circuit for liquid crystal panel
JP3919373B2 (en) Liquid crystal display
JPH0951496A (en) Liquid crystal display device
JP3263415B2 (en) Liquid crystal display
JPS63304294A (en) Liquid crystal display device
JPH03235918A (en) Liquid crystal display device
JPH04204890A (en) Liquid crystal display device
JP2748201B2 (en) LCD panel drive circuit
JPH1011027A (en) Liquid crystal display device
JP2727583B2 (en) Image memory driving method and display device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees