JPS6091464A - マイクロコンピユ−タ - Google Patents

マイクロコンピユ−タ

Info

Publication number
JPS6091464A
JPS6091464A JP58198582A JP19858283A JPS6091464A JP S6091464 A JPS6091464 A JP S6091464A JP 58198582 A JP58198582 A JP 58198582A JP 19858283 A JP19858283 A JP 19858283A JP S6091464 A JPS6091464 A JP S6091464A
Authority
JP
Japan
Prior art keywords
memory
signal
program memory
mask
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58198582A
Other languages
English (en)
Inventor
Shigeki Hosogoe
細越 茂基
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP58198582A priority Critical patent/JPS6091464A/ja
Publication of JPS6091464A publication Critical patent/JPS6091464A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)
  • Microcomputers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はマスクプログラムメモリ(マスクROM)を内
蔵したシングルチップマイクロコンピュータに関し、と
くにそのマスクROM読み出し回路に係るものである。
従来、この種の回路は第1図に示す様にノ(ス・トラン
シーバ2によ如外部信号4(アドレス/データバス、制
御クロック等)と内部信号5を切換える様に構成でれて
おシ、このパス・トランシーバ2をチップ外部からの信
号3で制御し、それによって外部信号4を選択する事に
よシマスフプログラムメモリ1へ外部からアクセスでき
るようにしていた。
この機能を用いてシングル・チップ・マイクロコンピュ
ータのユーザ(装置メーカ等)はマスクプログラムメモ
リの内容が発注したプログラムコードと合9でいるかど
うかを検査する有が出来た。
しかしながら、このマスクプログラムメモリの内容が読
み出せるという事はカスタム製品的な要素を持つシング
ルチップマイクロコンピュータおよびこれを用いた製品
の機密が第三者に漏れるという事であシ、この為のトラ
ブルもしばしばであった。
本発明はシングルチップマイクロコンピュータのプログ
ラムメモリの内容を読み出し、検査した後に、読み出し
機能を禁止して第三者が読み出せない様にするものであ
る。
第1図は従来のマスクメモリ読出し回路で、1はマスク
プログラムメモリ、2はマスクプログラムメモリをアク
セスする信号(アドレス/データ、制御クロック等)を
外部信号と内部信号とに切換えるパストランシーバ、3
はパストランシーバを制御する外部信号、4はアドレス
/データ、制御クロック等の外部信号、5はチップ内部
のアドレス/データ、制御クロック等の信号である。第
2図は本発明の一実施例で、1〜5は第1図と同じ、6
は一度だけ書込み可能なユーザプログラムメモリ(以下
、ワンライトFROMという)、7は論理積回路、8は
ワンライ)FROM6への書込み信号である。
従来の回路ではバづトランシーバ2を外部信号3で制御
する事によシマスケプログラムメモリ1の内容を4のア
ドレス、クロック信号により読み出す事が自由に出来た
。しかし、この方法は当事者のみならず第三者でも行か
う事が出来るのでプログツムの内容が第三者にも解って
しまった。これに対し本発明によればユーザ(装置メー
カ等)がマスクプログラム・メモリの読み出し回路を禁
止する事によシブログラムの内容が第三者に漏れるのを
防ぐ事が出来る。
次に本発明による実施例の動作を説明する。
マスクプログラムメモリ1にはマイクロコンピュータの
ユーザ(装置メーカ等)の作ったプログラムが書き込ま
れている。パストランシーバ2はマスクプログラムメモ
リ1をアクセスする為の信号線を内部信号線を外部信号
線とに切シ換えるものである。さらにパストランシーバ
2は外部からの制御信号3で制御されるが、これが可能
となるのは論理積回路7がアクティブのときに限られる
ワンライトFROM6はマイクロコンピュータの出荷時
には6H″になっておシ、′この為論理積回路7はアク
ティブとなる為、パストランシーバ2が外部からの読み
出し信号線4を選択する事が可能になる。従ってユーザ
(装置メーカ等)はマスクプログラムメモリ1の内容を
検査する事ができる。
一方、ワンライ)FROM6は書込み信号線8によシ、
ユーザ(装置メーカ等)が”L″に書換える事が可能で
あシ、この事によシ論理積回路7をインアクティブにし
、外部からのマスクプログラムメモリの読み出しを禁止
する事が出来る。
以上説明した様に本発明によれば、マイクロコンピュー
タのユーザ(装置メーカ等)がマスクプログラムメモリ
の内容を検査し、さらに機密保持の為マスクプログラム
メモリからの外部への読み出しを必要回数以降禁止する
事が可能なシングルチップマイク四コンピュータを供給
する事が出来る。
【図面の簡単な説明】
第1図は従来のROM読出し回路のブロック図、第2図
は本発明の一実施例を示すROM読出し回路の機能ブロ
ック図である。 1・・・・・・マスクプログラムメモIJ、(マスクR
OM)、2・・・・・・パストランシーバ、3・・・・
・・バス制御i 号、4・・・・・・外部信号、5・・
・・・・内部信号、6・・・・・・一度だけ書込み可能
なユーザプログラムメモリ(ワンライトPROM)、7
・・・・・・論理積ゲート回路、8・・・・・・ワ5− ンライトFROMプログラム信号である。 6−

Claims (1)

    【特許請求の範囲】
  1. マスクプログラムメモリの内容を外部へ出力する機能と
    、この出力機能を制御する書き込み可能なメモリとを備
    え、該書き込み可能なメモリの出力信号で前記マスクプ
    ログラムメモリからの読み出し処理を制御する様に構成
    した事を特徴とするマイクロコンピュータ。
JP58198582A 1983-10-24 1983-10-24 マイクロコンピユ−タ Pending JPS6091464A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58198582A JPS6091464A (ja) 1983-10-24 1983-10-24 マイクロコンピユ−タ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58198582A JPS6091464A (ja) 1983-10-24 1983-10-24 マイクロコンピユ−タ

Publications (1)

Publication Number Publication Date
JPS6091464A true JPS6091464A (ja) 1985-05-22

Family

ID=16393570

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58198582A Pending JPS6091464A (ja) 1983-10-24 1983-10-24 マイクロコンピユ−タ

Country Status (1)

Country Link
JP (1) JPS6091464A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01123343A (ja) * 1987-11-06 1989-05-16 Nec Corp シングルチップ・マイクロコンピュータ
JPH0373044A (ja) * 1989-05-10 1991-03-28 Matsushita Electric Ind Co Ltd Rom読み出し禁止回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01123343A (ja) * 1987-11-06 1989-05-16 Nec Corp シングルチップ・マイクロコンピュータ
JPH0373044A (ja) * 1989-05-10 1991-03-28 Matsushita Electric Ind Co Ltd Rom読み出し禁止回路

Similar Documents

Publication Publication Date Title
US8914602B2 (en) Display controller having an embedded non-volatile memory divided into a program code block and a data block and method for updating parameters of the same
JPH04141794A (ja) Icカード
JPS6091464A (ja) マイクロコンピユ−タ
JPH0922385A (ja) データセキュリティ装置および方法
KR920010469A (ko) 싱글칩 마이크로컴퓨터 및 다기능메모리
JPH05225361A (ja) レジスタ書換え方式
KR930011347B1 (ko) 이동체 단말기의 전원 온/오프에 의한 불휘발성 메모리 오동작 보호회로
JPS5892054A (ja) プログラマブル・チツプ・イネ−ブル回路
JPH0573427A (ja) 半導体集積回路
JPH01232452A (ja) ワンチッププロセッサ
JPH0227596A (ja) 半導体メモリ
JPS6329859A (ja) 記憶保護装置
JP2581057B2 (ja) 評価用マイクロコンピユ−タ
JPS5818745A (ja) デ−タ処理装置
JPH03283093A (ja) E↑2pr0mへの書込み回路
JPH0594299A (ja) 半導体回路装置
JPH01290189A (ja) デュアルポートramの制御回路
JPH01181146A (ja) シングルチップマイクロコンピュータ
JPS63650A (ja) 半導体メモリ
JPS62256148A (ja) 読出し専用メモリ集積回路
JPH03145000A (ja) Eprom内蔵マイクロコンピュータ
JPH04148354A (ja) 半導体集積回路
JPS5897200A (ja) 情報処理装置
JPS6226738B2 (ja)
JPS6393059A (ja) メモリカ−ド