JPS6079452A - モジュールのアドレス付与回路 - Google Patents
モジュールのアドレス付与回路Info
- Publication number
- JPS6079452A JPS6079452A JP18591583A JP18591583A JPS6079452A JP S6079452 A JPS6079452 A JP S6079452A JP 18591583 A JP18591583 A JP 18591583A JP 18591583 A JP18591583 A JP 18591583A JP S6079452 A JPS6079452 A JP S6079452A
- Authority
- JP
- Japan
- Prior art keywords
- addresses
- module
- group
- modules
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Small-Scale Networks (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明は複数のモノー−ルを有すシステムにおける各モ
ジュールのアドレス付与方式に関するものである。
ジュールのアドレス付与方式に関するものである。
(従来技術)
一般に複数のモジュールを有し共通パスを介して各モジ
ュール間でデータ転送を行うシステムにおいて、各モジ
ュールはデータ転送のためにアドレスを有する。従来か
らこのアドレス付与方法として各モジュールに各々異な
る個別の番号を与える方法がある。この方法だと複数の
モノニールに同一のデータを渡すには各モジュール番号
を順次設定して1つのモジュールを単位として順次デー
タを渡すのでデータ転送時間が長くなると言う欠点があ
った。
ュール間でデータ転送を行うシステムにおいて、各モジ
ュールはデータ転送のためにアドレスを有する。従来か
らこのアドレス付与方法として各モジュールに各々異な
る個別の番号を与える方法がある。この方法だと複数の
モノニールに同一のデータを渡すには各モジュール番号
を順次設定して1つのモジュールを単位として順次デー
タを渡すのでデータ転送時間が長くなると言う欠点があ
った。
上記欠点を解決する方法として複数のモジュールを1つ
の群として一つの共通な番号を割シ当てて該共通番号に
より各モジュールを同時に選択して同一内容のデータを
同時に渡す方法もあるがこの方法だとモジュール群の組
み合せが固定的であシシステムとしての柔軟性に欠ける
欠点が有った。
の群として一つの共通な番号を割シ当てて該共通番号に
より各モジュールを同時に選択して同一内容のデータを
同時に渡す方法もあるがこの方法だとモジュール群の組
み合せが固定的であシシステムとしての柔軟性に欠ける
欠点が有った。
(発明の目的)
本発明は以上の点に鑑みてなされたものであシ、その目
的とするところは柔軟性のある改良された、モノニール
のアドレス付与方式を提供することである。
的とするところは柔軟性のある改良された、モノニール
のアドレス付与方式を提供することである。
(発明の構成)
本発明は上記目的を達成するため各モノニール内に複数
のモジュールアドレスを保持するモジュールアドレス保
持手段と、該複数のモジュールアドレスのうちの一つを
選択出力して自モノニールのアドレスとする選択手段と
を備え、モノニールのアドレスが上記複数のモノー−ル
アドレスのうちの一つにより単一にあるいは群として指
定されるものであり以下詳細に説明する。
のモジュールアドレスを保持するモジュールアドレス保
持手段と、該複数のモジュールアドレスのうちの一つを
選択出力して自モノニールのアドレスとする選択手段と
を備え、モノニールのアドレスが上記複数のモノー−ル
アドレスのうちの一つにより単一にあるいは群として指
定されるものであり以下詳細に説明する。
(実施例)
第1図は本発明に係るモジュールのプロ、り図を示し、
第2図はシステム構成図を示す。第1図、第2図におい
て1はバス制御部、2,2a、2b。
第2図はシステム構成図を示す。第1図、第2図におい
て1はバス制御部、2,2a、2b。
・・・2gはモジュール、3は切換線、4は選択線、5
はデータバス、6はデータ受信部、7は比較器、8はマ
ルチプレクサ、9はモジュールアドレス保持手段であり
ショート線により固定あるいはデイッゾスイッチ等によ
り半固定としても良いし、さらにはプログラムにより外
部から設定しても良い。
はデータバス、6はデータ受信部、7は比較器、8はマ
ルチプレクサ、9はモジュールアドレス保持手段であり
ショート線により固定あるいはデイッゾスイッチ等によ
り半固定としても良いし、さらにはプログラムにより外
部から設定しても良い。
第2図の如く構成されたシステムにおいて、・ぐス制御
部1は各種信号線3,4.5の使用許可をどのモジュー
ルに与えるかを決定する。第2図の各モジュール2a、
2b、・・・2g内の数字はそのモジュールのアドレス
を示し、各モノニールの最上位の数字1,2.・・・7
は切換線3上の1つの状態(切換1と略記)を示し、続
く数字1,1.・・・1は切換線3上の他の1つの状態
(切換2と略記)を示し、最下位の数字3゛、 3 、
4 、4 、5 、5 。
部1は各種信号線3,4.5の使用許可をどのモジュー
ルに与えるかを決定する。第2図の各モジュール2a、
2b、・・・2g内の数字はそのモジュールのアドレス
を示し、各モノニールの最上位の数字1,2.・・・7
は切換線3上の1つの状態(切換1と略記)を示し、続
く数字1,1.・・・1は切換線3上の他の1つの状態
(切換2と略記)を示し、最下位の数字3゛、 3 、
4 、4 、5 、5 。
5は切換線3上の他の1つの状態(切換Nと略記)を示
す。第2図に示す各モノニール2a、2b。
す。第2図に示す各モノニール2a、2b。
・・2gの詳細は第1図に示される。モジュールのアド
レスは第1図に示される′様に外部から与えられる信号
線3とマルチプレクサ8により前記モジュールアドレス
保持手段のうちの1つを選択して決定される。今、モジ
ュール2gを例にとると、切換線3により前記切換1の
状態とするとこのときモジュールアドレスは個別アドレ
ス゛7″となり、切換2の状態とすると全七ジーール共
通のア1゛レス゛1″′となり、切換Nの状態とすると
モジュール群2e+2f+2gの群アドレスl15 ”
となる。以上の説明と第2図から他のモノニールのアド
レスについても容易に理解できるであろう。
レスは第1図に示される′様に外部から与えられる信号
線3とマルチプレクサ8により前記モジュールアドレス
保持手段のうちの1つを選択して決定される。今、モジ
ュール2gを例にとると、切換線3により前記切換1の
状態とするとこのときモジュールアドレスは個別アドレ
ス゛7″となり、切換2の状態とすると全七ジーール共
通のア1゛レス゛1″′となり、切換Nの状態とすると
モジュール群2e+2f+2gの群アドレスl15 ”
となる。以上の説明と第2図から他のモノニールのアド
レスについても容易に理解できるであろう。
さらに以上の様にして決定されるアドレスを有すモジュ
ールを選択するには外部から選択線4を介して比較器7
に該モノニールのアドレスを力えることにより比較器7
の2つの入力(モジュールアドレス信号)が一致して該
モジュールが選択されて、例えばデータ受信部6にデー
タバス5上のデータがラッチされる。
ールを選択するには外部から選択線4を介して比較器7
に該モノニールのアドレスを力えることにより比較器7
の2つの入力(モジュールアドレス信号)が一致して該
モジュールが選択されて、例えばデータ受信部6にデー
タバス5上のデータがラッチされる。
以上の説明においてモジュールアドレス切換指示は一般
に外部のパス制御部がバスの状態や通信の状態に応じて
切換線3を介して行うが送信モノー−ルが指定しても良
いし、予め定めた条件により内部で指定しても良い。
に外部のパス制御部がバスの状態や通信の状態に応じて
切換線3を介して行うが送信モノー−ルが指定しても良
いし、予め定めた条件により内部で指定しても良い。
(発明の効果)
以上詳細に説明したように本発明によれば個別アドレス
、共通アドレス、群アドレスを含むモジュールアドレス
保持手段を有し、必要に応じてこノウチの1つを選択し
て自モジュールのアドレスとすることにより各モジュー
ルを個別アドレス又は共通アドレス又は群アドレスにて
指定できシステムの状態やデータ転送の目的に応じて同
一のモジュールを個別にアクセスしたり、あるグループ
の一員としてアクセスしたり、別のグループの一員とし
てアクセスしたシするととができシステムの柔軟性が増
す利点がある。
、共通アドレス、群アドレスを含むモジュールアドレス
保持手段を有し、必要に応じてこノウチの1つを選択し
て自モジュールのアドレスとすることにより各モジュー
ルを個別アドレス又は共通アドレス又は群アドレスにて
指定できシステムの状態やデータ転送の目的に応じて同
一のモジュールを個別にアクセスしたり、あるグループ
の一員としてアクセスしたり、別のグループの一員とし
てアクセスしたシするととができシステムの柔軟性が増
す利点がある。
第1図はモノニールのブロック図、第2図はシステム構
成図である。 l・・・ハス制ml 部、212 a 1〜2g・・・
モジュール、3・・・切換線、4・・・選択線、5・・
・データバス、6・・・データ受信部、7・・比較器、
8・・・マルチプレクサ、9・・・モノニールアドレス
保持手段。 特許出願人 沖電気工業株式会社
成図である。 l・・・ハス制ml 部、212 a 1〜2g・・・
モジュール、3・・・切換線、4・・・選択線、5・・
・データバス、6・・・データ受信部、7・・比較器、
8・・・マルチプレクサ、9・・・モノニールアドレス
保持手段。 特許出願人 沖電気工業株式会社
Claims (1)
- 複数のモノニールを有すシステムにおけるモジュールの
アドレス付与方式において、上記複数のモジュールは各
々複数のモジュールアドレスヲ保持するモノニールアド
レス保持手段と、該複数のモジュールアドレスのうちの
一つを選択出力して自モジュールのアドレスとする選択
手段とを備え、モジュールのアドレスが上記複数のモジ
ュールアドレスのうちの一つにより単一にあるいは群と
して指定されることを特徴とするモジュールのアドレス
付与方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18591583A JPS6079452A (ja) | 1983-10-06 | 1983-10-06 | モジュールのアドレス付与回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18591583A JPS6079452A (ja) | 1983-10-06 | 1983-10-06 | モジュールのアドレス付与回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6079452A true JPS6079452A (ja) | 1985-05-07 |
JPH0118463B2 JPH0118463B2 (ja) | 1989-04-05 |
Family
ID=16179102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18591583A Granted JPS6079452A (ja) | 1983-10-06 | 1983-10-06 | モジュールのアドレス付与回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6079452A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6417147A (en) * | 1987-07-11 | 1989-01-20 | Rohm Co Ltd | Microcomputer |
JPH02181851A (ja) * | 1989-01-06 | 1990-07-16 | Iwaki Denshi Kk | マルチアクセス制御方法及びその回路 |
JP2006253151A (ja) * | 1998-09-18 | 2006-09-21 | Illinois Tool Works Inc <Itw> | 正および負のイオン出力電流を制御する方法、平衡させる方法、電気イオン化装置、イオン化システムおよび回路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS535938A (en) * | 1976-07-07 | 1978-01-19 | Toshiba Corp | Double addressing circuit |
JPS54105940A (en) * | 1978-02-07 | 1979-08-20 | Nec Corp | Transfer system |
JPS5840661A (ja) * | 1981-09-04 | 1983-03-09 | Hitachi Ltd | 端末装置の多重処理方式 |
-
1983
- 1983-10-06 JP JP18591583A patent/JPS6079452A/ja active Granted
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS535938A (en) * | 1976-07-07 | 1978-01-19 | Toshiba Corp | Double addressing circuit |
JPS54105940A (en) * | 1978-02-07 | 1979-08-20 | Nec Corp | Transfer system |
JPS5840661A (ja) * | 1981-09-04 | 1983-03-09 | Hitachi Ltd | 端末装置の多重処理方式 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6417147A (en) * | 1987-07-11 | 1989-01-20 | Rohm Co Ltd | Microcomputer |
JPH02181851A (ja) * | 1989-01-06 | 1990-07-16 | Iwaki Denshi Kk | マルチアクセス制御方法及びその回路 |
JP2006253151A (ja) * | 1998-09-18 | 2006-09-21 | Illinois Tool Works Inc <Itw> | 正および負のイオン出力電流を制御する方法、平衡させる方法、電気イオン化装置、イオン化システムおよび回路 |
JP2008098188A (ja) * | 1998-09-18 | 2008-04-24 | Illinois Tool Works Inc <Itw> | イオン化システム |
US8861166B2 (en) | 1998-09-18 | 2014-10-14 | Illinois Tool Works, Inc. | Low voltage modular room ionization system |
Also Published As
Publication number | Publication date |
---|---|
JPH0118463B2 (ja) | 1989-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0335848A1 (en) | Packet data switch for transferring data packets from one or a plurality of incoming data links to one or a plurality of outgoing data links | |
JPS61144195A (ja) | 通話路駆動装置 | |
JPH0568158B2 (ja) | ||
US5596578A (en) | Time division multiplexing data transfer system for digital audio data distribution | |
ES8303746A1 (es) | Un aparato controlador de memoria para uso en un sistema de tratamiento de datos | |
US4672604A (en) | Time slot polling arrangement for multiple stage time division switch | |
JPS6427378A (en) | Single dimensional linear picture image converter | |
JPS6079452A (ja) | モジュールのアドレス付与回路 | |
JPH04230548A (ja) | 記憶装置 | |
US4633461A (en) | Switching control for multiple stage time division switch | |
US6680939B1 (en) | Expandable router | |
US5504911A (en) | Bus system servicing plural module requestors with module access identification | |
JPS62182857A (ja) | 入出力制御装置 | |
KR830001773B1 (ko) | 원거리 통신 스위칭 장치 | |
EP0095675A3 (en) | Circuit for a telephone exchange with line junctors which are individually allocated to connections | |
US5696498A (en) | Address encoding method and address decoding circuit therefor | |
JPS63142434A (ja) | 割込み制御方式 | |
JPS55147859A (en) | Communication controlling system | |
JP2734141B2 (ja) | パケットスイッチ | |
JPH02278361A (ja) | 切り換え式マルチチャネルdmaコントローラ | |
JPS6054055A (ja) | 記憶装置 | |
JPS61281795A (ja) | 時分割交換機におけるアナログ/デジタル端末切替制御方式 | |
JPS61158233A (ja) | 分岐装置 | |
JPS55156446A (en) | Bus controller | |
JPS61129933A (ja) | 時分割多重化装置 |