JPS6042943B2 - display device - Google Patents

display device

Info

Publication number
JPS6042943B2
JPS6042943B2 JP51012615A JP1261576A JPS6042943B2 JP S6042943 B2 JPS6042943 B2 JP S6042943B2 JP 51012615 A JP51012615 A JP 51012615A JP 1261576 A JP1261576 A JP 1261576A JP S6042943 B2 JPS6042943 B2 JP S6042943B2
Authority
JP
Japan
Prior art keywords
signal
image
image information
image memory
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP51012615A
Other languages
Japanese (ja)
Other versions
JPS5295927A (en
Inventor
武 荒川
晴亘 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP51012615A priority Critical patent/JPS6042943B2/en
Publication of JPS5295927A publication Critical patent/JPS5295927A/en
Publication of JPS6042943B2 publication Critical patent/JPS6042943B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Editing Of Facsimile Originals (AREA)

Description

【発明の詳細な説明】 この発明は画像処理装置の表示装置に関し、とくに複
数の画像メモリに記憶された複数の画像を任意に読み出
し、読み出した複数の画像の相互間て演算処理を行いそ
の結果を表示する表示装置に係る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a display device for an image processing device, and in particular, to arbitrarily read a plurality of images stored in a plurality of image memories, perform arithmetic processing on the plurality of read images, and obtain the results. It pertains to a display device that displays.

従来、電子計算機(以下単に計算機とする)等の情報
処理装置て画像処理し、その結果を表示する場合、撮像
装置等の入力装置により得られた画像情報を、計算機等
の処理能力に適した一般的に遅い速度にて画素について
次々と画像処理を行い、あるいは無処理にて磁気テープ
や磁気ディスク等の記録装置に記録する。
Conventionally, when image processing is performed using an information processing device such as an electronic computer (hereinafter simply referred to as a computer) and the results are displayed, image information obtained from an input device such as an imaging device is processed using a method suitable for the processing capacity of the computer, etc. Generally, pixels are subjected to image processing one after another at a slow speed, or are recorded on a recording device such as a magnetic tape or magnetic disk without any processing.

このようにして得られた前記記録装置に記録された画像
情報間での演算処理は、計算機等のソフトウェアにより
行い、その結果を再び記録装置に記録を行つていた。又
3種以上の画像情報間ての処理を行うには前記工程をく
り返し行つていた。表示に際して、前記記録装置の読み
出し速度に応じてスキャンコンバータ等に再記録し又は
、処理結果を直接スキャンコンバータ等に記録し、この
スキャンコンバータに記録された画像情報を表示装置に
同期的に読み出し表示を行つていた。すなわち、計算機
に適した処理時間て表示画像の選択や複数個の画像間の
演算処理を行うために表示される迄の多大な時間、高価
な計算機を使用するばかりてなく、演算中表示を行うこ
とは出来なかつた。この発明の第1の目的は複数個の画
像メモリに複数個の画像情報を記憶し、任意の画像情報
を選択しテレビディスプレ装置に対応した速さで読み出
しを行い選択された画像情報間ての演算処理を行うこと
にある。
Arithmetic processing between the image information recorded on the recording device obtained in this manner is performed by software such as a computer, and the results are recorded on the recording device again. Furthermore, in order to process three or more types of image information, the above steps have to be repeated. When displaying, the image information is re-recorded in a scan converter etc. according to the reading speed of the recording device, or the processing result is directly recorded in a scan converter etc., and the image information recorded in this scan converter is synchronously read out and displayed on a display device. was going there. In other words, in order to select a display image and perform arithmetic processing between multiple images with a processing time suitable for the computer, it takes a large amount of time and an expensive computer to display the image while the calculation is being performed. I couldn't do that. A first object of the present invention is to store a plurality of pieces of image information in a plurality of image memories, select arbitrary image information, read it out at a speed compatible with the television display device, and read out the image information among the selected image information. Its purpose is to perform arithmetic processing.

第2の目的は演算処理結果を即くテレビディスプレイ装
置に表示を行い演算表示の同時性を計ることにある。
The second purpose is to immediately display the calculation results on a television display device and measure the simultaneity of the calculation and display.

第3の目的は演算処理のスピードアップにより画像分析
の効率の向上を計ることにある。
The third purpose is to improve the efficiency of image analysis by speeding up arithmetic processing.

第4の目的は画像処理において電子計算機等の情報処理
装置を単に制御パラメータの発生のみに使用することに
より前記電子計算機等の情報処理装置の使用時間の減少
を計り他への有効利用を計ることにある。
The fourth purpose is to use an information processing device such as a computer only for generating control parameters in image processing, thereby reducing the usage time of the information processing device such as the computer and making effective use of it for other purposes. It is in.

この発明によれば電子計算機等の情報処理装置における
画像情報を表示する表示装置において、前記情報処理装
置に接続され、前記情報処理装置からの画像情報のうち
少なくとも一色の輝度情報について画像単位にそれぞれ
記憶する複数個の画像メモリと、前記画像メモリに接続
され、書き込み画像メモリ指定信号を受け前記画像メモ
リ指定信号に対応する画像メモリに対し、書き込み信号
および前記電子計算機の計算機速度に従つて書き込みア
ドレス信号を出力するとともに書き込み指定画像メモリ
に対応する読み出し禁止信号を出力し、画像情報を書き
込み制御する少なくとも一個の書き込み制御回路と、前
記画像メモリに接続され、前記読み出し禁止信号と表示
モード制御信号および同期信号を受け、前記読み出し禁
止信号に対応する画像メモリを除く他の画像メモリに対
し前記表示モード制御信号に従つた読み出しアドレスを
出し、記憶された画像情報を読み出し制御する少なくと
も一個の読み出し制御回路と、複数個の前記画像メモリ
に接続され、それぞれ読み出された複数個の画像情報を
任意に画像情報選択信号に従つて選択して演算制御信号
に従つて赤、緑、青の表示色チャンネルごとにそれぞれ
演算し出力する選択演算回路と、前記情報処理装置に接
続され制御パラメータを受け、前記書き込み画像メモリ
指定信号、表示モード制御信号、画像情報選択信号、演
算制御信号を出力する主制御信号を出力する主制御回路
と、前記選択演算回路の赤、緑、青の各色チャンネル出
力に接続され画像情報を表”示する表示部と、前記表示
部と読み出し制御回路に接続され同期信号を送り同期的
に制御する同期信号発生器とを含む表示装置が得られる
According to the present invention, in a display device for displaying image information in an information processing device such as a computer, the display device is connected to the information processing device, and brightness information of at least one color of the image information from the information processing device is displayed for each image. A write address is written to a plurality of image memories to be stored and an image memory connected to the image memory, which receives a write image memory designation signal and corresponds to the image memory designation signal, according to the write signal and the computer speed of the electronic computer. at least one write control circuit that outputs a signal and a read inhibit signal corresponding to the write designated image memory to control writing of image information; at least one readout control circuit that receives a synchronization signal, issues readout addresses in accordance with the display mode control signal to other image memories other than the image memory corresponding to the readout prohibition signal, and controls readout of stored image information; is connected to a plurality of said image memories, each read out plural image information is arbitrarily selected according to an image information selection signal, and display color channels of red, green, and blue are displayed according to an arithmetic control signal. a selection arithmetic circuit that calculates and outputs each of the above, and a main control signal that is connected to the information processing device, receives control parameters, and outputs the write image memory designation signal, display mode control signal, image information selection signal, and arithmetic control signal. a main control circuit that outputs a signal, a display section that is connected to the red, green, and blue color channel outputs of the selection calculation circuit and displays image information, and a display section that is connected to the display section and the readout control circuit that sends a synchronization signal. A display device including a synchronous signal generator for synchronous control is obtained.

この発明の表示装置は計算機等の情報処理装置からの複
数個の画像情報を複数の画像メモリに書き込み記憶し、
読み出し時に例えば、標準テレビ同期信号(以下テレビ
をTVとする)に同期的に同時に読み出しを行う。
The display device of the present invention writes and stores a plurality of pieces of image information from an information processing device such as a computer in a plurality of image memories,
At the time of reading, for example, reading is performed simultaneously in synchronization with a standard television synchronization signal (hereinafter referred to as TV).

読み出した複数の画像情報を任意に選択し画像情報間に
て演算し、その結果を表示する。尚、一画像情報のみを
選択し表示することも出来る。画像メモリを標準゛■に
対応するように高速読み出しを行いながら選択された画
像情報について同時に高速演算素子により演算を行い、
かつ、その出力を同時に表示出来るものであり、前記従
来の欠点を除くことが出来るばかりでなく画像情報分析
のスピードアップに大きな効果をもたらすものてある。
次にこの発明について図面を参照して説明しよう。
A plurality of pieces of read image information are arbitrarily selected, calculations are performed between the image information, and the results are displayed. Note that it is also possible to select and display only one piece of image information. While reading the image memory at high speed in accordance with standard
Moreover, the output can be displayed simultaneously, which not only eliminates the drawbacks of the conventional method but also has a great effect on speeding up image information analysis.
Next, this invention will be explained with reference to the drawings.

第1図は従来の画像処理装置の系統図を示すものである
。図において、計算機1と、画像情報を計算機1に入力
するための例えばフライングスポツトスキヤナFSSで
ある画像入力装置2と、計算機1に接続され画像情報等
を記録する記録装置3(例えば3aは磁気ディスク、3
bはパンチテープ、3cは磁気テープ)と、前記計算機
に接続され画像情報を記憶する画像メモリ4(例えばM
OSランダムアクセスICメモリで512×51酒素の
画面で1画素15ビットのメモリを割当て赤、緑、青(
以下R.G.Bとする)の3原色の輝度をそれぞれ5ビ
ット3鍛階で記憶する)と、前記画像メモリ4に接続さ
れ画像情報を書き込み制御するために計算機からの制御
パラメータにより動作する書き込み制御回路5と、前記
書き込み制御回路5からの書き込み時読み出し禁止信号
および゛■同期信号発生器8からの同期信号を受けて前
記画像メモリ4を読み出し制御する読み出し制御回路6
と、前記画像メモリ4の出力線に対応して配置されるデ
ィジタルアナログ変換器7と、前記ディジタルアナログ
変換器7のアナログ信号線に対応して接続されさらに前
記TV同期信号発生器8からの同期信号を受け画像情報
を表示するカラーTVディスプレイ装置9より成る。第
1図の動作を説明すると、画像情報を計算機1の読み取
り、あるいは記録装置3の書き込み速度(以下計算機、
記録装置等の読み取り、書き込み、読み出し速度を単に
計算機速度とする)に応じた速さで画像入力装置2によ
りディジタル信号として入力する。
FIG. 1 shows a system diagram of a conventional image processing apparatus. In the figure, a computer 1, an image input device 2, such as a flying spot scanner FSS, for inputting image information to the computer 1, and a recording device 3 (for example, 3a is a magnetic disk, 3
b is a punch tape, 3c is a magnetic tape), and an image memory 4 (for example, M
The OS random access IC memory allocates 15 bits of memory for each pixel on a 512 x 51 screen to display red, green, and blue (
Below R. G. A write control circuit 5 is connected to the image memory 4 and operates according to control parameters from a computer to write and control image information. , a read control circuit 6 which controls reading of the image memory 4 in response to a write-time read inhibit signal from the write control circuit 5 and a synchronization signal from the synchronization signal generator 8;
, a digital-to-analog converter 7 disposed corresponding to the output line of the image memory 4 , and a digital-to-analog converter 7 connected to the analog signal line of the digital-to-analog converter 7 and further connected to a synchronization signal from the TV synchronization signal generator 8 . It consists of a color TV display device 9 which receives signals and displays image information. To explain the operation shown in FIG.
The image is inputted as a digital signal by the image input device 2 at a speed corresponding to the reading, writing, and reading speed of a recording device, etc. (hereinafter simply referred to as computer speed).

ついで、計算機1により各種処理を行い処理結果を記録
装置3へ送る。この時も計算機速度にて送られるもので
ある。記録装置3に記録された画像情報あるいは計算機
1による情報処理結果の画像情報(未処理画像情報をも
含むものとし以後、単に画像情報とする)も計算機速度
にて読み出されるが、この読み出し速度ではカラーTV
ディスプレイ装置9の表示装置に対し応答出来るもので
はないために、一度計算機速度にて画像メモリ4に記憶
させるのである。この時計算機1の出力画像情報に対応
したアドレスを書き込み制御回路5により画像メモリ4
のアドレスに対応させ書き込みを行いながら読み出しを
禁止するために読み出し制御回路6へ禁止信号を送る。
画像メモリ4への書き込みが完了すれば読み出し制御回
路6の読み出し禁止は解除され、TV同期信号発生器8
によりカラーTVディスプレイ装置9に対応したアドレ
スを読み出し制御回路6により得て、画像メモリ4の読
み出しアドレス制御を行い読み出しアドレスに対応した
画像情報を画像メモリ4から出力する。画像メモリ4よ
り出力されたR.G.Bの3原色の各色のディジタル信
号は、ディジタルアナログ変換器7a,7b,7cにそ
れぞれ入力され、アナログ変換されて、さらに゛■同期
信号発生器8に入力され画像情報として表示されるもの
である。以上が従来の情報処理装置の系統及動作原理で
ある。第2図にこの発明の最も好ましい実施例を示す。
Then, the computer 1 performs various processing and sends the processing results to the recording device 3. At this time, the information is also sent at computer speed. The image information recorded in the recording device 3 or the image information as a result of information processing by the computer 1 (including unprocessed image information and hereinafter simply referred to as image information) is also read out at computer speed, but at this readout speed, color TV
Since it is not possible to respond to the display device 9, the image is once stored in the image memory 4 at computer speed. At this time, the address corresponding to the output image information of the computer 1 is written into the image memory 4 by the control circuit 5.
A prohibition signal is sent to the read control circuit 6 in order to prohibit reading while writing in correspondence with the address of .
When the writing to the image memory 4 is completed, the read prohibition of the read control circuit 6 is canceled, and the TV synchronization signal generator 8
Accordingly, the readout control circuit 6 obtains an address corresponding to the color TV display device 9, performs readout address control of the image memory 4, and outputs image information corresponding to the readout address from the image memory 4. R. output from the image memory 4. G. The digital signals of each of the three primary colors of B are input to digital-to-analog converters 7a, 7b, and 7c, converted into analog signals, and further input to a synchronization signal generator 8 to be displayed as image information. . The above is the system and operating principle of the conventional information processing device. FIG. 2 shows the most preferred embodiment of the invention.

尚第1図と同じ機能部分は同一記号を用いて示してある
。計算機(図示せず)に接続され入力される画像情報を
R.G.Bの3原色の輝度について記憶する画像メモリ
40−1,40−2,・・・40−N,(画像メモリと
して例えば第1図にて示したもの)と、画像情報を前記
画像メモリ40一1,40−2,・・・40−N,のい
ずれに書き込みか選択し書き込み制御する書き込み制御
回路50と、前記画像メモリ40−1,40−2,・・
・40−Nに対応して接続され読み出し制御する読み出
し制御回路60−1,60−2,・・・60−Nと、前
記画像メモリ40−1,40−2,・・・40−Nの出
力に接続され、得られた画像情報を任意に選択しR.G
.Bの3原色の表示色チャンネルごとに演算してそれぞ
れの色に対応して出力する選択演算回路100と、前記
計算機(図示せず)に接続され入力される制御パラメー
タによつて前記書き込み制御回路50、読み出し制御回
路60−1,60−2,・・・60−N1選択演算回路
100を制御するためそれぞれに接続される主制御回路
200と、前記選択演算回路100のR.G.Bの各色
表示チャンネル出力に対応して接続されるディジタルア
ナログ変換器D/A7a,7b,7cと、前記ディジタ
ルアナログ変換器7a,7b,7cのアナログ信号出力
に接続され表示を行う表示部であるカラーTVディスプ
レイ装置9と、前記カラー゛■ディスプレイ装置9と前
記読み出し制御回路6に接続され、同期的に制御するT
V同期信号発生回路8とにより構成される。次いで第2
図の動作説明をすると計算機(図示せず)に接続され入
力されたパラメータに従つて各種の制御信号を出力する
主制御回路200は次のとおり制御信号を出力する。
Note that the same functional parts as in FIG. 1 are indicated using the same symbols. The R. G. Image memories 40-1, 40-2, . 1, 40-2, . . . 40-N, and a write control circuit 50 for selecting and controlling writing to any one of the image memories 40-1, 40-2, .
・Readout control circuits 60-1, 60-2, . . . 60-N connected correspondingly to the image memories 40-1, 60-2, . R. is connected to the output and arbitrarily selects the obtained image information. G
.. A selection calculation circuit 100 that calculates for each display color channel of the three primary colors of B and outputs corresponding to each color, and the write control circuit that is connected to the computer (not shown) and is controlled by input control parameters. 50, read control circuits 60-1, 60-2, . G. These are digital-analog converters D/A 7a, 7b, 7c connected corresponding to the outputs of each color display channel of B, and a display section connected to the analog signal outputs of the digital-analog converters 7a, 7b, 7c to perform display. A color TV display device 9, a T display device connected to the color TV display device 9 and the readout control circuit 6, and controlled synchronously
It is constituted by a V synchronization signal generation circuit 8. Then the second
To explain the operation of the figure, the main control circuit 200, which is connected to a computer (not shown) and outputs various control signals according to input parameters, outputs control signals as follows.

(1)画像メモリに画像情報を書き込みの場合、入力さ
れたパラメータに従つて書き込むべき画像メモリを指定
する画像メモリ指定信号を書き込み制御回路50へ出力
する。
(1) When writing image information to the image memory, an image memory designation signal that designates the image memory to be written to is output to the write control circuit 50 according to the input parameters.

(2)画像メモリから画像情報を読み出す場合、入力さ
れたパラメータに従つて後述する表示モード制御信号を
読み出し制御回路60へ出力するとともに画像情報選択
信号および演算制御信号を選択演算回路へ出力する。
(2) When reading image information from the image memory, a display mode control signal, which will be described later, is output to the readout control circuit 60 according to the input parameters, and an image information selection signal and an arithmetic control signal are output to the selection arithmetic circuit.

計算機から計算機速度にて入力される画像情報を次のよ
うにして画像メモリへ書き込みする。
Image information input from a computer at computer speed is written to the image memory as follows.

書き込み制御回路50は、主制御回路200からの画像
メモリ指定信号に従つて書き込みてき画像メモリに対し
書き込み信号および計算機速度に従つて書き込みアドレ
ス信号を出力し、入力された画像情報を画像メモリ40
−1,40−2,・・・40−Nの内指定された画像メ
モリへ書き込み、必要な複数の画像情報を記憶する。但
し、このとき書き込み制御回路50は指定された画像メ
モリに対応する読み出し制御回路60へ読み出し禁止信
号を出力する。
The write control circuit 50 outputs a write address signal to the image memory according to the image memory designation signal from the main control circuit 200 and the computer speed, and transfers the input image information to the image memory 40.
-1, 40-2, . . . , 40-N is written to the designated image memory to store a plurality of necessary image information. However, at this time, the write control circuit 50 outputs a read prohibition signal to the read control circuit 60 corresponding to the designated image memory.

次いでTV同期信号発生器8からの同期信号と主制御回
路200からのモード制御信号に従つて読み出し制御回
路60−1,60−2,・・・60−Nは、読み出し画
像の横方向、縦方向のシフト量、拡大、縮小、ウインド
等の表示モード制御をそれぞれについてカラーTVディ
スプレイ装置9に対応したアドレスについて各画像メモ
リ40−1,40−2,・・・40−Nのそれぞれの画
像情報を同時に読み出す。尚、読み出し禁止信号が与え
られていない読み出し制御回路は主制御回路からの表示
モード制御信号に従つて常に読み出し制御を行うことが
出来る。画像メモリ40から同時に読み出された複数個
の画像情報は選択演算回路100に入力され、主制御回
路200からの画像情報選択信号および演算制御信号に
従いICロジックにて任意の画像情報を選択演算を行な
う。選択演算され各表示色チャンネルへ出力された画像
情報はD/A変換器7a,7b,7cによりアナログ信
号となりそれぞれカラーT■ディスプレー装置の色チャ
ンネルへ入力され表示されるものである。実施例の選択
演算回路によると、任意の複数の画像情報の色信号間に
ついて演算し任意の表示色チャンネルへ出力したり、任
意の複数の画像情報の異なる色信号間について演算し、
任意の表示色6チャンネルへ出力する。
Next, according to the synchronization signal from the TV synchronization signal generator 8 and the mode control signal from the main control circuit 200, the readout control circuits 60-1, 60-2, ... 60-N control the horizontal and vertical directions of the readout image. Image information of each image memory 40-1, 40-2, . are read simultaneously. Note that the read control circuit to which the read inhibit signal is not applied can always perform read control according to the display mode control signal from the main control circuit. A plurality of pieces of image information read out simultaneously from the image memory 40 are input to the selection calculation circuit 100, and according to the image information selection signal and the calculation control signal from the main control circuit 200, the IC logic selects and calculates any image information. Let's do it. The image information that has been selectively calculated and output to each display color channel is converted into an analog signal by D/A converters 7a, 7b, and 7c, and is input to each color channel of the color T2 display device and displayed. According to the selection calculation circuit of the embodiment, calculations are made between color signals of arbitrary plurality of image information and outputted to an arbitrary display color channel, calculations are made between different color signals of arbitrary plurality of image information,
Output to 6 channels in any display color.

あるいは任意の画像情報の各色信号を演算せすに対応す
るあるいは異る色表示チャンネルへ出力することも出来
、さらに、制御パラメータによる主制御回路200から
の優先信号と各読み出し制御回路60からのゲート信.
号により画像情報の表示の重り合う部分(期間)の優先
指定を行うことも出来、その他いろいろな組合せ処理を
行なうことが出来る。又、画像メモリにはかならずしも
R.G.Bの3原色について記憶する必要はなく単色や
他の色について記憶することにより目的を達成すること
が出来る。尚、実施例では、主制御回路として計算機等
からの制御パラメータを受けるインターフェースを配置
したがこの機能を各書き込み制御回路、読み出し制御回
路、選択演算回路のそれぞれに分散配置しても良い。又
、書き込み制御回路を複数個として複数個のメモリのそ
れぞれに対応させても良く、さらに、複数個の画像メモ
リの読み出しアドレスがそれぞれ異なることなく同一ア
ドレスにて同時に読み出される場合は、読み出し制御回
路を各画像メモリに対応させ配置する必要はなく一個で
も目的を達成出来ることはいうまでもない。又、各D/
A変換器のR.G.B3色の出力信号を標準カラーTV
用カラーエンコーダーに入力し、標準ガラj■信号に変
換すれば標準のカラーTVモニタや受像機を用いて画像
表示を行なうことが出来る。画像情報としてアナログ信
号にて記憶や選択演算を行なう場合はD/A変換器の配
置を変え、あるいは取り除いても同じ目的を達成出来る
ものてある。
Alternatively, each color signal of arbitrary image information can be output to a corresponding or different color display channel, and furthermore, priority signals from the main control circuit 200 and gates from each readout control circuit 60 can be output based on control parameters. Faith.
It is also possible to specify priority overlapping portions (periods) of display of image information by using the number, and various other combination processes can be performed. Also, the image memory must contain R. G. It is not necessary to memorize the three primary colors of B, but the purpose can be achieved by memorizing single colors or other colors. In the embodiment, an interface for receiving control parameters from a computer or the like is provided as the main control circuit, but this function may be distributed to each of the write control circuit, read control circuit, and selection calculation circuit. Furthermore, a plurality of write control circuits may be provided to correspond to each of the plurality of memories.Furthermore, if the readout addresses of the plurality of image memories are not different and are read simultaneously at the same address, the readout control circuit Needless to say, it is not necessary to arrange them in correspondence with each image memory, and the purpose can be achieved with just one. Also, each D/
R of A converter. G. Standard color TV with B3 color output signal
By inputting the signal into a standard color encoder and converting it into a standard color signal, the image can be displayed using a standard color TV monitor or receiver. When storing or performing selection calculations using analog signals as image information, the same purpose can be achieved by changing or removing the D/A converter.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の情報処理装置の系統図、第2図は本発明
の実施例の系統図である。
FIG. 1 is a system diagram of a conventional information processing device, and FIG. 2 is a system diagram of an embodiment of the present invention.

Claims (1)

【特許請求の範囲】[Claims] 1 電子計算機等の情報処理装置における画像情報を表
示する表示装置において、前記情報処理装置に接続され
、前記情報処理装置からの画像情報のうち少なくとも一
色の輝度情報について画像単位にそれぞれ記憶する複数
個の画像メモリと、前記画像メモリに接続され、書き込
み画像メモリ指定信号を受け前記画像メモリ指定信号に
対応する画像メモリに対し、書き込み信号および前記電
子計算機の計算機速度に従つて書き込みアドレス信号を
出力するとともに書き込み指定画像メモリに対応する読
み出し禁止信号を出力し、画像情報を書き込み制御する
少なくとも一個の書き込み制御回路と、前記画像メモリ
に接続され、前記読み出し禁止信号と表示モード制御信
号および同期信号を受け、前記読み出し禁止信号に対応
する画像メモリを除く他の画像メモリに対し前記表示モ
ード制御信号に従つたアドレスを出し、記憶された画像
情報を読み出し制御する少なくとも一個の読み出し制御
回路と、複数個の前記画像メモリに接続され、それぞれ
読み出された複数個の画像情報を任意に画像情報選択信
号に従つて選択して演算制御信号に従つて前記読み出さ
れた複数個の画像情報間について演算し、赤、縁、青の
表示色チャンネルごとにそれぞれ選択し出力する選択演
算回路と、前記情報処理装置に接続され制御パラメータ
を受け、前記書き込み画像メモリ指定信号、表示モード
制御信号、画像情報選択信号、演算制御信号を出力する
主制御回路と、前記選択演算回路の赤、緑、青の各色チ
ャンネル出力に接続され画像情報を表示する表示部と、
前記表示部と読み出し制御回路に接続され同期信号を送
り同期的に制御する同期信号発生器とを含むことを特徴
とする表示装置。
1. In a display device for displaying image information in an information processing device such as a computer, a plurality of display devices connected to the information processing device and storing luminance information of at least one color in image units among the image information from the information processing device. and an image memory connected to the image memory, which receives a write image memory designation signal and outputs a write address signal to the image memory corresponding to the image memory designation signal in accordance with the write signal and the computer speed of the electronic computer. and at least one write control circuit that outputs a read inhibit signal corresponding to the write designated image memory and controls writing of image information, and is connected to the image memory and receives the read inhibit signal, display mode control signal, and synchronization signal. , at least one readout control circuit that outputs an address in accordance with the display mode control signal to other image memories other than the image memory corresponding to the readout prohibition signal, and controls readout of stored image information; connected to the image memory, arbitrarily selects a plurality of read image information according to an image information selection signal, and performs calculations between the plurality of read image information according to an arithmetic control signal. , a selection calculation circuit that selects and outputs each display color channel of red, edge, and blue, and is connected to the information processing device to receive control parameters, and receives the write image memory designation signal, display mode control signal, and image information selection signal. , a main control circuit that outputs an arithmetic control signal, and a display unit that is connected to the red, green, and blue color channel outputs of the selection arithmetic circuit and displays image information;
A display device comprising: a synchronization signal generator connected to the display section and a readout control circuit to send a synchronization signal and perform synchronous control.
JP51012615A 1976-02-06 1976-02-06 display device Expired JPS6042943B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP51012615A JPS6042943B2 (en) 1976-02-06 1976-02-06 display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP51012615A JPS6042943B2 (en) 1976-02-06 1976-02-06 display device

Publications (2)

Publication Number Publication Date
JPS5295927A JPS5295927A (en) 1977-08-12
JPS6042943B2 true JPS6042943B2 (en) 1985-09-25

Family

ID=11810272

Family Applications (1)

Application Number Title Priority Date Filing Date
JP51012615A Expired JPS6042943B2 (en) 1976-02-06 1976-02-06 display device

Country Status (1)

Country Link
JP (1) JPS6042943B2 (en)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5469031A (en) * 1977-11-12 1979-06-02 Sharp Corp Electronic desk computer
JPS5572314U (en) * 1978-11-08 1980-05-19
JPS5835592A (en) * 1981-08-28 1983-03-02 株式会社日立製作所 Display picture divider
JPS5881065A (en) * 1981-11-06 1983-05-16 任天堂株式会社 Video scroll display apparatus
JPS5881064A (en) * 1981-11-06 1983-05-16 任天堂株式会社 Video scroll display apparatus
JPS5895786A (en) * 1981-12-03 1983-06-07 富士通株式会社 Image display system
JPS58116584A (en) * 1981-12-29 1983-07-11 パイオニアビデオ株式会社 Image information processing system
JPS58189688A (en) * 1982-04-28 1983-11-05 富士通株式会社 Image display system
JPS5945646U (en) * 1982-09-13 1984-03-26 横河電機株式会社 graphic display device
JPS5991487A (en) * 1982-11-17 1984-05-26 富士通株式会社 Display unit
JPS6086593A (en) * 1983-10-17 1985-05-16 三洋電機株式会社 Display controller
JPS60102682A (en) * 1983-11-10 1985-06-06 株式会社東芝 Background screen generator for plant state display

Also Published As

Publication number Publication date
JPS5295927A (en) 1977-08-12

Similar Documents

Publication Publication Date Title
US4225861A (en) Method and means for texture display in raster scanned color graphic
US5124688A (en) Method and apparatus for converting digital YUV video signals to RGB video signals
US4931956A (en) Video image creation systems
JPH087567B2 (en) Image display device
JPH0426471B2 (en)
JPS6042943B2 (en) display device
US5285286A (en) Apparatus for testing image sensors that simultaneously output multiple image blocks
EP0422729B1 (en) Receiver for television signals
WO1987005428A1 (en) Image display device
US4847691A (en) Processing of video image signals
JP2637821B2 (en) Superimpose device
JP3107382B2 (en) Display device of synthetic image and hatching circuit
JP3057185B2 (en) Waveform display device
JPS5872990A (en) Color graphic generation system
JP2781924B2 (en) Superimpose device
JPH05176228A (en) Picture display device
JPS61223894A (en) Contrast conversion control system
JPH0448269A (en) Digital oscilloscope
JPH1169258A (en) Multi-channel display device
JP2000125222A (en) On-screen display device
JPH06301374A (en) Image forming device
JPH10257450A (en) Method and device for multiplexing video signals
JPH07327204A (en) Radar image converter and radar image recording method
JPH0253797B2 (en)
JPS5848101B2 (en) Zukei Hatsuseisouchi