JPS603246A - Digital multiple address terminal station device - Google Patents

Digital multiple address terminal station device

Info

Publication number
JPS603246A
JPS603246A JP10931683A JP10931683A JPS603246A JP S603246 A JPS603246 A JP S603246A JP 10931683 A JP10931683 A JP 10931683A JP 10931683 A JP10931683 A JP 10931683A JP S603246 A JPS603246 A JP S603246A
Authority
JP
Japan
Prior art keywords
channel
time slot
decoding
code word
audio signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10931683A
Other languages
Japanese (ja)
Inventor
Nobuo Takenaka
武中 延夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP10931683A priority Critical patent/JPS603246A/en
Publication of JPS603246A publication Critical patent/JPS603246A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

PURPOSE:To decrease the power consumption by fetching the output of a specific channel selected by a strobe signal by a recirculate memory and transmitting repetitively the signal to a common transmission bus line. CONSTITUTION:The strobe signal is supplied from a multiple address control section 60 to an IC1 for coding/decoding of a channel 1. A voice 8-bit code word of the channel 1 is fetched into a serial input/serial output shift register 72 through a data shift-in/recirculate changeover switch 71. When the time slot of the channel 1 is finished and transits to a time slot of a channel 2, the voice 8- bit code word of the channel 1 is transmitted to a common transmission bus line 40 from the serial input/serial output shift register 72. Further, the voice 8-bit code word of the channel 1 is fetched again into the shift register 72. These operations are repeated until the time slot of all channels is finished.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、多チャンネルの音声信号のうち特定チャンネ
ルの音声信号を同時に他の全チャンネルにも伝送するた
めのディジタル同報端局装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a digital broadcast terminal device for simultaneously transmitting an audio signal of a specific channel among multi-channel audio signals to all other channels.

〔発明の技術的背景〕[Technical background of the invention]

複数のチャンネル毎に割当てられる各音声信号をそれぞ
れ該当する各チャンネル端末局へ送信する装置としてp
OM端局装置tb″=ある。第1図は上記音声信号24
チヤンネルを有するPCM端局装置の一例を示す概略構
成ブロック図であり、1〜24はそれぞれチャンネル1
〜24の音声信号符号/復号用集積回路(音声信号符号
/復号用工0 ) 、 301〜324は該各チャンネ
ル音声信号符号/復号用IC1〜24の符号化出力送出
ライン、40は該各符号化出力の共通送イ言ノ(スライ
ン、50は送信制御部、501〜524は前記各チャン
ネル1〜24の送信ストローブ信号送出ラインである。
p as a device that transmits each audio signal assigned to each of a plurality of channels to each corresponding channel terminal station.
OM terminal equipment tb″=Yes. FIG. 1 shows the above audio signal 24
1 is a schematic configuration block diagram showing an example of a PCM terminal device having channels, and 1 to 24 are channels 1 and 24, respectively.
~24 integrated circuits for audio signal encoding/decoding (audio signal encoding/decoding circuit 0), 301 to 324 are encoding output transmission lines of the audio signal encoding/decoding ICs 1 to 24 for each channel, and 40 is for each encoding 50 is a transmission control unit, and 501 to 524 are transmission strobe signal transmission lines for each of the channels 1 to 24.

ここで、前記各チャンネルの符号/復号用I01〜24
には図示しない24チャンネル音声回路から該各チャン
ネル1〜24に該当する音声信号”l ”””!4がそ
れぞれ加えられている。
Here, I01-24 for encoding/decoding of each channel
The audio signals corresponding to each channel 1 to 24 from a 24-channel audio circuit (not shown) “l ” “”! 4 have been added to each.

また、第2図は該24チャンネルPCM端局装置の送信
動作を示すタイムチャートであり、以下、該タイムチャ
ートにもとづいて該装置の送信制御の様子を説明する。
Further, FIG. 2 is a time chart showing the transmission operation of the 24-channel PCM terminal equipment, and hereinafter, the state of transmission control of the equipment will be explained based on this time chart.

まず、該装置の送信フレームは同図(イ)に示すように
構成され、前記各チャンネル1〜24には8ビツトづつ
の所定タイムスロットが与えられるとともに該24個の
8ビツトタイムスロツトによる192ビツトのブロック
と、これに該フレームの同期をとるための1ビツトのフ
レーム同期ビットが加えられた合計193ビツトのブロ
ックから成る。ここで、該フレームの繰り返し周波数は
g KHzであることから該装置のデータ伝送速度は1
.544 Mb/ Sでアル。係るフレーム構成におけ
る該装置の送信動作tチャンネル2を例にとって示すと
、同図(ロ)、(ハ)のような結果となる。すなわち、
チャンネル2の音声信号S2を該チャンネル2に与えら
れたタイムスロットで端末局へ送出するためにまず、前
記送信側脚部50から第2図(ロ)に示すごとく、例え
ば該2チヤンネルタイムスロツトの直前1ビツトを論理
レベル“ l ″とするようなストローブ信号が該スト
ローブ信号送出ライン502ヲ介してチャンネル2の符
号/復号用xo2に加えられる。これによって、該符号
/復号用IO2では図示しない音声回路から加えられて
いるチャンネル2音声信号S、のサンプリングを行い、
符号化するとともに第2図(ハ)に示す如く当該チャン
ネル2のタイムスロットに該スロット規定長8ビツトの
前記符号語をライン302ヲ介して共通送信パスライン
40に送出する。その後、該チャンネル208ビツト符
号語は所定の制御を経て前記共通送信パスライン40か
ら受信側端局に送出され、当該チャンネル2のタイムス
ロットの8ビツトが復号化されて元の音声信号S、とし
て再生される。また、第2図に)および(ホ)はチャン
ネル24における送信動作の例であり、該チャンネル2
4の直前1ビツトにストローブ信号が送出〔同図に))
され続(該チーYンイ・ル24のタイムスロットに該チ
ャシイ・ル24の音声信号S0の8ビット符号語が送出
C同図1−C) Jれている様子を示している。
First, the transmission frame of the device is configured as shown in FIG. It consists of a block of 193 bits in total, including a 1-bit frame synchronization bit for synchronizing the frame. Here, since the repetition frequency of the frame is g KHz, the data transmission rate of the device is 1
.. Al at 544 Mb/S. If the transmission operation of the device in such a frame configuration is shown using t-channel 2 as an example, the results will be as shown in (b) and (c) of the same figure. That is,
In order to send the audio signal S2 of channel 2 to the terminal station in the time slot given to channel 2, first, as shown in FIG. A strobe signal that sets the previous one bit to logic level "l" is applied to xo2 for encoding/decoding of channel 2 via the strobe signal sending line 502. As a result, the encoding/decoding IO2 samples the channel 2 audio signal S added from the audio circuit (not shown),
At the same time as being encoded, the code word having the specified slot length of 8 bits is sent to the common transmission path line 40 via the line 302 in the time slot of the channel 2 as shown in FIG. 2(c). Thereafter, the channel 208-bit code word is sent out from the common transmission path line 40 to the receiving terminal station through predetermined control, and the 8 bits of the time slot of channel 2 are decoded to form the original audio signal S. will be played. Also, in Fig. 2) and (e) are examples of transmission operations on channel 24, and
A strobe signal is sent to the 1 bit immediately before 4 (see the same figure))
The 8-bit code word of the audio signal S0 of the channel 24 is sent out in the time slot of the channel 24 (FIG. 1-C).

尚、上記各チャシイ、ルのタイムスロット直前1ビ・ト
を論理レベル”1 ”とするようなストローブ信号は本
例の符号/復号用工OK適したものであり、符−9/復
号用ICの種類によって異なるものである。以上同様の
i[t!I fRが各チャンネル毎になされ該各チャン
ネル1〜24の音声信号S1〜S24が該各チャンネル
タイムスロットにそれぞれ8ビツト艮の符号飴毎に時分
割多重化されて送出され、受信側端局では該8ビット符
号語を該各チャンネルの夕借ムスロットにそれぞれ受信
し、復号化して元の音声信号S1〜S□を再生するもの
であった。
Note that the strobe signal that sets one bit immediately before each time slot to the logic level "1" is suitable for the code/decoding process of this example, and is suitable for the code/decoding IC. It varies depending on the type. Similar i[t! I fR is performed for each channel, and the audio signals S1 to S24 of each channel 1 to 24 are time-division multiplexed and transmitted in each 8-bit code slot in each channel time slot, and the receiving terminal station The 8-bit code word is received in the slot of each channel and decoded to reproduce the original audio signals S1 to S□.

〔背景技術の問題点〕[Problems with background technology]

上記従来の24チャンネルPOM端局装置において% 
足チャンネルの音声信号を他の全チャンネルへも回報し
ようとする場合には、アナログ的に構成されるスイッチ
回路を切り替え、前記特定チャンネルの音声信号を強制
的に他の全チャンネルに割込ませる、すなわち各チャン
ネル符号/復号用工Cに同一チャンネルの音声信号を加
えることにより実現していた。このため上記従来のアナ
ログ音声信号の強制割込み挿入による回報制御では伝送
品質の劣化をきたすばかりか回路規模および消費電力が
増大する等の欠点があった。
% in the above conventional 24 channel POM terminal equipment
When the audio signal of the foot channel is to be transmitted to all other channels, a switch circuit configured in an analog manner is switched to forcibly interrupt the audio signal of the specific channel to all other channels. That is, this was realized by adding the audio signal of the same channel to each channel code/decoder C. For this reason, the above-mentioned conventional broadcast control based on forced interruption insertion of analog audio signals has drawbacks such as not only deteriorating transmission quality but also increasing circuit scale and power consumption.

〔発明の目的〕[Purpose of the invention]

本発明は上記欠点を除去するためになされたものであり
、簡単な回路構成で消費電力も少なくかつ伝送品質の劣
化を生じないディシイタル回報端局装置を提供すること
をその目的とする。
The present invention has been made to eliminate the above-mentioned drawbacks, and an object of the present invention is to provide a digital broadcast terminal device with a simple circuit configuration, low power consumption, and no deterioration in transmission quality.

〔発明の概要〕[Summary of the invention]

そこで、本発明においては前記各チャンネルの符号/復
号用工0の符号化出力が送出される共通送信パスライン
に該各チャンネルのタイムスロットと同長ビットのりサ
ーキュレートメモリを接続し、該共通送信パスラインに
ストローブ信号により選択されて送出された特定チャン
ネルの符号化出力を前記リサーキュレートメモリにより
他のチャンネルのタイムスロットにも繰り返して出力す
ることにより前記各チャンネル音声信号のディシイタル
的な回報制御を可能にしている。
Therefore, in the present invention, a circulating memory having the same length of bits as the time slot of each channel is connected to the common transmission path line through which the encoded output of the encoding/decoding process 0 of each channel is sent, and the common transmission path By repeatedly outputting the encoded output of a specific channel selected and transmitted to the line by a strobe signal to the time slots of other channels by the recirculating memory, it is possible to control the digital distribution of the audio signals of each channel. I have to.

〔発明の実施例〕[Embodiments of the invention]

以f本発明の実施例を添付図面にもとづいて詳細に説1
男する。第3図は本発明の一実施例を示す24チャンネ
ルPCM回報端局装置の概略構成ブロック図であり、第
1図に示したものと同様の機能を果すものについては同
一の符号を符している。該装置によれば各チャンネルの
音声符号化出力の共通送信パスライン40に新たにリサ
ーキュレートメモリ70が接続されている。
Hereinafter, embodiments of the present invention will be described in detail based on the accompanying drawings.
be a man FIG. 3 is a schematic block diagram of a 24-channel PCM broadcast end station device showing an embodiment of the present invention, and parts having the same functions as those shown in FIG. 1 are designated by the same reference numerals. There is. According to this device, a recirculating memory 70 is newly connected to a common transmission path line 40 for audio encoded output of each channel.

ここで、該リサーキュレートメモリ70はデータ、シフ
ト、イン/ササ−キュレート切替スイッチ7118ビッ
トシリアル入力、シリアル出力シフトレジスタ72およ
び3ステートゲート73により構成され、前記データ、
シフト、イン/ササ−キュレート切替スイッチ71およ
び3ステートゲート73は制御線630および631を
介して従来の送信制御部に回報制御機能を持たせた構成
の回報制御部60に接続されている。
Here, the recirculating memory 70 is composed of a data, shift, in/subcirculating switch 71, 18-bit serial input, serial output shift register 72, and a 3-state gate 73, and the data,
The shift, in/subcirculate changeover switch 71 and three-state gate 73 are connected via control lines 630 and 631 to a broadcast control unit 60 which is a conventional transmission control unit with a broadcast control function.

尚、ライン74.75.76はそれぞれ前記シリアル入
力、シリアル出力シフトレジスタ72の出力、 該シフ
トレジスメア2のリサーキュレート人力、3ステートゲ
ート出力の各送出ラインである。次に該装置の回報制御
動作を第4図に示すフローチャートにもとづいて詳述す
る。ここでのフローチャートは該装置におけるチャンネ
ルlの音声信号51fzt他の全チャンネルへ回報する
際の例を示したものである。上記のように例えばチャン
ネル1の音声信号S1を他の全チャンネルへ回報する場
合にはまず回報制御部60から、チャンネルlの符号/
復号用工01ヘストロープ信号送出ライン601を通じ
て第4図(イ)K示すような該チャンネルlのタイムス
ロット直前1ビツトを論理レベル″′l#とするような
ストローブ信号が加えられる。該ストローブ信号により
前記符号/復号用工a1は、該チャンネルlの音声信号
S8のサンプリング、符号化を行い同図(ロ)に示す如
(続(チャンネルlのタイムスロットに該チャンネルl
の符号化出力として8ビット符号語を符号化出力送出ラ
イン301ヲ通じて共通送信パスライン40に送出する
。この時、他の23チヤンネルの符号/復号用IO2〜
24には前記ストローブ信号が加えられることは7’x
 < 、これら各チャンネルストローブ信号は同図(ハ
)に示すように論理レベル“0#に保たれるため、該各
チャンネル音声符号化出力は同図に)に示すようにハイ
インピーダンス状態にある。また、前記チャンネルlの
タイムスロット内における該チャンネルl音声符号化出
力送山中には、回報1間御部60からデータシフト、イ
ン/ササ−キュレート切替スイッチ71に制御ライン6
30乞介して同図(ホ)に示すようなデータ、シフト、
イン/リプ−キュレート切替信号が加えられ該接点をb
側に閉成させている。従って、上述したような方法によ
り共通送信パスライン40に送出された前記チャンネル
l音声8ビツト符号語はこの時前記データ、シフト、イ
ン/ササ−キュレート切替スイッチ71のb接点閉路を
通じてシリアル入ツバシリアル出力シフトレジスタ72
に取り込まれる。
Note that lines 74, 75, and 76 are transmission lines for the serial input, the output of the serial output shift register 72, the recirculating power of the shift register 2, and the 3-state gate output, respectively. Next, the relay control operation of the device will be explained in detail based on the flowchart shown in FIG. The flowchart here shows an example in which the audio signal 51fzt of channel 1 is broadcast to all other channels in the device. As mentioned above, for example, when broadcasting the audio signal S1 of channel 1 to all other channels, the broadcast control unit 60 first sends the code/sign of channel l.
A strobe signal is applied through the decoding process 01 Hestrope signal transmission line 601 to set the 1 bit immediately before the time slot of the channel I to the logic level "'l#" as shown in FIG. The encoding/decoding equipment a1 samples and encodes the audio signal S8 of the channel l, and samples the audio signal S8 of the channel l in the time slot of the channel l as shown in FIG.
An 8-bit code word is sent as the encoded output to the common transmission path line 40 through the encoded output transmission line 301. At this time, the other 23 channels' encoding/decoding IO2~
The fact that the strobe signal is applied to 24 is 7'x
Since each channel strobe signal is kept at the logic level "0#" as shown in FIG. Also, during the transmission of the audio encoded output of the channel l within the time slot of the channel l, the control line 6
30. Data as shown in the same figure (e), shift,
An in/replicate switching signal is applied to connect the contact to b.
It is closed on the side. Therefore, the channel l audio 8-bit code word sent to the common transmission path line 40 by the method described above is then connected to the serial input via the b contact of the data, shift, input/subcirculate changeover switch 71. Output shift register 72
be taken in.

一方、これと同時に前記同報側両部60から3ステート
ゲート73には制御ライン631を通じて同図(へ)に
示すようにフレーム同期ビットからチャンネルlタイム
スロット終了時まで該3ステートゲート73を閉に丁べ
く該3ステ一トゲート制御信号が送出される。この1こ
めこの時該3ステートゲート73の前記共通送信パスラ
イン40へのりサーキュレート出力はなく同図(ト)に
示すようにハイインピーダンス状態に保たれる。
Meanwhile, at the same time, a control line 631 is sent from both parts 60 on the broadcast side to the 3-state gate 73 to close the 3-state gate 73 from the frame synchronization bit until the end of the channel I time slot, as shown in FIG. The three-state gate control signal is sent out at the same time. At this time, there is no circulating output of the three-state gate 73 to the common transmission path line 40, and the circuit is kept in a high impedance state as shown in FIG.

従って、該チャンネル1のタイムスロットには、前記共
通送信パスライン40に送出されたチャンネルl音声8
ビツト符号語が所定の制御を経て、そのまま該共通送信
パスライン40から受信側端局へ送出されることとなる
。次に、前記チャンネルlのタイムスロットが終了しチ
ャンネル2のタイムスロットに移ると前記データ、シフ
ト、イン/リプ−キーレート切替制御信号および3ステ
一トゲート制師信号は同図に)および(へ)に示すよう
に論理レベル″1#となることから該データ、シフト、
イン/リプ−キュレート切替スイッチ71の接点はa側
に閉成されるとともに該3ステートゲート73が開の状
態となる。これによって上述した前記シリアル入力、シ
リアル出力シフトレジスタ72に取り込まれたチャンネ
ル1音声8ビツト符号語はライン74゜3ステートゲー
ト73.ライン76を通じて前記共通送信パスライン4
0に送出されるため、受信側端局には該チャンネル2の
タイムスロットにも前記チャンネル1のタイムスロット
に送出されたと同内容の該チャンネル1音声8ビツト符
号語が送出される。一方、前記シリアル入力、シリアル
出力シフトレジスタ72から送出された前記チャンネル
l音声8ビツト符号語は、この時ライン75、データ、
シフト、イン/ササ−キュレート切替スイッチ71のa
接点閉路を通じて再び該シリアル入力、シリアル出力シ
フトレジスタ72に取り込まれる。ここで、前6己回報
制御部60から制御ライン630,631を通じて加え
られるデータ、シフト、イン/リプ−キュレート切替制
呻信号、3ステ一トゲート制却信号は同図に)、(へ)
に示すようにチャンネル3のタイムスロットに入っても
依然論理レベル″l″に保たれているため、該データ、
シフト、イン/切替−キュレート切替ス・fツf71T
3スf−トゲ−ドア3における接点閉成、ゲート開閉に
は状態変化がない。従って、前記シリアル人力蒐シリア
ル出力シフトレジスタ72にリサーキュレートされた前
記チャンネルl音声8ビツト符号語は再びライン74,
3ステー)1’−173゜ライン76を通じて前記共通
送信パスライン40に送出される。従って、前記受信側
端局へは該チャンネル3のタイムスロットにも前記チャ
ンネル2のタイムスロットに送出されたと同内容のチャ
ンネルl音声8ビツト符号語が送出される。ここで、前
記データ、シフト、イン/ササ−キュレート切替制御信
号および3ステ一トゲート制呻信号は同図(ホ)および
(へ)に示すようにチャンネル2〜24 ノ全f−?ン
ネルのタイムスロットh″−終了するまで論理レベル°
゛1mに保たれるためこの間前記データ、シフト、イン
/リプ−キーレート切替スイッチ71は接点a側に閉成
され前記3ステートゲート73は開放状態に維持される
ことから前記リサーキュレートメモリ70のリプ−キュ
1/−ト動作はチャンネル2〜24の各チャンネルタイ
ムスロットにおいて繰り返し続行される。このため該リ
サーキュレートメモリ70から共通送出パスライン40
へは同図())K示すように前記フレーム同期ビットか
ラチャンネルlのタイムスロット終了時までが高インピ
ーダンス、他のチャンネルのタイムスロットには全て同
内容の前記チャンネル1音声8ビツト符号語が送出され
る構成となる。
Therefore, in the channel 1 time slot, the channel l audio 8 sent to the common transmission path line 40 is
The bit code word undergoes predetermined control and is sent as is from the common transmission path line 40 to the receiving terminal station. Next, when the channel 1 time slot ends and the channel 2 time slot starts, the data, shift, in/rep key rate switching control signal and 3-state gate control signal are ), the logic level is "1#", so the data, shift,
The contact of the in/replicate changeover switch 71 is closed to the a side, and the three-state gate 73 is opened. As a result, the channel 1 audio 8-bit code word taken into the serial input/serial output shift register 72 described above is transferred to the line 74.3 state gate 73. The common transmission path line 4 through line 76
0, the channel 1 audio 8-bit code word with the same content as that sent in the channel 1 time slot is also sent to the receiving terminal station in the channel 2 time slot. On the other hand, the channel I audio 8-bit codeword sent out from the serial input/serial output shift register 72 is then sent to line 75, data,
Shift, input/subcirculate changeover switch 71 a
The serial input and serial output shift registers 72 receive the signals through contact closure. Here, the data, shift, in/replicate switching control signal, and 3-state gate control signal applied from the previous six-time broadcast control unit 60 through the control lines 630 and 631 are shown in the same figure.
As shown in Figure 3, even after entering the time slot of channel 3, the data is still kept at the logic level "l".
Shift, In/Switch - Curate Switch F71T
There is no change in the state of the contact closure or gate opening/closing in the 3rd step f-thorn door 3. Accordingly, the channel l audio 8-bit codeword recirculated to the serial output shift register 72 is recirculated to line 74,
3) is sent to the common transmission path line 40 through the 1'-173° line 76. Therefore, the channel I audio 8-bit code word having the same content as that sent to the channel 2 time slot is also sent to the receiving terminal station in the channel 3 time slot. Here, the data, shift, in/subcirculate switching control signals and 3-state gate control signals are applied to channels 2 to 24 of all f-? channel time slot h″ - logic level ° until end
During this time, the data, shift, in/rep key rate changeover switch 71 is closed to the contact a side, and the 3-state gate 73 is kept open, so that the recirculating memory 70 The repeat 1/- repeat operation continues repeatedly in each channel time slot of channels 2-24. Therefore, from the recirculating memory 70 to the common transmission path line 40,
As shown in the same figure ()), the impedance is high from the frame synchronization bit to the end of the time slot of channel L, and the channel 1 audio 8-bit code word with the same content is in all the time slots of other channels. This is the configuration that will be sent.

従って、この時の該装置の送信フレーム構成は同図(7
)に示すようなものとなりチャンネルlと同内容の音声
8ビット符号語を他の全チャンネルに同時に送出するこ
とかできる。尚、以上の説明ではチャンネルlの音声信
号S+’!’他の全チャンネルに回報−J”る場合につ
いてのみ述べたが、任意チャンネルの符号語をストロー
ブ信号により選択しこれ?前記リサーキュレートメモリ
70により繰り返し共通送信パスライン40に送出すれ
ば任、はチーヤンネルの音声信号Vこついて回報可能で
あることは言うよでもない。ところで本発明装置を構成
する回報制f+llJ部60は送信ストローブ信号、デ
ータ、シフト、イン/リプ−キュレート切替flilJ
岬信号、3ステートゲート制御、(l信号等を発生する
ものであるが、これらの各信号は従来装置の送信制御部
においては付随的に得られる信号であるから該同報I1
114部な特別な構成にする必要はない。また^σ記リ
す−キュレートメモリ70も切替スイッチ、シフトレジ
スタ、3ステートゲート等によって間単に構成できるこ
とから該装置侮成にあたりさほどの回路規模増大とはな
らない。また上側では主として音声信号の8ビット符号
語罠ついてのみ説明しγこが、ビットステイーリングに
よる信号伝送等についても同報可能であることは勿論で
ある。
Therefore, the transmission frame structure of the device at this time is shown in the figure (7).
), and the audio 8-bit code word having the same content as channel l can be simultaneously transmitted to all other channels. Incidentally, in the above explanation, the audio signal S+'! of channel l is used. We have only described the case of 'recirculating to all other channels,' but if the code word of any channel is selected by the strobe signal and this is sent repeatedly to the common transmission path line 40 by the recirculating memory 70, all is well. Needless to say, it is possible to transmit the audio signal V of the channel channel.By the way, the distribution system f+llJ section 60 constituting the device of the present invention is capable of transmitting the transmission strobe signal, data, shift, and in/rep-curate switching flilJ.
It generates the cape signal, 3-state gate control, (l signal, etc.), but since these signals are obtained incidentally in the transmission control section of the conventional device, the broadcast I1
There is no need for a special configuration of 114 copies. In addition, since the curate memory 70 described in σ can be easily constructed using a changeover switch, a shift register, a 3-state gate, etc., the circuit size does not increase significantly when constructing the device. Further, in the upper part, only the trapping of the 8-bit code word of the audio signal will be explained, but it goes without saying that signal transmission by bit-staying can also be broadcast simultaneously.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明のディシイタル回報−局装置
によれば、谷チャンネルの符号/復号用工0の符号化出
力が送出される共通送信パスラインに合チャンネルのタ
イムスロットト同長ビットのりサーキーレートメモリ乞
接続し、ストローブ信号によって選択された特定チャン
ネルの前記符−号化出力を該リサーキーレートメモリに
より取り込み繰り返し別記共通送信パスラインに送出す
るようにしたため、回路規模、消費−力が小さく伝送品
質の良好なディシイタル回報が可能になるという優」し
た効果が得られる。
As explained above, according to the digital broadcast station apparatus of the present invention, the encoded output of the encoding/decoding process 0 of the valley channel is transmitted to the common transmission path line, and the time slot of the channel is connected to the same length bits. The encoded output of the specific channel selected by the strobe signal is captured by the recirculator rate memory and repeatedly sent to the separate common transmission path line, so the circuit size and power consumption are small. An excellent effect is obtained in that digital transmission with good transmission quality becomes possible.

【図面の簡単な説明】[Brief explanation of drawings]

J 1図は従来の端局装置の一例を示す概略構成ブロッ
ク図、第2図は第1図に示した装置の送信制御の動作の
一例を示すタイムチャート、第3図は本発明の一実施例
を示すディシイクル回報端局装置の概略構成ブロック図
、第4図は第3図に示したディシイタル同報端局装置の
送信制御の動作の一例を示すタイムチャートである。 1〜24・・・符号/復号用XC140・・・共通送信
パスライン、50・・・送信制御部、60・・・回報制
御部、70・・・リサーキュレートメモリ、71・・・
データーシフト・イン/リプ−キュレート切替スイッチ
、72・・・8ビツトシリアル人カシリアル出力シフト
レジスタ、73・・・3ステートゲート 代理人弁理士 則近憲佑(ほか1名) 第1図 第2@ (ホ)ヱ駈μ生り2乙−一一一−−1F「」−第3図
J Figure 1 is a schematic configuration block diagram showing an example of a conventional terminal equipment, Figure 2 is a time chart showing an example of transmission control operation of the equipment shown in Figure 1, and Figure 3 is an example of an implementation of the present invention. FIG. 4 is a block diagram schematically showing the configuration of an example of the digital broadcast terminal equipment, and FIG. 4 is a time chart showing an example of the transmission control operation of the digital broadcast terminal equipment shown in FIG. 1 to 24... Encoding/decoding XC140... Common transmission path line, 50... Transmission control unit, 60... Recirculation control unit, 70... Recirculating memory, 71...
Data shift-in/replicate switch, 72...8-bit serial output shift register, 73...3 state gate Patent attorney Kensuke Norichika (and one other person) Figure 1 Figure 2 @ (e) Eguma μ life 2 Otsu-111--1F ""-Figure 3

Claims (1)

【特許請求の範囲】[Claims] 複数チャンネルの音声信号1チヤンネル毎に割当てられ
た各チャンネル音声信号符号/復号用集積回路と、該各
チャンネル音声信号符号/復号用集積回路の所定ビット
長の符号化出力が送出される共通送信パスライン1に接
続される前記符号化出力と同ビット長のリサーキュレー
トメモリと、ストローブ信号を送出することにより前記
各チャンネル音声信号符号/復号用集積回路を選択的に
駆動するとともに該駆動により前記共通送信パスライン
に送出された特定チャンネル音声信号の符号化出力を該
共通送信パスラインからとりこみ再度該パスラインに送
出しこれを繰り返すべく前記リサーキュレートメモリの
動作を制御する同報制御部とを少なくとも具えたことを
%徴とするディシイタル同報端p装置。
An integrated circuit for audio signal encoding/decoding of each channel assigned to each channel of audio signals of multiple channels, and a common transmission path through which the encoded output of a predetermined bit length of the integrated circuit for audio signal encoding/decoding of each channel is transmitted. A recirculating memory having the same bit length as the encoded output connected to line 1 and selectively driving the integrated circuit for encoding/decoding each channel by sending out a strobe signal, and the driving also causes the common at least a broadcast control unit that controls the operation of the recirculating memory in order to capture the encoded output of the specific channel audio signal sent to the transmission path line from the common transmission path line and send it again to the path line and repeat this process; A digital broadcast end p device with a % symbol.
JP10931683A 1983-06-20 1983-06-20 Digital multiple address terminal station device Pending JPS603246A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10931683A JPS603246A (en) 1983-06-20 1983-06-20 Digital multiple address terminal station device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10931683A JPS603246A (en) 1983-06-20 1983-06-20 Digital multiple address terminal station device

Publications (1)

Publication Number Publication Date
JPS603246A true JPS603246A (en) 1985-01-09

Family

ID=14507120

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10931683A Pending JPS603246A (en) 1983-06-20 1983-06-20 Digital multiple address terminal station device

Country Status (1)

Country Link
JP (1) JPS603246A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5174259A (en) * 1989-07-20 1992-12-29 Nissan Motor Company, Ltd. No. 2 Fuel injection control system for turbocharged diesel engine

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5174259A (en) * 1989-07-20 1992-12-29 Nissan Motor Company, Ltd. No. 2 Fuel injection control system for turbocharged diesel engine

Similar Documents

Publication Publication Date Title
US4996695A (en) Arrangement for accessing and testing telecommunication circuits
JPS62193383A (en) Moving image signal transmitting system
US5559890A (en) Crypto equipment
JPH0135426B2 (en)
JPH0821863B2 (en) Data processing method
JPS603246A (en) Digital multiple address terminal station device
JP3064435B2 (en) Apparatus for doubling or halving a series of bit stream frequencies
US3939307A (en) Arrangement for utilizing all pulses in a narrow band channel of a time-division multiplex, pulse code modulation system
JPS5930366A (en) Device for encoding picture
KR100282552B1 (en) Audio mixing device
JP2641916B2 (en) Control unit for voice band compression
JP2999020B2 (en) Grouping processing method in audio mixing section
KR0138596B1 (en) Apparatus for matching broadcasting line in a exchanger
SU149623A1 (en) The interface of the digital computer with the telegraph line
JP2576526B2 (en) I / O signal monitoring circuit
KR900004477B1 (en) Switching circuit with t-switches
JPS5515598A (en) Decoding method and decoder for multi-bit digital signal
JPH05236392A (en) Digital audio switching device
RU2092904C1 (en) Device for information receiving and processing
GB2106348A (en) Video signal coding
JPH04342326A (en) Latch circuit device
JP2599038B2 (en) Control code detection circuit for audio signal
KR880002134B1 (en) Adpcm codec circuit using dsp
JPH0152955B2 (en)
JPS6225008Y2 (en)