JPS603223A - 自動選局装置 - Google Patents

自動選局装置

Info

Publication number
JPS603223A
JPS603223A JP11126883A JP11126883A JPS603223A JP S603223 A JPS603223 A JP S603223A JP 11126883 A JP11126883 A JP 11126883A JP 11126883 A JP11126883 A JP 11126883A JP S603223 A JPS603223 A JP S603223A
Authority
JP
Japan
Prior art keywords
circuit
tuning
detuning
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11126883A
Other languages
English (en)
Inventor
Hiroshi Tsukano
塚野 洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP11126883A priority Critical patent/JPS603223A/ja
Publication of JPS603223A publication Critical patent/JPS603223A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0091Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with means for scanning over a band of frequencies

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はラジオ受信機等における自動選局装置に関する
ものである。
従来例の構成とその問題点 従来の自動選局装置は第1図に示す構成をとっている。
すなわち、制御装置8により受信周波数を掃引し、受信
信号のレベル判定回路5の出力と検波回路4の8字特性
出力により離調判別回路6の出力をアンド回路7に入力
し、その出力を同調。
非同調の信号とし、同調の場合制御装置8は周波数掃引
を停止する。検波出力4の出力の8字特性は第2図(、
)のようになり、しきい値上■1以下の場合、離調判定
回路5は第2図(b)のようにしきい値Vs以上で出力
が出る。第2図において’l)z 1+’l) 12 
はチューナ入力レベルで、入力レベルが大きい程帯域は
広くなる。上記2つの判定回路出力はアンド回路7に入
力され、信号レベルがVs以上あれば同調点fOより士
△f1 以内で同調と判定される。しかるに、受信周波
数掃引は△f毎に行われるので△fく△f1fxらば、
チューナ入力レベルが大きい場合fO±へfで同調と見
なされ、同調点foとfOより1チヤンネル下側のfo
 −△fと1チャンネル」二1則のfO+へf と3つ
の周波数で同調と見なされ、自動選局すると、fo+△
fまたはfO−△fで掃引停止する。
上記問題を解決するため、従来は△f〉へ11となるよ
う検波回路4の利得を上げ8字特性の傾斜を大きくして
因る。しかし、△f1を小さくした場合、中間周波増r
lJ回路3や検波回路4の温度ドリフトにより同調点f
oよりずれると、アンド回路7の出力は掃引停止信号と
して制御装置8に入力する他、ミューティング信号等に
も使用するため、放送受信中温度変化によってミューテ
ィングがかってし丑つと云う不都合か生じる。
発明の目的 本発明は、上記のような不都合を除去した自動選局装置
面を提供するものであり、本発明によれば放送周波数間
隔△fが小さくなっても上記のような不都合がなく、安
定な受信ができる。
発明の構成 本発明は、同調周波数を自動掃引し、周波数掃引中を示
す信号を発生する制御装置と、受信信号レベルを判定す
る回路と、異ったしきい値を持つ2つのdg判別回路と
、検波回路の出力を2つの離調判別回路のどちらか一方
に入力することを選択するスイッチ回路と、レベル判定
回路と離調判別回路の出力を入力とするアンド回路を備
えた自動選局装置であり、掃引時制御装置よりの信号で
、離調判別回路のしきい値の低い回路を選択し、自動選
局の同調帯域を狭くし、正確な自動選局4\できるもの
である。
更に本発明は、同調周波数を自動掃引し、周波数掃引中
を示す信号を発生する制御装置と、受信レベルを判定す
る回路と、離調判別回路と、制御信号によって利得を可
変できる検波回路と、レベル判定回路と離調判別回路の
出力を入力とするアンド回路を備えた自動選局装置であ
り、掃引時制御装置よりの信号で検波回路の利得を上げ
ることにより、等価的に離調判別回路のしきい値を小さ
実施り11の説明 第3図は、本発明の第1の実施例を示すものでアル。第
3図において、1はアンテナ、2はチューナ、3は中間
周波増rlJ回路、4は検波回路、5はレベル判定回路
、7はアンド回路、8は制御装置で、これらは従来例の
構成と同じである。9はスイッチ回路、また61は離調
判別回路で、1oaと10bの異ったしきい値の2つの
離調判別回路で構成されている。
以上のように構成された1本実施例の動作について説明
する。まず、同調周波数を掃引して自動選局中であると
すると、市旧師装置8からの掃引中を示す信号によって
、スイッチ回路9は離調判別回路(a)10d側に切替
っているとする。離調判別回路(a) 10 aのしき
い値は離調判別回路(b)1obのそれより小さく、同
調帯域は狭くなっている。掃引周波数は、1チヤンネル
へf毎に増加あるいは減少し、同調周波数fOで、レベ
ル判定回路6のしきい値Vsより大きくかつ、離調判別
回路10aのしきい値より小さければ同調したと判定し
、アンド回路7の出力で制御装置8に掃引停止の信号を
送り、掃引が停止する。制御装置8からスイッチ回路9
への制御信号も切れるので、スイッチ回路9は離調判別
回路(b) 1o b側に切替り、同調帯域は広くなっ
ている。
第4図は本発明の第2の実施例を示すものである。第4
図において、1〜8は第3図と同一機能を有する部分で
ある。また、41は検波回路で、制御装置よりの信号に
よって利得が大きくなるものである。
以上の構成による実施例の動作について説明する。同調
周波数を掃引して自動選局中であるとすると、周波数掃
引中を示す信号が制御装置8より検波回路4°に入力さ
れているので、検波回路41の利得は大きくなり、その
出力である8字特性の傾斜は周波数掃引時より大きく、
離調判別回路6のしきい値は変化しなくても等価的に周
波数掃引中ばしきい値が小さくなったことになり、同調
帯域か狭くなる。したがって本実施例も第1の実施例と
同じ効果が得られるうえに、検波回路の利得可変方法と
して、検波回路の利得に影響する醒流源をi丁亥すると
IC化にも適している。
発明の効果 以上詳細に説明したように、本発明によれば周波数を掃
引して自動選局する時は同調帯域を狭くして正確な同調
ができ、同調後は同調帯域を広くして回路のドリフトの
影響を少くすることができるため、その実用上の価値は
大なるものがある。
【図面の簡単な説明】
第1図は従来の自動選局装置のブロック図、第2図(、
)は第1図の自動選局装置におけるS字特性図、第2図
(b)は同レベル出力特性図、第3図は本発明の第1の
実施例を示すブロック図、第4図は本発明の第2の実施
例を示すブロック図である。 4.4′・・・・・・検波回路、5・・・・・・レベル
判定回路、6.6°・・・・・・離調判別回路、7・・
・・・・アンド回路、8・・・・・・割面回路。

Claims (2)

    【特許請求の範囲】
  1. (1)シきい値の異なる第1.第2の離調判別回路と、
    制御信号により前記第1.第2の離調判別回路のどちら
    か一方を選択するスイッチ回路と、受信信号のレベル判
    定回路と、このレベル判定回路の出力と+Jff記第1
    .第2の離調判別回路の出力を入力とするアンド回路と
    、このアンド回路の出力を掃引停止信号として同調周波
    数を自動掃引する割呻装置直を具11iif L、掃引
    時と掃引停止時とで同調帯域を可変することを特徴、と
    する自動選局装置。
  2. (2)離調判別回路と、受信レベルを判定するレベル判
    定回路と、制御卸信号によって利得を可変できる検波回
    路と、前記離調判別回路と前記レベル判定回路の出力を
    人力とするアンド回路と、このアンド回路の出力を掃引
    停止信号として同調周波数を自動掃引する制御回路を具
    備し、掃引時と掃引停止時とで同調帯域を可変すること
    を特徴とする自動選局装置。
JP11126883A 1983-06-20 1983-06-20 自動選局装置 Pending JPS603223A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11126883A JPS603223A (ja) 1983-06-20 1983-06-20 自動選局装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11126883A JPS603223A (ja) 1983-06-20 1983-06-20 自動選局装置

Publications (1)

Publication Number Publication Date
JPS603223A true JPS603223A (ja) 1985-01-09

Family

ID=14556896

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11126883A Pending JPS603223A (ja) 1983-06-20 1983-06-20 自動選局装置

Country Status (1)

Country Link
JP (1) JPS603223A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01164113A (ja) * 1987-12-19 1989-06-28 Fujitsu General Ltd 自動同調回路
KR20170110433A (ko) * 2016-03-23 2017-10-11 대동공업주식회사 내연기관용 고지대 성능 시험 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01164113A (ja) * 1987-12-19 1989-06-28 Fujitsu General Ltd 自動同調回路
KR20170110433A (ko) * 2016-03-23 2017-10-11 대동공업주식회사 내연기관용 고지대 성능 시험 장치

Similar Documents

Publication Publication Date Title
US4355414A (en) Automatic gain control system
US4685150A (en) Tuning of a resonant circuit in a communications receiver
JP2574252B2 (ja) 掃引受信機の受信感度制御方式
US4245348A (en) Center frequency tuning system for radio-frequency signal receiver
JP2625759B2 (ja) オートチューニング装置
EP0378231A2 (en) Frequency synthesizer
JP2001285033A (ja) シンセサイザ受信機
JPS603223A (ja) 自動選局装置
JPS6331124B2 (ja)
JP3070987B2 (ja) 自動選局回路
JPH06104788A (ja) スーパーヘテロダイン方式の受信機
JPH06334490A (ja) 受信装置
JPH0473885B2 (ja)
JPH03297227A (ja) 無線受信装置
JP2540819B2 (ja) 受信機
JPS5871736A (ja) 受信機
JPH03158016A (ja) Amラジオ受信機
JPS624012B2 (ja)
JPS6174412A (ja) テレビジヨンチユ−ナ
JP2512528B2 (ja) シンセサイザチュ―ナを有する受信機
JPH05276062A (ja) Fm受信機
JPS6242530B2 (ja)
JPS6162236A (ja) Fm受信機のミユ−テイング回路
JPH0318369B2 (ja)
JPH0374058B2 (ja)