JPS6022587B2 - Self-excited transistor chopper type regulator - Google Patents

Self-excited transistor chopper type regulator

Info

Publication number
JPS6022587B2
JPS6022587B2 JP1274477A JP1274477A JPS6022587B2 JP S6022587 B2 JPS6022587 B2 JP S6022587B2 JP 1274477 A JP1274477 A JP 1274477A JP 1274477 A JP1274477 A JP 1274477A JP S6022587 B2 JPS6022587 B2 JP S6022587B2
Authority
JP
Japan
Prior art keywords
transistor
voltage
switching transistor
time
self
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1274477A
Other languages
Japanese (ja)
Other versions
JPS5398027A (en
Inventor
信夫 鈴木
祐之 内田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP1274477A priority Critical patent/JPS6022587B2/en
Publication of JPS5398027A publication Critical patent/JPS5398027A/en
Publication of JPS6022587B2 publication Critical patent/JPS6022587B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

【発明の詳細な説明】 本発明は自励式トランジスタ・チョッパ形レギュレー外
こ関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a self-excited transistor chopper regulator.

周知ようにスイッチング素子としてトランジスタを用い
たチョツパ形レギュレータは、主スイッチング・トラン
ジスタのオン・オフ比により、入力電圧の変動及び負荷
の変動に対して出力電圧を一定に保ち、負荷に安定な電
圧を供給するものである。
As is well known, chopper type regulators that use transistors as switching elements maintain the output voltage constant despite input voltage fluctuations and load fluctuations, and provide a stable voltage to the load, depending on the on/off ratio of the main switching transistor. supply.

従来の一般的なトランジスタ・チョッパ形レギュレータ
においては、主スイッチング‘トランジスタのベース駆
動が、駆動回路の構成の容易ごという点から単極性駆動
パルスで行なわれている。従って、主スイッチング・ト
ランジスタのターン・オフ時にベース・ェミッタ間に逆
バイアスを印加することができないために、キャリア蓄
積効果により、キャリア蓄積時間、下降時間が長くなり
、主スイッチング・トランジスタのスイッチング損失が
大きくなるという次点があった。また、主スイッチング
・トランジスタをェミッタ・フオロァで使用する場合は
、駆動電圧をゼロから電源電圧まで変化させる必要があ
り、回路の損失を減少させるために制御駆動パルス電流
を小さくする場合は、主スイッチング・トランジスタに
ダーリントン接続をする等の対策を施す必要があった。
本発明は従来のトランジスタ・チョツパ形レギュレータ
における上記のような欠点を除去すために、出力のエネ
ルギー蓄積用リアクトルに別巻線を設けて電圧信号を検
出し、この電圧信号をトリガ信号として、出力のパルス
幅が外部制御により可変できる2犠牲パルス発生器を動
作させ、その2極性パルス発生器の出力を、トランスを
介して主スイッチング・トランジスタのベース騒動回路
に接続すことにより、主スイッチング・トランジスタの
キャリア蓄積時間、下降時間を短縮すことができ、また
スイッチング・トランジスタのダーリントン接続を不要
とすることができる、目励式のトランジスタ・チョッパ
形レギュレータを提供するものである。
In conventional general transistor chopper type regulators, the base of the main switching transistor is driven by a unipolar drive pulse for ease of configuration of the drive circuit. Therefore, since it is not possible to apply a reverse bias between the base and emitter when the main switching transistor is turned off, the carrier accumulation time and fall time become longer due to the carrier accumulation effect, and the switching loss of the main switching transistor increases. The runner-up was getting bigger. Also, when using the main switching transistor with an emitter follower, the drive voltage must be varied from zero to the supply voltage, and when the control drive pulse current is reduced to reduce circuit losses, the main switching transistor - It was necessary to take measures such as making a Darlington connection to the transistor.
In order to eliminate the above-mentioned drawbacks of the conventional transistor chopper type regulator, the present invention detects a voltage signal by providing a separate winding in the output energy storage reactor, and uses this voltage signal as a trigger signal to control the output. By operating two sacrificial pulse generators whose pulse widths can be externally controlled and connecting the output of the bipolar pulse generator to the base disturbance circuit of the main switching transistor through a transformer, The present invention provides an optically excited transistor chopper regulator that can shorten carrier accumulation time and fall time, and eliminates the need for Darlington connection of switching transistors.

以下本発明について図面を用いて詳述する。The present invention will be explained in detail below using the drawings.

第1図は本発明による自励式トランジスタ。チョッパ形
レギュレータの原理を示す図、第2図は策】図における
各部の動作波形を示す図である。第1図において281
Gま主スイッチング・トランジスタ「 41亀まフライ
バック。ダイオード、11は2次側に別巻線を設けたエ
ネルギー蓄積用リアクトル、5川ま平滑用コンデンサ、
61はトランス、18川ま出力パルス幅を外部制御によ
り可変できる2極性パルス発生器である。ここでへ 2
極性パルス発生器100はトリガ信号により正負の出力
パルスを発生できるものとする。第1‘こおいて、まず
主スイッチング・トランジスタ201がオンになると仮
定すると、出力に接続した負荷011こは、エネルギー
蓄積用リアクトル11を介して入力電源Eiから電流が
流れる。この時、出力電圧をE。すると、エネルギー蓄
積用リアクトル11に誘起される電圧eは図に示す通性
でほぼe=Ei−E。である。従って、この電圧をエネ
ルギー蓄積用リアクトル亀1の2次側に設けた巻線から
微少電圧信号として検出し、次段に接続する2極性パル
ス発生器のトリガ信号とすることができる。トリガ信号
により発生する2極性パルス発生器の出力は、始めのT
,時間は正、続いてL時間は負のパルスとする。ここで
、正のパルスは主スイッチング。トランジスタ201を
順バイアスする極性のものとする。主スイッチング・ト
ランジスタ201はトランス61を介して2極性パルス
発生器の出力により駆動されるために、T,時間の範囲
では順バイアスされてオン状態を持続し「T2時間の範
囲では逆バイアスされてオフ状態になる。T2時間の範
囲ではエネルギー蓄積用リアクトル11に逆起電圧が発
生し、その電圧e′は図と逆の極性でほぼe′=E。で
あり、負荷01にはフライドバック・ダイオード41を
介して、エネルギー蓄積用リアクトル11が電源となり
電流が流れる。次に、L時間が終了して2極性パルス発
生器の出力はゼロになるが、この時にトランス61には
励磁電流の減少により逆起電圧が発生し、この逆起電圧
により主スイッチング。トランジスタ201はオン方向
に駆動される。従って、エネルギー蓄積用IJアクトル
1 1には再びに示す極性で電圧が譲超される結果、2
極性パルス発生器100が動作して、その出力パルスに
より主スイッチング・トランジスタ281がT,時間は
オン、L時間はオフ状態になるという最初の状態に戻る
。本回路はこのような正帰還作用より宮励発振を持続す
るものである。ここで、トランジスタ・チョツパ形レギ
ュレータの出力電圧E。は主スイッチング。トランジス
タのオン・オフ比すなわちT,,T2により、ほぼE。
={T,ノ(T,十T2)}E,となることは周知の遮
りである。従って、本回路において2極性パルス発生器
の正あるいは負のパルス幅T、すなわちT,あるいはT
2の範囲を可変することにより、出力電圧E。を任意に
設定でき、しかも安定な電圧として得ることができる。
また、当然のことながらトランス61を通常の使用方法
で使用する場合は、偏滋現象を防止するために2極性パ
ルス発生器亀08の正負の出力パルス「 すなわちT,
とT2の範囲におせる電圧積分値を等しくするような工
夫が必要である。次に本発明の一実施例を第3図に示す
FIG. 1 shows a self-excited transistor according to the present invention. FIG. 2 is a diagram showing the principle of a chopper type regulator, and is a diagram showing operating waveforms of each part in the diagram. 281 in Figure 1
G main switching transistor 41 Kamima flyback diode, 11 is an energy storage reactor with a separate winding on the secondary side, 5 Kama smoothing capacitors,
61 is a transformer and a bipolar pulse generator whose output pulse width can be varied by external control. here 2
It is assumed that the polar pulse generator 100 can generate positive and negative output pulses in response to a trigger signal. In the first case, assuming that the main switching transistor 201 is first turned on, current flows from the input power source Ei to the load 011 connected to the output via the energy storage reactor 11. At this time, the output voltage is E. Then, the voltage e induced in the energy storage reactor 11 is approximately e=Ei-E as shown in the figure. It is. Therefore, this voltage can be detected as a minute voltage signal from the winding provided on the secondary side of the energy storage reactor turtle 1, and can be used as a trigger signal for a bipolar pulse generator connected to the next stage. The output of the bipolar pulse generator generated by the trigger signal is
, time is positive, then L time is a negative pulse. Here, the positive pulse is the main switching. The transistor 201 has a forward bias polarity. Since the main switching transistor 201 is driven by the output of the bipolar pulse generator via the transformer 61, it is forward biased and remains on in the time range T, and is reverse biased in the time range T2. It becomes an OFF state. In the range of time T2, a back electromotive force is generated in the energy storage reactor 11, and the voltage e' has the opposite polarity to that in the figure and is approximately e' = E. The energy storage reactor 11 becomes a power source and a current flows through the diode 41.Next, when the L time ends, the output of the bipolar pulse generator becomes zero, but at this time, the transformer 61 has a decrease in the excitation current. A back electromotive force is generated, and this back electromotive voltage drives the main switching transistor 201 in the on direction.Therefore, as a result of the energy storage IJ actor 11 receiving a voltage with the polarity shown again, 2
The polarity pulse generator 100 operates and its output pulse causes the main switching transistor 281 to return to its initial state of being on for time T and off for time L. This circuit maintains the oscillation due to positive feedback. Here, the output voltage E of the transistor chopper type regulator. is the main switching. It is approximately E due to the on/off ratio of the transistor, that is, T,,T2.
={T, ノ(T, 10T2)}E, is a well-known interruption. Therefore, in this circuit, the positive or negative pulse width T of the bipolar pulse generator, that is, T or T
By varying the range of 2, the output voltage E. can be set arbitrarily and can be obtained as a stable voltage.
Of course, when the transformer 61 is used in a normal manner, the positive and negative output pulses of the bipolar pulse generator turtle 08 (i.e., T,
It is necessary to devise measures to equalize the voltage integral values in the ranges of and T2. Next, an embodiment of the present invention is shown in FIG.

第3図において、101は角形磁気飽和特性を有する可
飽和トランスであり、その使用磁心の正及び負側で飽和
する電圧積分値が等しいこを利用して前記本発明の原理
図に示した所の2極性パルス発生器と、主スイッチング
。トランジスタのベース駆動用トランスの機能をもたせ
たものである。Ecは制御用直流電源であり、出力電圧
E。を検出部Q2で検出し、誤差増幅器03で基準部0
4と比較し、誤差増幅された信号により電圧値を制御で
きるものである。31,32,33,34は抵抗、20
2,203はスイッチング・トランジスタでありその他
の記号は第1図と同じなのでその説明は省略する。
In FIG. 3, reference numeral 101 is a saturable transformer having square magnetic saturation characteristics, and by utilizing the fact that the integral value of the voltage saturated on the positive and negative sides of the magnetic core used is equal, bipolar pulse generator and main switching. It has the function of a transformer for driving the base of a transistor. Ec is a control DC power supply and has an output voltage E. is detected by the detection part Q2, and the reference part 0 is detected by the error amplifier 03.
4, the voltage value can be controlled by the error amplified signal. 31, 32, 33, 34 are resistances, 20
2 and 203 are switching transistors, and other symbols are the same as in FIG. 1, so their explanation will be omitted.

第4図は第3図における各部の動作波形を示す図である
。本実施例の回路は起動用抵抗34を介してスイッチン
グ・トランジスタ202がオンすることにより起動する
FIG. 4 is a diagram showing operating waveforms of each part in FIG. 3. The circuit of this embodiment is started by turning on the switching transistor 202 via the starting resistor 34.

スイッチング・トランジスタ202がオンになると可飽
和トランス10・1の巻線Ns,には入力電源電圧Ei
が印加される。この時、可飽和トランス101の各線N
s,,Ns3,Ns4に誘起される電圧が、図に示した
極性になるようにすると、主スイッチング・トランジス
タ201は抵抗31を介して順バイアスされるためにオ
ン状態に、スイッチング・トランジスタ203は逆バイ
アスされるためにオフ状態になる。主スイッチング・ト
ランジスタ201がオンになると、前述のようにエネル
ギー蓄積用リアクトル11には図に示した極性でe=E
i−E。なる電圧が誘起されるため、エネルギー蓄積用
リアクトル11の2次側に設けた巻線から、高抵抗32
を介してベース駆動回路を接続したスイッチング・トラ
ンジスタ202はオン方向に駆動される。従って、正帰
還作用によりスイッチング。トランジスタ201とスイ
ッチング・トランジスタ202は一層オン状態になる。
このようして、主スイッチング・トランジスタ201が
オン状態を持続する時間、すなわち可飽和トランス10
1の巻線N33に誘起される電圧が主スイッチング・ト
ランジスタ201を順バイアスする時間m,とすれば「
T,はT,=21Ns.・B・S/Biで与えられる
。ここで、可飽和トランス101の使用磁心の飽和磁束
密度をB、断面積をSとする。可飽和トランス101が
T.時間後に飽和すると巻線Ns3への誘起電圧が消滅
するために主スイッチング・トランジスタ201Gまオ
フ状態になる。
When the switching transistor 202 is turned on, the input power supply voltage Ei is applied to the winding Ns of the saturable transformer 10.1.
is applied. At this time, each line N of the saturable transformer 101
When the voltages induced in s,, Ns3, and Ns4 are made to have the polarities shown in the figure, the main switching transistor 201 is forward biased through the resistor 31 and is therefore turned on, and the switching transistor 203 is turned on. It turns off because it is reverse biased. When the main switching transistor 201 is turned on, the energy storage reactor 11 has the polarity shown in the figure, e=E, as described above.
i-E. As a result, a high resistance 32 is induced from the winding provided on the secondary side of the energy storage reactor 11.
The switching transistor 202, which is connected to the base drive circuit through the transistor 202, is driven in the on direction. Therefore, switching occurs due to positive feedback action. Transistor 201 and switching transistor 202 are further turned on.
In this way, the time that the main switching transistor 201 remains on, that is, the saturable transformer 10
If the time m during which the voltage induced in the winding N33 of No. 1 forward biases the main switching transistor 201 is expressed as "
T, is T,=21Ns.・Given as B・S/Bi. Here, it is assumed that the saturation magnetic flux density of the magnetic core used in the saturable transformer 101 is B, and the cross-sectional area is S. The saturable transformer 101 is T. When it is saturated after a certain period of time, the induced voltage in the winding Ns3 disappears, so that the main switching transistor 201G is turned off.

この時、エネルギー蓄積用IJアクトル11に発生する
逆起電圧によりスイッチング・トランジスタ202は逆
バイアスされるのでオフ状態になる。このため、可飽和
トランス亀81では、巻線Ns,への励磁電流が減少し
、巻線N33,Ns4に逆起電圧が発生し始める。巻線
Ns4に生じた逆起電圧は抵抗33を介してスイッチン
グ3トランジスタ203をオン方向に駆動する。従って
、可飽和トランス101の巻線Ns2は制御電圧Ecが
印加され始め、また、この印加電圧が可飽和トランス1
01の巻線Ns4に正帰還電圧を誘起する結果、スイッ
チング。トランジスタ203はオン状態を持続し、この
間スイッチング・トランジスタ201は逆バイアスされ
てオフ状態になっている。この作用は瞬時にして行なわ
れるため、主スイッチング・トランジスタはオフになる
と同時に逆バイアスされることになり、キャリア蓄積時
間t下降時間は短かし、にものとなる。スイッチング・
トランジスタ203がオン状態を持続している間、主ス
イッチング・トランジスタ201は逆バイアスされてオ
フ状態を持続する。
At this time, the switching transistor 202 is reverse biased due to the back electromotive force generated in the energy storage IJ actor 11, so that the switching transistor 202 is turned off. Therefore, in the saturable transformer turtle 81, the excitation current to the winding Ns decreases, and a back electromotive voltage begins to occur in the windings N33 and Ns4. The back electromotive voltage generated in the winding Ns4 drives the switching 3 transistor 203 in the on direction via the resistor 33. Therefore, the control voltage Ec begins to be applied to the winding Ns2 of the saturable transformer 101, and this applied voltage
Switching as a result of inducing a positive feedback voltage in the winding Ns4 of 01. Transistor 203 remains on, while switching transistor 201 is reverse biased and off. Since this action takes place instantaneously, the main switching transistor is reverse biased at the same time as it is turned off, and the carrier accumulation time t fall time becomes short and long. Switching
While transistor 203 remains on, main switching transistor 201 is reverse biased and remains off.

この時、可飽和トランス101は巻線Ns2に印加され
る制御電圧Ecで励磁されるが、T2時間後、可飽和ト
ランス101はスイッチング・トランジスタ202がオ
ンすることにより飽和したのと逆の方向で飽和し、正帰
還電圧が消滅してスイッチング・トランジスタ203は
オフ状態となる。スイッチング・トランジスタ203が
オフになって励磁電流が減少することにより可飽和トラ
ンス101の巻線に発生する逆起電圧は、再び主スイッ
チング・トランジスタ201をオン方向に駆動する。従
って、エネルギー蓄積用リアクトル11に電圧が誘起さ
れ、その電圧によってスイッチング・トランジスタ20
2がオン状態になる、という最初の状態に戻り「 この
ようにしてこの回路は発振を持続する。スイッチング。
トランジスタ203がオン状態、主スイッチング・トラ
ンジスタ20 1がオフ状態の時間tはT2=21Ns
2・B・S/Ecで与えられる。スイッチング・トラン
ジスタ202と203がオンになることによって変化す
る可飽和トランス101の磁束量は等しいので、T,の
範囲の電圧積分値とT2の範囲の電圧積分値は等しい。
At this time, the saturable transformer 101 is excited by the control voltage Ec applied to the winding Ns2, but after time T2, the saturable transformer 101 is saturated in the opposite direction as the switching transistor 202 is turned on. It is saturated, the positive feedback voltage disappears, and the switching transistor 203 is turned off. When the switching transistor 203 is turned off and the excitation current is reduced, a back electromotive voltage generated in the winding of the saturable transformer 101 drives the main switching transistor 201 in the on direction again. Therefore, a voltage is induced in the energy storage reactor 11, and this voltage causes the switching transistor 20
Returning to the initial state where 2 turns on, the circuit continues to oscillate.Switching.
The time t during which the transistor 203 is on and the main switching transistor 201 is off is T2 = 21Ns.
It is given by 2.B.S/Ec. Since the amount of magnetic flux of the saturable transformer 101 that changes when the switching transistors 202 and 203 are turned on is equal, the voltage integral value in the range T and the voltage integral value in the range T2 are equal.

T,の範囲のパルス幅は入力電圧Eiが一定であると仮
定すると一定であり、T2の範囲のパルス幅は制御電圧
Ecにより可変できるので、出力電圧E。がE。={T
,/(T,十T2)}Eiになることから、出力電圧E
。を制御電圧Bcにより制御できる。また、主スイッチ
ング・トランジスタ201のベース駆動電圧は可飽和ト
ランス101の巻線Ns3により決まるため低くするこ
とができ、ダーリントン接続をせずに主スイッチング・
トランジスタをオンさせるだけのベース駆動電流を流し
ても回路の効率低下をきたすことはない。尚、動作原理
から明らかなように、本実施例において、起動後に起動
抵抗を切り離しても自励発振を続け、安定な動作を行な
う。本発明による自励式トランジスタ・チョッパ形レギ
ュレータは次の特徴を有する。
Since the pulse width in the range T is constant assuming that the input voltage Ei is constant, and the pulse width in the range T2 can be varied by the control voltage Ec, the output voltage E. is E. = {T
, /(T, 10T2)}Ei, so the output voltage E
. can be controlled by control voltage Bc. In addition, the base drive voltage of the main switching transistor 201 is determined by the winding Ns3 of the saturable transformer 101, so it can be made low, and the main switching transistor 201 can be driven low without using a Darlington connection.
Even if a base drive current sufficient to turn on the transistor flows, the efficiency of the circuit will not decrease. As is clear from the operating principle, in this embodiment, even if the starting resistor is disconnected after starting, self-oscillation continues and stable operation is achieved. The self-excited transistor chopper regulator according to the present invention has the following features.

{1’ 実励発振式であり、かつ ■ 主スイッチング・トランジスタのベース駆動が2極
性パルスなのでターン・オフ時に逆バイアスを印加する
ことができるために、主スイッチング・トランジスタの
キャリア蓄積時間、下降時間を短縮することができ、主
スイッチング・トランジスタの損失を減少することがで
き、かつ糊 主スイッチング・トランジスタのベース駆
動をトランスを介して行なうのでベース駆動電圧を低く
することができるために、主スイッチング・トランジス
タのダーリントン接続を不要にでき、更に{4) 回路
が比較的簡単で部品数も少はくすることができる。
{1' Actual excitation oscillation type, and ■ Since the base drive of the main switching transistor is a bipolar pulse, reverse bias can be applied at turn-off, which reduces the carrier accumulation time and fall time of the main switching transistor. Since the base drive of the main switching transistor is performed via a transformer, the base drive voltage can be lowered.・Darlington connection of transistors can be eliminated, and {4) The circuit is relatively simple and the number of parts can be reduced.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明による自励式トランジスタ・チョッパ形
レギュレータの基本回路図、第2図は第1図おける各部
の動作波形図「第3図は本発明による自励式トランジス
タ・チョッパ形レギュラー夕の一実施例を示す回路図、
第4図は第3図における各部の動作波形図である。 100…・・・2犠牲パルス発生器、101・・・・・
・可飽和トランス、11・・・・・・エネルギー蓄積用
リアクトル、201,202,203……スイッチング
・トランジスタ、31,32,33,34……抵抗、4
1・・・・・・フライバック・ダイオード、51……コ
ンデンサ、61……トランス、01……負荷、02・・
・・・・検出部、03・…・・誤差増幅部、04・・・
・・・基準部。 第7図 努2図 多3図 第4図
Fig. 1 is a basic circuit diagram of a self-excited transistor chopper type regulator according to the present invention, Fig. 2 is an operating waveform diagram of each part in Fig. 1, and Fig. 3 is a basic circuit diagram of a self-excited transistor chopper type regulator according to the present invention. A circuit diagram showing an example,
FIG. 4 is an operational waveform diagram of each part in FIG. 3. 100...2 sacrificial pulse generator, 101...
・Saturable transformer, 11... Energy storage reactor, 201, 202, 203... Switching transistor, 31, 32, 33, 34... Resistor, 4
1...Flyback diode, 51...Capacitor, 61...Transformer, 01...Load, 02...
...Detection section, 03...Error amplification section, 04...
...Reference section. Figure 7 Tsutomu Figure 2 Figure 3 Figure 4

Claims (1)

【特許請求の範囲】 1 直流電源と、該直流電源の一端にエミツタまたはコ
レクタが接続された主スイツチング・トランジスタと、
該トランジスタのコレクタ(またはエミツタ)にアノー
ド(またはカソード)が接続され前記直流電源の他端に
カソード(またはアノード)が接続されたダイオードと
、負荷と前記トランジスタの導通時にエネルギーを蓄積
し前記トランジスタの非導通時にエネルギーを放出し2
次側に2次側巻線を有するエネルギー蓄積用リアクトル
との直列接続からなり前記ダイオードに並列に接続され
た直列回路と、前記リアクトルのエネルギー蓄積時に2
次側巻線が検出する電圧に応答して予め定めた第1の時
間だけ前記トランジスタを導通状態にさせる第1のパル
スを発生し前記リアクトルのエネルギー放出時に2次側
巻線が検出する電圧に応答して前記トランジスタを予め
定めた第2の時間ばせ非導通状態にさせる前記第1のパ
ルスとは逆極性の第2のパルスを発生する2極性パルス
発生器とから構成したことを特徴とする自励式トランジ
スタ・チヨツパ形レギユレータ。 2 前記2極性パルス発生器は可飽和トランスにより構
成されることを特徴とする特許請求の範囲第1項記載の
自励式トランジスタ・チヨツパ形レギユレータ。
[Claims] 1. A DC power supply, a main switching transistor whose emitter or collector is connected to one end of the DC power supply,
A diode whose anode (or cathode) is connected to the collector (or emitter) of the transistor and whose cathode (or anode) is connected to the other end of the DC power supply; Releases energy when non-conducting2
A series circuit is connected in series with an energy storage reactor having a secondary winding on the next side, and is connected in parallel to the diode.
A first pulse is generated to make the transistor conductive for a predetermined first time in response to the voltage detected by the secondary winding, and the voltage detected by the secondary winding is generated when the reactor releases energy. and a bipolar pulse generator that generates a second pulse of opposite polarity to the first pulse, which causes the transistor to be in a non-conductive state for a predetermined second period of time in response. Self-excited transistor chopper type regulator. 2. The self-excited transistor chopper type regulator according to claim 1, wherein the bipolar pulse generator is constituted by a saturable transformer.
JP1274477A 1977-02-07 1977-02-07 Self-excited transistor chopper type regulator Expired JPS6022587B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1274477A JPS6022587B2 (en) 1977-02-07 1977-02-07 Self-excited transistor chopper type regulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1274477A JPS6022587B2 (en) 1977-02-07 1977-02-07 Self-excited transistor chopper type regulator

Publications (2)

Publication Number Publication Date
JPS5398027A JPS5398027A (en) 1978-08-26
JPS6022587B2 true JPS6022587B2 (en) 1985-06-03

Family

ID=11813921

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1274477A Expired JPS6022587B2 (en) 1977-02-07 1977-02-07 Self-excited transistor chopper type regulator

Country Status (1)

Country Link
JP (1) JPS6022587B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60128489U (en) * 1984-02-02 1985-08-29 富士電気化学株式会社 Step-down chopper circuit

Also Published As

Publication number Publication date
JPS5398027A (en) 1978-08-26

Similar Documents

Publication Publication Date Title
JP4366335B2 (en) Boost converter
US4763235A (en) DC-DC converter
JPH0586145B2 (en)
JPS6022587B2 (en) Self-excited transistor chopper type regulator
JPH0416638Y2 (en)
JP2004194405A (en) Switching power source circuit for outputs of a plurality of systems
JPH01252165A (en) Stepup chopper circuit
JPS642543Y2 (en)
US4602323A (en) Single-ended transformer drive circuit
JP2001275342A (en) Dc-voltage converting circuit
JPS6223544B2 (en)
JPH0416639Y2 (en)
KR900008389B1 (en) S.m.p.s. for high speed switching
JPS6241593Y2 (en)
JP2838819B2 (en) DC power supply with multiple switching power supplies connected in parallel
KR910006308B1 (en) Chopper linear dc power source
JPH031914B2 (en)
JPS6057319B2 (en) Pulse motor drive device
SU718885A1 (en) Pulse power amplifier
JP2605317B2 (en) High voltage circuit
JPS5838800Y2 (en) Pulse width modulation power supply circuit
JPS61240892A (en) Constant-current drive circuit
JP2006109543A (en) Dc-dc converter
JPS61254074A (en) Power source
JPS5870627A (en) Self-oscillating circuit