JPS6019388A - Video signal storage and reproducing device - Google Patents

Video signal storage and reproducing device

Info

Publication number
JPS6019388A
JPS6019388A JP58127082A JP12708283A JPS6019388A JP S6019388 A JPS6019388 A JP S6019388A JP 58127082 A JP58127082 A JP 58127082A JP 12708283 A JP12708283 A JP 12708283A JP S6019388 A JPS6019388 A JP S6019388A
Authority
JP
Japan
Prior art keywords
signal
video signal
switching
circuit
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58127082A
Other languages
Japanese (ja)
Inventor
Yutaka Yoneyama
豊 米山
Shunichi Shichijo
俊一 七條
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Nippon Victor KK
Original Assignee
Victor Company of Japan Ltd
Nippon Victor KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd, Nippon Victor KK filed Critical Victor Company of Japan Ltd
Priority to JP58127082A priority Critical patent/JPS6019388A/en
Publication of JPS6019388A publication Critical patent/JPS6019388A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

PURPOSE:To eliminate the need for a circuit such as a chroma inverter and a 1/2H delay line by reading a signal from a memory with a specific switching pulse in the reproduction of a still picture of the slow motion of a disc on which the video signals of 2-frames at one revolution are recorded. CONSTITUTION:A composite synchronizing signal from a synchronizing separation circuit 5 is fed to a switching pulse generator 25. Further, it is fed to a switching circuit 23 as pulses x1, x2 in matching always with phase of a color subcarrier synchronized with the color burst of the input video signal. The switching circuit 23 receives signals a', q' and extracts the signal a' during H level period of the switching pulses x1, x2 and extracts the signal q' for the L level period through the switching operation. That is, a data not through an RAM during nearly 9H period of the 3H vertical synchronizing signal and the 6H equivalent pulse during the vertical blanking period and a data stored in the RAM and read therefrom in other periods are extracted alternately while being switched. After the signals a', q' are D/A-converted, the unnecessary frequency component is eliminated by a low pass filter 31 and analog interpolation is applied and then the picture is reproduced.

Description

【発明の詳細な説明】 本発明は映像信号記憶再生装置に係り、カラー°リブキ
ャリア信号に同期しかつ垂直同期信号を含む数1−1幅
のスイツヂングパルスを用いてフィールドメモリから読
出された映像信号を切換え出力し、特に、異フレーム間
のカラー1ノブキ17リアの180°の位相差及び異フ
ィールド間の1 、/ 2 +−1の差を考慮しないで
再生し得る映像信号記憶再生装置を提供することを目的
とする。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a video signal storage/reproduction device, in which a video signal is read out from a field memory using a switching pulse having a width of several 1-1, which is synchronized with a color rib carrier signal and includes a vertical synchronization signal. A video signal storage and playback device that switches and outputs video signals and can reproduce them without considering the 180° phase difference between different frames and the 1, / 2 +-1 difference between different fields. The purpose is to provide

一般に、ビデオテープレコーダにおいて静止画再生、ス
ローモーション再生を行なうには磁気j−ブの走行速度
を変化さけるが、このままCはトラッキングの僅かなず
れによって再41画面にノイズバーを生じることがある
。ところが、ノーマル速度で再生される映像信号の1°
フィールド分をすアルタイムで1フイールドメモリに記
憶させ、再生される垂直同期信号を用いて1フイールド
メモリから1フィールド分のデータを常時出力す“るよ
うにすれば、1フィールド分の情報によるフレーム再生
ではあるがノイズバーのない静止画像を1りることがで
きる。
Generally, in order to reproduce still images and slow motion in a video tape recorder, the running speed of the magnetic j-beam is avoided, but if this is done, a slight deviation in tracking may cause noise bars to appear on the 41 screen. However, 1° of the video signal played back at normal speed
If you store one field's worth of data in real time in one field memory and constantly output one field's worth of data from one field memory using the reproduced vertical synchronization signal, a frame with one field's worth of information can be stored. Although it is playback, it is possible to display a still image without noise bars.

ところで、本出願人は先に、11案内tMを形成りるこ
となく映像信号及び1〜ラッキング制御信号が夫々幾伺
学的形状の変化どして記録された電極機能を有するディ
スク、及びぞれを電極を有づる再a−t、+との相対的
摺動走査にJ:り映像信号及びトラッキング制御信号を
静電容量の変化として読取り再J= iる再生装置を提
案した。上記ディスクは、螺旋状の主トラツクに1回転
元4フィール1!記録されCa2す、再生釦を所定個所
で1−ラック方向に繰返しキックさけることで、静止画
再生、スローモーション再生、高速再生等の特殊再生を
行ない得る。
By the way, the present applicant has previously disclosed a disk having an electrode function in which a video signal and a racking control signal are recorded as changes in geometric shapes without forming a guide tM, and We have proposed a playback device that reads the video signal and tracking control signal as changes in capacitance by relative sliding scanning with electrodes a-t and +. The above disc has a spiral main track with 4 feels and 1 rotation per rotation! When the data is recorded, special playback such as still image playback, slow motion playback, and high speed playback can be performed by repeatedly kicking the playback button in the 1-rack direction at a predetermined location.

このよう1.ニブ゛イスクで静止画再生を行なうには、
ある1トラツクを複数回繰返し再生するが、11−ラッ
クの最初のフィールドとぞの最篠のフr−ルドどの切換
時におりる強制的な1〜ラツク移動によって再生画像が
逆戻りするいわゆる揺れを1し、完全な静止画を得にく
い。このJうな場合も、上記ビデオ−フープレコーダの
場合と同様に、1−ノーr−ルドメモリを用いれば完全
な静止画を得ることかでさる。
Like this 1. To play still images on the nib screen,
When one track is repeatedly played back multiple times, the playback image goes backwards due to the forced 1-to-rack movement that occurs when switching between the first field of the 11th rack and the last field. However, it is difficult to obtain a complete still image. In this case, as in the case of the video hoop recorder, if a 1-nord memory is used, a complete still image can be obtained.

ここで、例えばNTSC方式の]ンボジツト映像信号を
直接AD変換してこれをフィールモス七りに記憶させる
場合、垂直同期信号を基+11にして名えると、このま
までは、フr−ルドメ■りから読出された信号には偶数
フィールドと奇数フィールドとで1 / 2 +−4の
差があるので水平同期信号の連続性が失なわれ、一方、
あるル−ムと次の“ル−ムとではカラーリブキャリアに
 180°位11じイ“があるので完全な色再生を行な
い1qずこの点を考慮に入れる必要がある。
For example, if you want to directly AD convert an NTSC video signal and store it in the FeelMos, if you use the vertical synchronization signal as the basis for +11, if you leave it as it is, it will not work as it should. Since there is a difference of 1/2 + -4 in the read signal between the even and odd fields, the continuity of the horizontal synchronization signal is lost, and on the other hand,
Since the color rib carrier has an angle of about 180 degrees from one room to the next, it is necessary to perform complete color reproduction and take this point into consideration.

てこで、従来ぐはこの対策としく、1/2+1テイレー
ラインを用いてメモリからュータを出力づる時に1 /
 2 +−1分の時間遅らUる方法ヤ)、クロンインバ
ータを用いてカラーサブキャリアの位相合わせを行なう
方法がある。然るにこれlうの方法によると、1 / 
2 +−1デイレーラインやクロマインバータ等を必要
とし、回路を簡単に(1つ成し1qない等の欠点があっ
た。
Conventionally, as a countermeasure for this, when outputting a computer from memory using a 1/2+1 Taylor line, 1/2
There is a method in which the phase of the color subcarriers is adjusted using a Chron inverter. However, according to this method, 1 /
It required a 2+-1 delay line, a chroma inverter, etc., and had the drawback that the circuit was simple (one circuit required only one q).

本発明は1記欠点を除去し1cものであり、以下、図面
と共にその一実施例について説明覆る。
The present invention eliminates the first drawback, and an embodiment thereof will be described below with reference to the drawings.

第1図は本発明になる映像信号記憶再生装置の一実施例
のブロック系統図を示す。上記ディスクから再生された
映像信号は端子1に入来し、アンプ2を介して低域フィ
ルタ3. 3.58MH2の帯域フィルタ4.同期信号
分離回路5に供給される。
FIG. 1 shows a block system diagram of an embodiment of a video signal storage/reproduction device according to the present invention. The video signal reproduced from the disc enters terminal 1, passes through amplifier 2 to low-pass filter 3. 3.58MH2 bandpass filter4. The signal is supplied to the synchronization signal separation circuit 5.

低域フィルタ3にて不要周波数成分を除去された信号は
△D変換器6にてAD変換されて第2図(A>に示す信
号aとされ、データ入出13回路7に供給される。信号
aは、カラーサブキャリアの周波数をrscどJるど3
fscの周波数(周期(3L約93nS)の信号であり
、第3図に具体的回路を示すデータ入出力回路7のD−
フリップフロップ8〜10に供給される。
The signal from which unnecessary frequency components have been removed by the low-pass filter 3 is AD-converted by the ΔD converter 6 to become the signal a shown in FIG. 2 (A>), which is supplied to the data input/output 13 circuit 7. a is the frequency of the color subcarrier.
fsc frequency (period (3L approximately 93 nS)), and the D- signal of the data input/output circuit 7 whose specific circuit is shown in FIG.
It is supplied to flip-flops 8-10.

信号aの情報51.52はノリップフロツ78 。Information 51.52 of signal a is Noripflots 78.

9にd3いて、後述の回路から取出される周1111が
カラーザブキャリアの周期(約280ns)で位相が1
20°異なるりo ツク信qb、c(第2図(+−3>
 。
9, the period 1111 extracted from the circuit described later is the period of the color subcarrier (approximately 280 ns) and the phase is 1.
20° different ri o tsuku signal qb, c (Fig.
.

(C))により第2図<D)、(1−)に示づ(ハシ号
d 、 eとされ、D−ノリツブフロップl’l、12
に供給される。フリップフ[Jツブ11,12゜10に
はクロック信RCと12o°位相が革なるクロック信号
[(第2図(「))が供給されて、1タリ、情報51.
52の信号(1,eは第2(m (G)。
(C)), it is shown in Figure 2<D), (1-) (hedge numbers d and e, D-Noritsubu flop l'l, 12
supplied to The flip-flop [J knobs 11 and 12° 10 are supplied with a clock signal [(Fig. 2 (')) whose phase is different from that of the clock signal RC, and the information 51.
52 signals (1, e is the second (m (G)).

(ト1)に示す信号g、11どされる一1j、情報53
の15月aは第2図(1)に示711:′、弓1とされ
る。
Signal g shown in (G1), 11 j, information 53
The 15th month a is shown in Figure 2 (1) as 711:' and is considered to be bow 1.

信号u 、 t+ 、 iはリイクルタイムが270n
s Lス十で動作づる64にのダイナミックR/\Mu
)−1−<AM)13〜15に供給される1、ダイナミ
ック1くAMからのデータの出ツノは第2図(J)〜(
1−)に示ず信号j−eどなるaf、?rLi−e +
iり[1ツクイa 号III(第2図(M))を供給さ
れrいる()−ノリツブ70ツブ16〜18に供給され
て第2図(N)〜(P)に示す約2ε30ns周明のに
: 目n −Oとされ、データセレクタ19に供給され
る。データセレクタ19に供給された信号n=pは順次
並べ換えられ、第2図(Q)に示す如ぎD−RAMに記
憶される以前の約93ns(3rSC)の周期のデータ
q′ とされて出力され、切換回路23に供給される。
Signals u, t+, i have a recycle time of 270n
Dynamic R/\Mu on 64 that works with L Suju
)-1-<AM) 13 to 15, the output of data from dynamic 1 AM is shown in Figure 2 (J) to (
1-) What is the signal je? rLi-e +
I [1 Tsukui a No. III (Fig. 2 (M))] is supplied to Noritsubu 70 Tsubu 16 to 18, and the approximately 2ε30ns of Shuming shown in Fig. 2 (N) to (P) : The data is set to n-O and supplied to the data selector 19. The signal n=p supplied to the data selector 19 is sequentially rearranged and output as data q' with a period of about 93 ns (3rSC) before being stored in the D-RAM as shown in FIG. 2 (Q). and is supplied to the switching circuit 23.

ザイクルタイムが2700S以上で動作り−る64KD
−RAMを使用した場合、約93ns (3’ fs 
c )でサンプリングされたデジタルデータaを1個1
個順番にRA Mに記憶させることはできないが、上記
実施例のように、93ns周朗のデータaを3ザンプル
分溜めて約280nsどしで、RAMに記憶させるよう
にづ−れば確実に記憶さt!冑、この1くAMに記憶さ
れたデータを93ns周期で読出せば、実質上、データ
aを93ns周期でRA Mに入出力しでるのど同じで
ある。この場合D−RAM13〜15にはカラーザブキ
ャリア成分の1周期(280ns)を3 fsc (9
3nS)でサンプリングした3つのデータを同時に入出
ノノリ−るようにしているので、カラーザブキャリアの
連続性を容易に保持し得る。
64KD with cycle time of 2700S or more
- When using RAM, approximately 93 ns (3' fs
c) One piece of digital data a sampled in
Although it is not possible to store the data in RAM in order, it is possible to reliably store data a for 3 samples of 93 ns Shuro and store them in RAM in approximately 280 ns intervals, as in the above example. Remember! First, if the data stored in the AM is read out at a 93 ns cycle, it is essentially the same as inputting and outputting data a to the RAM at a 93 ns cycle. In this case, one period (280 ns) of the color subcarrier component is stored in the D-RAMs 13 to 15 at 3 fsc (9
Since three pieces of data sampled at a rate of 3 nS are input and output at the same time, the continuity of the color subcarrier can be easily maintained.

なお、上記クロック信@b 、 c 、 I 、 mは
次のようにして作られる。同期信号分離回路5にで分離
された]ンボジツト同期信号は3.58 M If l
 PしL回路20.り1コック信号発生器21に(Jj
給される一方、帯域フィルタ4からの3.58 M H
zのカラーザブキャリア成分はP L L @路20,
6fscPLL回路22を介してりに1ツクイ6弓発」
−器21に供給さる。PLL回路20は fsc(3,
58M Hz )の水晶発振器とPl−1−を構成し、
P L L回路22は6 fs c (21,5M1−
17 )の水晶発振器とPLL@構成して入力映像13
日のカラ−バースト信号に同+11J I、た6fsc
周波数のり[1ツク信号を17、クロック信月発牛器2
1におい−(、D−RAM13〜15に対づるアドレス
ク11ツクRAS(rI=・アトレア、 −ストIN−
])、CAS(コラム・アドレス・スー1−ローブ)、
)アドレス切換えクロック、各l〕−フリツブフ1」ツ
ブε3−512.16〜18のクロック信号t+、c、
r、mを全てこの6fscのクロックbi号を基準にし
−(作る。これにより、り[」ツク信号1) 、 C、
f 、 mは入力映像信号のカラーバースト信号に同期
する。
Note that the above clock signals @b, c, I, and m are generated as follows. The host synchronization signal separated by the synchronization signal separation circuit 5 is 3.58 M If l
P and L circuit 20. 1 cock signal generator 21 (Jj
while the 3.58 MH from bandpass filter 4
The color subcarrier component of z is P L L @Route 20,
6 fsc PLL circuit 22 and 1 tsuki 6 shots
- is supplied to the vessel 21. The PLL circuit 20 has fsc(3,
58MHz) crystal oscillator and Pl-1-,
The PLL circuit 22 is 6 fs c (21,5M1-
17 ) crystal oscillator and PLL @configure input video 13
Same as day color burst signal +11J I, 6fsc
Frequency paste [1 tsuk signal 17, clock signal generator 2
1 smell-(, Address disk 11 ts RAS for D-RAM13 to 15 (rI=・Atrea, -STIN-
]), CAS (Column Address Sue 1-Lobe),
)Address switching clock, each l]-Fritubuf 1'' clock signal t+, c,
r, m are all based on the clock bi of this 6fsc.
f and m are synchronized with the color burst signal of the input video signal.

一方、ΔD変換器6から取出された信号aはデータ入出
力回路7に供給されずにラッチ回路24に供給され、垂
直同期信号に対づるタイミングをデータ入出力回路7か
ら取出される信号(1′と同じになるJ:うにIff+
えられて信号a′とされ、切換回路23に供給される。
On the other hand, the signal a taken out from the ΔD converter 6 is not supplied to the data input/output circuit 7 but is supplied to the latch circuit 24, and the timing with respect to the vertical synchronization signal is determined by the signal (1) taken out from the data input/output circuit 7. ' is the same as J: Sea urchin If+
The received signal is converted into a signal a' and supplied to the switching circuit 23.

又一方、同期信号分離回路5からのコンボクツ1−同期
信号はスイツヂングパルス発生器25に供給される。ス
イッチングパルス発」ミ器25は第4図に示づ構成とさ
れており、第5図(Δ)に示す奇数フィールドの」ンボ
ジツ1へ同期信号1゛1.同図(ト1)に示す1m数フ
イールドの」ンボジツト同期信号r2は1ノマルヂ26
.27に供給され、モノマルチ2Gより183 / 8
1−1のパルス幅をらつf1′31′+ (同図(B)
、奇数フィールド)及び信号S2 (同図(■)、偶数
フィールド)が取出される一方、モノマルチ27にり略
3//ll−1のパルス幅を5つ信号1+(同図(C〉
、奇数フィールド)及び信号j2 (同図<J)、偶数
フィールド)が取出される。
On the other hand, the combo 1 synchronization signal from the synchronization signal separation circuit 5 is supplied to the switching pulse generator 25. The switching pulse generator 25 has the configuration shown in FIG. 4, and sends synchronizing signals 1, 1, . The "embosite synchronization signal r2" of the 1m number field shown in the same figure (T1) is 1 normal 26.
.. 27, 183/8 from Mono Multi 2G
f1'31'+ with a pulse width of 1-1 ((B) in the same figure)
, odd field) and signal S2 (even field in the figure (■)) are taken out, while the monomulti 27 outputs five pulse widths of approximately 3//ll-1 to the signal 1+ (in the figure (C)).
, odd field) and signal j2 (<J in the same figure, even field) are taken out.

信号S+ 、S2はD−ノリップフロツ128のデータ
端子に、信号LI+t2はD−7リツプフロツプ28の
クロック端子に夫々供給され、ノリツブフロップ28よ
り91−1のパルス幅をもつスイツヂングパルス11(
同図(D)、奇数フィールド)及びU2 (同図(K)
、偶数フィールド)が取出される。パルスul、lJ2
は重直帰紳演去1i1]間の等化パルス、垂直同期信Q
 J、りなるパルスCある。。
The signals S+ and S2 are supplied to the data terminals of the D-lip flop 128, and the signal LI+t2 is supplied to the clock terminal of the D-7 lip flop 28.
Figure (D), odd field) and U2 (Figure (K)
, even fields) are retrieved. Pulse ul, lJ2
is the equalization pulse between the vertical synchronous signals Q
J, there is a new pulse C. .

パルス111は、その立上りと直前の:1ンポジツト同
期信号1’ lの立下りどの時間間隔、でのS″L下り
と直後のコンポジット同期信!;コr1の立上りどの時
間間隔は共に約1 / 4 Hである一方、パルス02
は、その立上りと直前のコンポジット同1す1伯号r2
の立下りとの時間間隔、その立下りど直後のコンボジラ
ミ〜同明信号r2の立下りどの0・1間間隔は共に約1
/4ト1であり、奇数フィールド及び偶数フィールドど
も同じである。
The time interval between the rising edge of the pulse 111 and the immediately preceding falling edge of the composite synchronous signal 1'l, and the falling edge of the composite synchronous signal 1'l immediately after, and the falling edge of the immediately following composite synchronous signal 1'l, are approximately 1/1. 4 H while pulse 02
is the rise and the immediately preceding composite
The time interval between the falling edge of R2 and the interval between 0 and 1 immediately after that falling edge and the falling edge of Domei signal r2 are both about 1.
/4 to 1, and the odd and even fields are the same.

パルス+11 、 U 2はD−7リツプフロツプ29
のデータ端子に供給される一方、第1図中6fscPL
L回路22のからのノJラーザブキャリアwl。
Pulse +11, U2 is D-7 lip-flop 29
6fscPL in FIG.
No J Razabu carrier wl from L circuit 22.

W2(第5図(F)、(M))はフリップフロップ29
のクロック端子に供給され、これにより、バJL/スV
 + 、 V2 (第5図(E)、(L)に示す如く、
パルスu1.t12の時間軸を拡大したもの)はカラー
サブギA7リアwl、w2に同期して第5図(G)、(
N)に示すスイッチングパルス×1゜I2として取出さ
れる。即ち、パルスX l + X 2は入力映像信号
のカラーバーストに同期したカラーサブキA7リアのあ
る位相に常に合う。パルスxl、x2は切換回路23に
供給される。
W2 (Fig. 5 (F), (M)) is a flip-flop 29
is supplied to the clock terminal of the bus JL/V.
+, V2 (as shown in Fig. 5 (E) and (L),
Pulse u1. t12 time axis) is shown in Fig. 5 (G), (
The switching pulse shown in N) is extracted as ×1°I2. That is, the pulse X l + Pulses xl and x2 are supplied to a switching circuit 23.

切換回路23は、信号a l 、 q Jを供給されて
スイッチングパルスXi、X2の1ルベル期間信号a′
を取出す一方、そのLレベル1!II間信号q′を取出
1ように切換動作を行なう。即ら、垂直帰線消去期間中
、61−1の等化パルス及び31−1の垂直同期信号の
略9[1の期間ではRAMを通過しないデータ、これ以
外の期間ではRAMに記憶されてここから読出されたデ
ータが夫々交Hに切換えられて取出される。
The switching circuit 23 is supplied with the signals a l and q J and outputs the one-level period signal a' of the switching pulses Xi and X2.
While taking out the L level 1! A switching operation is performed to take out the inter-II signal q'. That is, during the vertical blanking period, data does not pass through the RAM during approximately 9 [1 periods of the equalization pulse 61-1 and the vertical synchronization signal 31-1, and data that is stored in the RAM and is not stored in the RAM during other periods. The data read out from each of them is switched to AC and then taken out.

信号a l 、 q l はDΔ変換器30に([)△
変1外された後低域フィルタ31U小要周波数成分の除
去及びアナログ補間がなされ、アンプ32を介して出力
端子33より取出されて受像管等に供給されて画像再生
される。
The signals a l and q l are input to the DΔ converter 30 ([)△
After the signal is removed by a low-pass filter 31U, small frequency components are removed and analog interpolation is performed, and the signal is taken out from an output terminal 33 via an amplifier 32 and supplied to a picture tube or the like for image reproduction.

このように本実施例では、入来−4る映像信号のカラー
号ブ4−ヤリア信号に同期し1=スイツヂングパルスX
I、I2にて信Q al 、 Q l を切換え出力零
るようにしでいるので、11〜ラツクに例えば4フイー
ルド(2フレーム)記録されているディスクを例えば静
止両再生覆るに際し、再生r1がフレームBを1〜レー
スしていてRAMからフレームAのフィールド情報を出
力す゛る場合或いはでの逆の場合、フレームへとフレー
ムBとの間にI3りるカラー→ノブキレリアの180°
の位相差を名産する必要はなく、クロマインバータ等の
回路を用いる必要はない。
In this way, in this embodiment, the color number of the incoming video signal is synchronized with the color signal of the input video signal.
Since the signals Q al and Q l are switched at I and I2 so that the output is zero, when a disc on which 4 fields (2 frames) are recorded in 11 to 10 racks is to be played back, for example, when the playback r1 is When racing from 1 to B and outputting the field information of frame A from RAM, or vice versa, the color I3 between the frame and frame B → 180° of the knob chirelia.
It is not necessary to produce a phase difference of 1, and there is no need to use a circuit such as a chroma inverter.

一方、本実施例では、奇数フィールド、偶数フィールド
ともにスイッチングパルスxl、x2の立上り、立下り
は大々その直前、直後のコンポジット同期信号の立下り
から略1 / 41−1の時間間隔があってともに同じ
であるので、再生11が偶数フィールドをトレースして
いてRAMから奇数フィールドの情報を出力する場合或
いはその逆の場合、奇数フィールドど偶数フィールドと
の間の1/21−1の差を考慮する必要はなく、1 /
 2 +−1のデーrレーライン等の回路を用いる必要
はない。
On the other hand, in this embodiment, the rising and falling edges of the switching pulses xl and x2 in both the odd and even fields have a time interval of approximately 1/41-1 from the falling edge of the composite synchronization signal immediately before and after them. Since both are the same, when the playback 11 is tracing an even field and outputs odd field information from RAM, or vice versa, consider the difference of 1/21-1 between the odd field and the even field. There is no need to do this, 1/
There is no need to use a circuit such as a 2+-1 relay line.

ここで1」ニ記ディスクをスローモーション再生する場
合について説明する。第6図はディスクに記録されてい
る信号にトラック別、フィールド別に番号を付したもの
で、番号8+1.SI2.・・・881において、添数
字の10の桁はトラック、1の桁はフィールドを示す。
Here, the case of slow motion playback of the disc recorded in 1.2 will be explained. FIG. 6 shows signals recorded on a disc numbered by track and field, numbers 8+1. SI2. ...881, the digit 10 of the subscript number indicates a track, and the digit 1 indicates a field.

なお、同図中、fi3はトラック切換制御信号の記録位
置を示す。
In the figure, fi3 indicates the recording position of the track switching control signal.

第7図はバックワード方向、第8図はフォワード方向で
の各速度におけるスローモーション再生時の再生トラッ
ク番号、フィールド番号を示したもので、各速度にI3
ける上段はフィールドメモリを用いない従来の再生方法
にJ、る再生トラック。
Figure 7 shows the playback track number and field number during slow motion playback at each speed in the backward direction and Figure 8 in the forward direction.
The upper row shows the playback track for the conventional playback method that does not use field memory.

フィールド(再生針の動きに等しい)、下段はフィール
ドメモリを用いた再1方法にj;る再生1〜ラツク、フ
ィールドである。なI3、第7図、第8図では図を簡略
化するため、第6図中、番号Sの添数字のみを示ず。又
、第7図、第8図中、横線(−)はその部分は両側に示
した数字と同じ数字であることを承り。
field (equivalent to the movement of the playback needle), and the bottom row is the playback 1 to rack field using the playback method using field memory. In FIGS. 7 and 8, only the suffix of the number S in FIG. 6 is not shown in order to simplify the drawings. Also, in Figures 7 and 8, the horizontal lines (-) indicate the same numbers as those shown on both sides.

例えば、バックワード方向の1 / 2 +rj速のス
「1−モーション再生では、再生釦は第7図に示り如く
、S61.S6上、 Ss3. Ss4.・・・をトレ
ースするが、フィールドメモリを用いた再生では、S6
1゜S 61+ 853.85313531−トなる。
For example, in backward direction 1/2+rj speed 1-motion playback, the playback button traces S61.S6, Ss3.Ss4... as shown in FIG. In playback using S6
1°S 61+ 853.85313531-t.

第7図より明らかな如く、従来の再生方法では、バック
「ノード方向再生にも拘らず同じ1〜ラツク内(10の
桁が同じ番号)でフィールドの順序がフォワード1ノ向
になる(1の桁の数字が増える)部分があり、再生画像
に揺れを生じるが、フィ−ルドメモリにJ:る再生方法
では、同じ1〜ラック内−Cはノr−ルドが同じか減少
する(バックワード方向)がのいずれかであり、フォワ
ード方向になることはなく、再生画数に揺れを生じるこ
はない。この他の倍速再生でも同様である。
As is clear from FIG. 7, in the conventional playback method, the order of fields within the same 1-rack (the digits of 10 are the same number) is in the forward 1 direction (1's However, in the playback method where the field memory is stored in the field memory, for the same 1 to -C in the rack, the nord is the same or decreases (in the backward direction). ) is one of the above, there is no forward direction, and there is no fluctuation in the number of playback strokes.The same is true for other double-speed playbacks.

なお、本実施例では、′1トラック中、2フイールド乃
至4フイールドの情報を再生する如く、各トラックによ
る再生フィールドの数はまちまちであり、各フィールド
の用土時間が夫々異なることになるが、再生画像の揺れ
に比べれば視覚上全く問題はない。又、1トラツク中、
4フイールドの情報全てを出力しないスロー七−シ3ン
t、L比今立(I’q速いスローモーション(+1/2
〜+1/4゜−1/2>である。この場合、フィールド
情報のり操りが速いので、2フイールド15至3フイー
ルドの情報を用いただけでも4フイールドの情報を全て
用いた画像との視覚的な差は殆どなく、実質上問題はな
い。
In this embodiment, the number of fields to be reproduced by each track is different, such as reproducing information from 2 to 4 fields in one track, and the time required for each field is different. There is no visual problem compared to the shaking of the image. Also, during one track,
Slow motion (+1/2
~+1/4°-1/2>. In this case, since field information can be manipulated quickly, there is almost no visual difference even if only the information from 2nd field 15 to 3rd field is used, and there is virtually no problem with the image using all 4 fields' information.

一方、第7図、第8図の如き図を作成して調べると、+
17(4n+1)倍速、=1/ (4n =1)倍速(
共にnは自然数)では、4フイールド全ての情報を使用
しており、しかも各フィールドの再生時間は全て等しい
ことがわかるっ又、±1/(2n+1)倍速の場合、隣
り合わない2フイールドの情報は互いに再生口)間が等
しいことがわかる。
On the other hand, if you create and examine diagrams like Figures 7 and 8, +
17 (4n + 1) times speed, = 1/ (4n = 1) times speed (
In both cases (where n is a natural number), the information from all four fields is used, and the playback time of each field is all equal.Also, when the speed is ±1/(2n+1) times, the information from two non-adjacent fields is used. It can be seen that the distance between the playback ports is equal to each other.

なお、−1倍速(バックワード方向のノーマル速度再生
)では、2フイールドを用い1.:出生が(き、この1
り生でも、従来の方法に比して1り牛両面の揺れをなく
し得る。
Note that at -1x speed (backward normal speed playback), 2 fields are used and 1. : Birth (ki, this 1)
Even when raw, it is possible to eliminate shaking on both sides of the cow compared to the conventional method.

又、静止画再生にJ3い−(、従来の方法Cは、例えば
Sol、 S61. Se3. Se4. Sea、 
Seユ!SU電・・・の如く再生J′るので再生両面に
揺れを牛しるが、フィールドメモリを用いれば、S61
 、 S61. S6+。
Also, for still image playback, J3 (, conventional method C, for example Sol, S61. Se3. Se4. Sea,
Seyu! Since the playback is similar to the SU electric, there will be vibrations on both sides of the playback, but if field memory is used, S61
, S61. S6+.

・・・の如く再生し1ワるので、1フイールドにJ、る
ル−ム再生ではあるが、揺れのない完全な静11−画を
得ることができる。
. . . Since the image is reproduced as shown in FIG.

上)本の如く、本発明になる映像信号記憶装置6は、映
像信号をデジタル信号に変換覆る八[)変換手段と、デ
ジタル信号を実質1フィールド分順次8換え記憶して順
次読出ずフィールトメ七り手段と、映像信号より分離さ
れたコンポジット同期信号から、垂直帰線消去期間中で
垂直同期信号を含み、′?lj数フィールド、偶数フィ
ールドどもにその立上り、立下り、からその直前、直後
のコンポジット同1[IJ倍信号立下りまでの1!11
間が略等しく、かつ、映像信号のカラーリブキャリア信
号に同期した数H幅のスイッチングパルスを得る手段と
、スイッチングパルスにより、垂直帰線消去期間の数1
−1幅の期間では上記Δ1〕変換手段の出力、それ以外
の期間では1−記AD変換手段の出力又は上記フィ−ル
ドメモ9手段の出ツノを切換え出力してこれをアナ[1
グ信号に変換Jる手段とにて構成したため、1回転2フ
レームの映像信号が記録され′Cいるディスクを静止画
又はスローモーション再生するに際し、)Jクーバース
1へ信号に回期したスイッチングパルスでメモリから信
号を読出すことにより、そのままメモリから読出してい
た従来装置に比してカラーサブキャリアの180°の位
相差を考慮する必要はなく、クロマインバータ等の回路
を用いる必要はなく、又、奇数フィールド、偶数フィー
ルドどもにその立上り、立下りからその直前、直後のコ
ンポジット同期信号の立下り迄の期間が略等しいスイッ
チングパルスでメモリから読出りことにより、そのまま
メモリから読出しく゛いた従来装置に比して奇数フ、イ
ールドと偶数フf−ルドどの間の1 / 2 +−1の
差を都する必要はなくへ、17′21」ディレーライン
等の回路を用いる必要はなく、更に、スイツヂングバl
レスはカラーリブ−1−アリアに同期しているのでジッ
タを含む映像信号にtv シてもジッタの影響を受I′
jfに特殊再i+−1,1ワる雪の特長を右する。
Above) As described in the book, the video signal storage device 6 according to the present invention includes a converting means for converting a video signal into a digital signal, and a field memory that does not sequentially store the digital signal by sequentially converting it into one field and read it out sequentially. a composite synchronization signal separated from the video signal, including a vertical synchronization signal during a vertical blanking period; For the lj number field and even number field, the composite same 1 from the rising edge, falling edge, immediately before and after it [1!11 from the IJ times signal falling edge.
Means for obtaining switching pulses with a width of several H, which are approximately equal in width and synchronized with a color rib carrier signal of a video signal;
In the period of -1 width, the output of the above-mentioned Δ1] converting means is switched, and in other periods, the output of the AD converting means described in 1- or the output of the field memo 9 means is switched and outputted, and this is converted to the analog [1].
When playing back still images or slow motion from a disc on which two frames of video signals are recorded per revolution, switching pulses are used to convert signals into signals. By reading the signal from the memory, there is no need to consider the 180° phase difference of the color subcarriers, and there is no need to use a circuit such as a chroma inverter, compared to conventional devices that read the signal directly from the memory. By reading from the memory using switching pulses whose periods are approximately equal from the rising edge and falling edge of the odd and even fields to the falling edge of the composite synchronization signal immediately before and after that, compared to conventional devices that read data directly from the memory. Since there is no need to account for the difference of 1/2+-1 between the odd field and the even field, there is no need to use a circuit such as a 17'21" delay line, and there is no need to use a switching valve.
Since the response is synchronized with Color Rib-1-Aria, even if the TV receives a video signal that includes jitter, it will not be affected by jitter.
jf special re-i+-1, 1-waru snow features.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明装置の一実施例のブロック系統図、第2
図は(Δ)〜(Q)は本発明装置の動1′[説明用タイ
lカブ−17−1−1第3図及び第4図(,1人/2第
1図中データ入出力回路及びスイッチングパルス発生器
の具体的回路図、第5図(Δ)・〜(N>は本発明装置
の動作説明用13号波形図、第6図はディスクに記録さ
れている映像信号のトラック番号、フィールド番号を示
1′図、第7図及び第E)図は夫々バックワード方向及
びフォワード方向にお(Xlろ各速度でのスE1−モー
・ジョン再生111’+のVJ牛トラック笛舅、”フィ
ールド番号を承り図T″(6る。 1・・・映像(8号入力端子、5・・・同期1工g分I
!i11回路、6・・・△D変換器、ア・・・ア′−タ
人出力回路、8・・−12,16へ・18.28.29
・・・(〕−フリツブフL1ツブ、13〜15・・・D
−RAM、19・・・j−タセレクタ、21・・・タロ
ツクパルス光牛器、23・・・切1条回路、25・・・
スfツブングバルス″R,/1器、26.27・・・七
ノマルヂ、30・・・l) A変換器。 33・・・出力端子。 特γ[出願人 日本ビクター株式会社 ・53、(1]
FIG. 1 is a block system diagram of one embodiment of the device of the present invention, and FIG.
The diagrams (Δ) to (Q) show the operation 1' of the device of the present invention [Explanatory tie l Cub-17-1-1 Figures 3 and 4 (, 1 person/2 data input/output circuit in Figure 1). and a specific circuit diagram of the switching pulse generator, FIG. 5 (Δ) to (N>) is a No. 13 waveform diagram for explaining the operation of the device of the present invention, and FIG. 6 is the track number of the video signal recorded on the disk. , Fig. 1', Fig. 7 and Fig. E) show the field numbers in the backward and forward directions respectively. , "accept field number" (6) 1...Video (No. 8 input terminal, 5...Synchronous 1g minute I
! i11 circuit, 6...△D converter, a...A'-data output circuit, 8...-12, to 16/18.28.29
...(]-Fritsubuf L1 Tsubu, 13-15...D
-RAM, 19...J-ta selector, 21...Tarotsuku pulse optical signal generator, 23...1 cut circuit, 25...
A converter. 33... Output terminal. Special γ [Applicant: Victor Japan Co., Ltd. ・53, (1) ]

Claims (1)

【特許請求の範囲】[Claims] (1)映像信号をデジタル信号に変換するAD変換手段
と、該デジタル信号を実質1フィールド分順次曲換え記
憶して順次読出ずフィールドメモリ手段と、該映像信号
より分離されたコンポジット同期信号から、垂直帰線消
去期間中で垂直同期信号を含み、奇数フィールド、偶数
フィールドどもにその立」こり、立下りからその直前、
直後の該]ンボジット同期信号の立下りまでの期間が略
等しく、かつ、該映像信号のカラーサブキャリア信号に
同期した数1−1幅のスイツヂングパルスを得る手段と
、該スイツヂングパルスにより、該垂直帰線消去期間の
該数1−1幅の期間では上記AD変換手段の出力、それ
以外の期魔では上記AD変換手段の出力又は」二記フィ
ールドメモリ手段の出ツノを切換え出力してこれをアナ
ログ信号に変換づる手段とよりなることを特徴とする映
像信号記憶再生装置。 (2該映像信号は、1回転宛2フレームの映像信号が螺
旋状に記録された円盤状情報記録媒体から静止画再生又
はスローモーション再生されkfr号であることを特徴
とする特許請求の範囲第1項記載の映像信号記憶再生装
置。
(1) AD conversion means for converting a video signal into a digital signal; field memory means for sequentially recursing and storing the digital signal for substantially one field without sequentially reading it; and a composite synchronization signal separated from the video signal. During the vertical blanking period, including the vertical synchronizing signal, its rising edge occurs in both odd and even fields, and from the falling edge to just before that,
Means for obtaining a switching pulse having a width of several 1-1, which has a substantially equal period until the fall of the immediately following [embosite synchronization signal] and is synchronized with the color subcarrier signal of the video signal, and by the switching pulse, During the period of the number 1-1 width of the vertical blanking period, the output of the AD conversion means is switched, and during other periods, the output of the AD conversion means or the output of the field memory means is switched and outputted. A video signal storage/reproduction device comprising means for converting the video signal into an analog signal. (2) The video signal is a still image or slow motion reproduction from a disc-shaped information recording medium in which a video signal of two frames per revolution is recorded in a spiral shape, and is a KFR number. The video signal storage/reproduction device according to item 1.
JP58127082A 1983-07-13 1983-07-13 Video signal storage and reproducing device Pending JPS6019388A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58127082A JPS6019388A (en) 1983-07-13 1983-07-13 Video signal storage and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58127082A JPS6019388A (en) 1983-07-13 1983-07-13 Video signal storage and reproducing device

Publications (1)

Publication Number Publication Date
JPS6019388A true JPS6019388A (en) 1985-01-31

Family

ID=14951125

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58127082A Pending JPS6019388A (en) 1983-07-13 1983-07-13 Video signal storage and reproducing device

Country Status (1)

Country Link
JP (1) JPS6019388A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61220586A (en) * 1985-03-26 1986-09-30 Sanyo Electric Co Ltd Storing and reproducing device for video signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61220586A (en) * 1985-03-26 1986-09-30 Sanyo Electric Co Ltd Storing and reproducing device for video signal

Similar Documents

Publication Publication Date Title
JPH0817008B2 (en) Video signal time axis correction device
JP2522580B2 (en) Video signal recording / reproducing device
US5005080A (en) Method and apparatus of image processing
JPS6019388A (en) Video signal storage and reproducing device
US4376954A (en) Slow down processor for video disc mastering having color phase error detector/corrector
JPH0346619Y2 (en)
JP3127621B2 (en) Video signal playback device
JPH03791Y2 (en)
JPH042541Y2 (en)
JP3108727B2 (en) Address signal recording method
JPH042542Y2 (en)
JPH0681327B2 (en) Image memory device
JPH03789Y2 (en)
JPH07105934B2 (en) Video signal playback device
JP2737148B2 (en) Image storage device
JP2692128B2 (en) Image processing circuit
JPS6018077A (en) Processing circuit of field signal
JPH01198887A (en) Recorder for composite-color video signal
JP2782718B2 (en) Image processing device
JPS6339284A (en) Magnetic recording and reproducing device
JPH0438197B2 (en)
JPS62264782A (en) Magnetic recording and reproducing device
JPH01166689A (en) Signal processing circuit for video disk player
JPH0722369B2 (en) Video signal playback device
JPS63253780A (en) Magnetic recording and reproducing device