JPS60180290A - テレビジヨン受像機 - Google Patents

テレビジヨン受像機

Info

Publication number
JPS60180290A
JPS60180290A JP3579184A JP3579184A JPS60180290A JP S60180290 A JPS60180290 A JP S60180290A JP 3579184 A JP3579184 A JP 3579184A JP 3579184 A JP3579184 A JP 3579184A JP S60180290 A JPS60180290 A JP S60180290A
Authority
JP
Japan
Prior art keywords
signal
circuit
frequency
supplied
jitters
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3579184A
Other languages
English (en)
Inventor
Takahisa Tsuchiya
土屋 尭央
Hiroyuki Kawashima
弘之 川島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP3579184A priority Critical patent/JPS60180290A/ja
Publication of JPS60180290A publication Critical patent/JPS60180290A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、例えばインターレース方式の入力映像信号が
メモリ回路を介されて水平周波数が2倍の信号に変換さ
れ、これが受像管に供給されて水平周波数が2倍とされ
たノンインターレース表示がなされるテレビジョン受像
機に適用して好適なテレビジョン受像機に関する。
背景技術とその問題点 従来、走査線の粗さを解消するために、水平周波数が2
倍とされたノンインターレース表示がなされるテレビジ
ョン受像機が提案されている。このテレビジョン受像機
においては、例えばインターレース方式の入力映像信号
がメモリ回路を介されて水平周波数が2倍の信号に変換
され、これが受像管に供給される構成とされている。こ
こで、メモリ回路への書き込み及び睨み出しの制御は、
従来、入力映像信号より抜き出されたカラーバースト信
号に同期して形成された書き込み及び読出しクロック信
号に基づいて行なわれている。この場合、入力映像信号
にジッターがない場合は例等間趙はないが、この入力映
像信号が例えばVTR(ビデオテープレコーダ)の再生
信号でジッターを伴なうものである場合には、メモリ回
路からの変換信号にも同様のジッターが生じる不都合が
ある。
発明の目的 本発明は斯る点に鑑み、入力映像信号にジツタ−を伴な
うものであっても、メモリ回路を介された映像信号にジ
ッターが生じないようにしたものである。
発明の概要 本発明は上記目的を達成するため、メモリ回路からの読
み出しは、入力映像信号より分離されかつジッター成分
除去用の周波数選択回路を介された同期信号に同期して
形成された読み出しクロック信号で制御されるものであ
る。
従って、入力映像信号がジッターを伴うものである場合
も、周波数選択回路を介された同期信号には最早ジッタ
ーはなく、依って、これに同期して形成される読み出し
クロック信号にもジッターはなく、メモリ回路を介され
た映像信号にはジッターは生ぜず良好なものとなる。
実施例 以下、第1図を参照しながら本発明の一実施例について
説明しよう。本例は第2図A、Bに示すように水平周波
数が2倍とされたノンインターレース表示がなされるテ
レビジョン受像機に適用された例である。第2図A、B
は簡単のため走査線が5本の場合を示しており、Aは奇
数フィールド、Bは偶数フィールドである。この場合、
同一信号による走査線が2本ずつ連続して形成される。
尚第2図A、Bにおいて破線はインターレース表示の場
合を示している。
第1図において、(1)はアンテナ端子であり、この端
子(1)には例えばVTRからRF変調信号SRFが供
給される。そして、このRF変調信号SRFはチューナ
(2)に供給され、これより得られる中間周波信号は中
間周波増幅器(3)を介して映像検波回路(4)に供給
され、これよりカラー映像信号Svが得られる。
この映像信号SvはA/D変換器(5)でデジタル信号
に変換された後節V色分離回路(6)に供給され、輝度
信号Yと色信号Cとに分離される。色信号Cは色信号処
理回路(7(に供給されて処理され1例えば赤色差信号
R−Y、青色差信号B−Yが得られメモリ回路(8)K
供給される。一方輝度信号Yは、時間調整用の遅延回路
(9)を介してメモリ回路(8)K供給される。
メモリ回路(8)は喪き込みに対して読み出しが2倍の
速度で制御される。そして、このメモリ回路(8)から
は、例えば同一走査線信号が1水平周期で2回連続した
、即ち水平周波数が2倍とされた輝度信号Y、赤色差信
号(R−Y)及び青色差信号(B−Y )が得られる。
即ち、分離回路(6)から映像信号Svより抜き出され
たカラーバースト信号(周波数fsc )がAPC回路
(IIに供給され、これよりカラーバースト信号に同期
した周波数fscの連続波信号が得られ、これが逓倍器
(IIIK供給される。そして、この逓倍器(IIIよ
り例えば周波数4fscの信号が得られ、これにより〜
Φ変換器(51、分離回路(61が制御されると共に、
この周波数4fscの信号は省き込みクロック信号CL
Kwとしてアドレス指定回路(121に供給される。
そして、このアドレス指定回路(121よりクロック信
号CLKwのタイミングでメモリ回路(8)の省き込み
アドレスが順次指定され、輝度信号Y、色差信号rTl
l−Y)′乃び(R−Y)が夫々婁欠込まれるようにさ
れる。
一方、電圧制御発振器(131からは周波数8fscの
信号が読み出しクロック信号CLKRとしてアドレス指
定回路(121に供給される。そして、このアドレス指
定回路指定回路0よりクロック信号CLKRのタイミン
グでメモリ回路(8)の読み出しアドレスが順次指定さ
れ、例えば同一走査線信号が士水平周期で2回連続して
読み出されるようにされる。
この場合、発振器a3より得られる周波数8facの信
号は映像信号Svより分離される同期信号に同期するよ
うにされる。つまり、映像検波回路(4)より得られる
映像信号Svは同期分離回路04)に供給され、水平周
波数(fu)の同期信号8syncが分離され、この同
期信号5syncはジッタ′−除去用の周波数選択回路
を構成するPLL回路05)の位相比較器叫に供給され
る。また、(171は電圧制御発振器であり、その出力
は1分周器a&で上分周された後位2 相比較器([6)に供給されて位相比較され、その比較
誤差信号が発振器旺ηに制御信号として供給される。
従って、発振器a9からは同期信号5syncに同期し
た周波数2fHの信号が得られ、これが位相比較器al
に供給される。この場合、映像信号Svがジッターを伴
うものであり、従って同期信号5syncがジッターを
伴ったものであっても、PLL回路a51の作用により
発振器unからの周波数2jHの信号は、ジッターが除
去されたものとなる。また、位相比較器a9には、メモ
リ回路(8)の出力側に得られる輝度信号Yより同期分
離回路(2iで分離された周波数2fHの同期信号5s
ync が供給されて位相比較され、その比較誤差信号
がローパスフィルタ(211を介して発振器Q31に制
御信号として供給される。従って、発振器(I3)→ア
ドレス指定回路(121→メモリ回路(8)→同期分前
回路(20)→位相比較器〔9→ロ一パスフイルタc!
11→発振器+1.31というループが形成されると共
に、PI、L回路(内を構成する発振器(171から位
相比較器a!Jに供給される周波数2fHの信号は映像
信号Svより分離された同期信号5syncに同期した
ものであるから、発振器(13)より得られる周波数8
fscの信号は同期信号5syncに同期したものとな
る。尚、同期信号5syncがジッターを伴ったもので
あっても発振器住9からの周波数2fHの信号はジッタ
ーが除去されたものとなるので、発振器(131より得
られる周波数8fscの信号にはジッターはない。
上述したようにメモリ回路(8)より得られる輝度D/
A変換器(22+、(23i及びCJ41を介されてア
ナログ信号に変換された後マトリクス回路(ハ)に供給
される。
そして、このマトリクス回路(25)より夫々水平周波
B′が得られ、夫々ドライブ回路(ハ)を介して受像管
(2力の対応するカソードKR、KG及びKBに供給さ
れる。
また第1図において、同期分離回路−で輝度信号Yより
分離された周波数2fHの同期信号5syncは位相比
較器(ハ)に供給される。また、(ハ)は水平発振器で
あり、これからの周波数2fHの信号は水平偏向走査団
に供給され、これからの偏向信号は偏向コイルGυに供
給されると共に位相比較器儲に供給される。そして、そ
の比較誤差信号は発振器(21に制御信号として供給さ
れる。従って、受像管(27)では同期信号5sync
 ’に同期して通常の2倍速の水平偏向走査が行なわれ
る。
尚、図示せずも垂直偏向走査は通常通りに行なわれる。
本例は以上のように構成され、受像管シηには水平周波
数が2倍とされた赤、緑及び青色信号R1G′及びB′
が供給されると共に通常の2倍速の水平偏向走査が行な
われるので、受像管(27)には第2図A、Bの実線に
示すように水平周波数が2倍とされたノンインターレー
ス表示がなされる。
斯る本例によれば、映像信号Svがジッターを伴うもの
で、従って同期信号8syncにジッターを伴うもので
あっても、PLL回路(151の働きにより、その発振
器(171より位相比較器(11に供給される信号には
ジッターは生じない。従って、発振器u3より得られる
読み出しクロック信号CLKRは同期信号5syncに
同期し、かつジッターのないものとなる。
故に、映像信号Svがジッターを伴うものであっても、
メモリ回路(8)より得られる輝度信号Y′、色差信号
(R−Y)、(B−Y)にはジッターは生ぜず良好なも
のとなる。
尚、上述実施例においてはジッター除去用の周波数選択
回路としてPLL回路(151が使用されたものである
が、これに限られない。要はジッター成分が除去できる
ものであればよい。また、上述実施例においては水平周
波数が2倍とされたノンインターレース表示がなされる
テレビジョン受像機に適用したものであるが、本発明は
入力映像信号がメモリ回路を介されて受像管に供給され
るようになされたテレビジョン受像機に同様に適用する
ことができる。
発明の効果 以上述べた実施例からも明らかなように本発明によれば
、入力映像信号がジッターを伴うものである場合も、読
み出しクロック信号にはジッターはなく、従ってメモリ
回路を介された映像信号にはジッターは生ぜず良好なも
のとなる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す構成図、鎖2図はその
説明のための図である。 (4)は映像検波回路、(6)は輝V色分離回路、(8
)はメモリ回路、001ハAPC回路、(Ill ハ逓
倍器、(121ハアドレス指定回路、α3は電圧制御発
振器、Q41及び(201は夫々同期分離回路、(15
1はPLL回路、a9は位相比較器、(27)は受像管
である。

Claims (1)

    【特許請求の範囲】
  1. 入力映像信号がメモリ回路を介されて受像管に供給され
    るようになされたテレビジョン受像機において、上記メ
    モリ回路への書き込みは上記映像信号より抜き出された
    カラーバースト信号に同期しそ形成された書き込みクロ
    ック信号で制御されると共に、上記メモリ回路からの読
    み出しは上記映像信号より分離されかつジッター成分除
    去用の周波数選択回路を介された同期信号に同期して形
    成された読み出しクロック信号で制御されることを特徴
    とするテレビジョン受像機。
JP3579184A 1984-02-27 1984-02-27 テレビジヨン受像機 Pending JPS60180290A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3579184A JPS60180290A (ja) 1984-02-27 1984-02-27 テレビジヨン受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3579184A JPS60180290A (ja) 1984-02-27 1984-02-27 テレビジヨン受像機

Publications (1)

Publication Number Publication Date
JPS60180290A true JPS60180290A (ja) 1985-09-14

Family

ID=12451736

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3579184A Pending JPS60180290A (ja) 1984-02-27 1984-02-27 テレビジヨン受像機

Country Status (1)

Country Link
JP (1) JPS60180290A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6390389U (ja) * 1986-12-01 1988-06-11
JPS63166388A (ja) * 1986-12-26 1988-07-09 Sony Corp 映像信号処理装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6390389U (ja) * 1986-12-01 1988-06-11
JPS63166388A (ja) * 1986-12-26 1988-07-09 Sony Corp 映像信号処理装置

Similar Documents

Publication Publication Date Title
US5208660A (en) Television display apparatus having picture-in-picture display function and the method of operating the same
US4249198A (en) Phase locking system for television signals
JP2696695B2 (ja) ビデオ信号処理システム
JP2607020B2 (ja) テレビモードの自動変換装置
US4573080A (en) Progressive scan television receiver with adaptive memory addressing
JPH04293384A (ja) 画像表示装置
JP2997884B2 (ja) テレビジョン信号処理システム
JPH0544880B2 (ja)
US4722007A (en) TV receiver having zoom processing apparatus
CA1240388A (en) Digital scan converter
US4870490A (en) Television receiver
JPS60180290A (ja) テレビジヨン受像機
JP2865665B2 (ja) テレビジョン受像機
JP2737149B2 (ja) 画像記憶装置
JP2681996B2 (ja) 画像処理装置
JPH029757B2 (ja)
JP3019310B2 (ja) 自動周波数制御回路
JPH01132284A (ja) 画像メモリ制御装置
JPH02143777A (ja) 映像信号処理装置
JP3112078B2 (ja) 画像記憶装置
JPH0430789B2 (ja)
JP2967727B2 (ja) 画像表示制御回路
JP2699305B2 (ja) n倍速走査テレビジョン受像機
JPS63199596A (ja) 映像信号処理装置
JP2692128B2 (ja) 画像処理回路