JPS60177324A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JPS60177324A
JPS60177324A JP3407784A JP3407784A JPS60177324A JP S60177324 A JPS60177324 A JP S60177324A JP 3407784 A JP3407784 A JP 3407784A JP 3407784 A JP3407784 A JP 3407784A JP S60177324 A JPS60177324 A JP S60177324A
Authority
JP
Japan
Prior art keywords
voltage
level
common
segment
combinations
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3407784A
Other languages
English (en)
Inventor
Kanemitsu Kubota
久保田 兼充
Yoshikiyo Futagawa
二川 良清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Epson Corp
Original Assignee
Seiko Epson Corp
Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp, Epson Corp filed Critical Seiko Epson Corp
Priority to JP3407784A priority Critical patent/JPS60177324A/ja
Publication of JPS60177324A publication Critical patent/JPS60177324A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 不発明は液晶表示装置に係り、特に簡素化されたダイナ
ミック駆動した液晶表示装置に関する。
〈従来技術〉 従来の液晶表示装置用のダイナミック駆動回路は、一般
に2分の1バイアス法、6分の1バイアス法、N分の1
バイアス法が表示コントラスト全向上させるに適した方
式として認められてきた。
第2図は電卓用液晶ディスプレイのダイナミック駆動波
形として多く用いられている5分の1バイアス、分の1
デユーティ−駆動の各端子の電圧波形である。この波形
は、ONセグノント部の実効電圧とOFFセグメント部
の実効電圧の比は1、752と比較的大きいが、vo 
1 vI + v2 +V3の4電圧レベルが必要にな
るだめ (1)各電圧レベルを昇圧、もしくは抵抗分割により作
る為、電力ロスを生ずる。従って太陽電池駆動電卓のよ
うにより小さく安価なバッテリー駆動の場合に不利にな
る。
(2)各電圧レベルが必要な為、駆動用回路として各出
力端子部に全てアナログスイッチを付ける為、その回路
負担も大きくなる。
(3)昇圧、電圧分割に対し、コンデンサー、抵抗等を
必要とする為、電子部品のコストアップとなる。
(4)最高電圧レベル(v3 )に対して点灯セグメン
トに印加される実効電圧が0.577V3と小さい為、
かなシ高い電圧を供給する必要があり、ソーラー電卓の
場合には、ソーラーバッテリーの枚数が増加し、これも
コストアップ要因となっていた。
く目的〉 本発明の目的は、必要電源はロジック回路部と共通の2
レベルにおさえることも実効眠圧比を大きくする電圧波
形を提供し、上述した欠点を除去する事にある。
く構成〉 不発明の液晶表示装置は、ダイナミック駆動する際、例
えばデユーティ比1:4のマルチプレックス駆JkI]
をせしめた液晶表示装置に於て、その表示駆動のだめの
印加電圧波形として、4本のコモンライン(X、Y、Z
、W)には各タイミング毎に電圧レベルの組み合わせが
(o、o、o、o)、(0,0,0,1)、(0,0,
’1.0)、(0゜0.1.1)、(0+’+”+ 0
)、(0,1゜0.1 )、(o 、1,1. o )
、(0,1,1゜1)、(1、0’、 0 、0 )、
(1,0,0,1)、(1,0,1,0)、(1,0,
i、1)、(1。
1 .0.0)、(1,1,0,1)、(1,1゜1.
0)、(1,1,1,1)、〔ここで1はハイレベル電
圧、0はローレベル電圧を表わす〕の少なくとも16坦
りの組み合わせを取るように構成し、セグメントライン
には各コモンラインとの父点都に於てそれぞれON(点
灯)が0FFC非点灯)かの4の2乗の16通シの組み
合わせが考えられるが、その組み合わせを今、(A、B
、O。
D)で表わすとし〔A、B、O,Dはそれぞれ1父蝶0
で表わし、1はON(点灯)状態、0は0FF(非点灯
)状態を示す〕、XとA、YとB。
2とC,WとDのそれぞれの排他的論理和(Exclu
sive OR) f P 、 Q 、 R、Sとしそ
の和P+Q+R十Bが3以上の場合はハイレベル電圧(
1)を、1以下の場合にはローレベル電圧(o)を、2
の場合にはハイレベル電圧かローレベル電圧もしくは電
者が電圧した電圧波形(捧)を該セグメント端子に印加
するものである。
〈実施例〉 第1図は、本発明に基づく2つの電圧レベルだけ(O,
V)で構成した4分の1デユーテイのマルチプレックス
駆動用の電圧波形である二その波形組み合わせのルール
は以下の通りである。今、4本のコモンライン(コモン
1.コモン2、コモン6、コモン4)の状態’i(X、
Y、Z。
W)で表現すると(X又はY又は2が0の時にはロー電
圧レベル0を示し、10時にはハイ電圧レベルv’l示
す)、1フレーム(もしくは正負2フレーム)の間にX
、Y、Z、Wの組み合わせが必らず(0,0,0,0)
、(0,0,0,1)、(0,0,1,0)、(0,0
,1,1)、(0゜’+0sO)、(0,1,0,1)
、(0,1゜1.0)、(O+’+’t’)、(1,0
,0゜0)、(1,0,0,1)、(1,、o 、 1
. o )、(1,0,1,1)、(1,1,0,0)
、(1゜1.0.1)、(1,1,1,0)、(1,1
゜1.1)の16通シが生ずるように電圧波形を組む。
この際、組み合わせの順序は任意でよい。
−力、それに対するセグメントラインの駆動電圧波形は
、対コモン1.2,3.4に対する選択(ONl又は点
灯状態)か、非選択(OFF又は非点灯状態)によって
42の16通りの組み合わせが考えられるが各々の組み
合わせに対し第1辰の様に組み合わせる。衣中の1はハ
イレベル電圧(V)を印加する事を意味し、0はローレ
ベル電圧(0)を印加する事を意味する。又、i、6は
、同一コモンタイミング期間内の50%はハイレベル電
圧を残#)50%はローレベル電圧を印加する事を意味
する。更に第1表に於てセグノン)A、B。
0、Dの0.1については、例えば(A、B、O。
D):(0、0、1、1)の場合には、そのセグメント
ラインとコモン1.2の交点部は非選択(OFF 、非
点灯)、コモン5.4との交点部は選択(ON9点灯)
のケース金示す。つま#)Aの0又は1はコモン1との
交点部の選択又は非選択状態を示し、BのO又は1はコ
モン2との交点部の状態、Cの口又は1はコモン5との
交点部の状態、DのU又は1はコモン4との交点部の状
態を示す。
次のページに続く 第1表に基づいて表わした波形が第1図であるが例えば
セグメントラインがコモン1..2,5゜4に対しそれ
ぞれOFF、 Opp、oyp、OFFの場合、つまり
(A、B、O,D )が(o、”o、o。
0)の場合にはセグメントラインに印刀[1する電圧波
形は各コモンタイミング毎に(0→0→0→A→0→A
−+捧→1→0−+ % −+ %→1→1→1→1)
(ここでOはローレバル電圧(0)を印加し、1はハイ
レベル電圧(1’に印力日しAは同一コモンタイミング
期間内の50%は)・イレベル電圧を、残り50チはロ
ーレベル電圧を印加している〕。
このようにして形成したセグメントとコモン1゜2.5
.4との間の電圧差波形を図のVBコモン1.2,5.
4にそれぞれ示している。同様にセグメントラインがコ
モン1,2.!1.4に対しそれぞれON、OFF、O
FF、O’FFの場合にはそのセグメントラインに印加
する電圧波形は各コモンタイミング毎に(0→’4−1
→1→捧→1→1→1→Q −+ Q→0→A→0→捧
→捧→1)となる。
このセグメントラインに印加する電圧波形の規則性は次
の通りである。
XとAとの排他的論理和(Exclusive OR)
全P YとBとの排他的論理和(Exclusive oR)
をQ 2とCとの排他的論理オロ(Exclusive OR
)葡R WとDとの排多的n1ifai111(Exclusi
ve OR)全S とし、P+Q十R+Sの* ?lijオロ(SuM)i
とりS u M≧6の時にはハイレベル電圧(V)’(
z印7JII t、 S u M≦1の時にはローレベ
ル電圧(0) ’i印加し、S u 1.4 = 2の
時には中IWI的なハイレベルとローレベル電圧が各々
はソ50%になるような階段波形を印カ目するようVC
ルール什しである。
以上の規QIJ性で第1次に示した波形のロジツクをk
A成する。
本発明による駆動の実効市1圧を1数すると選択部(O
N部〕に印加される実効電圧(VON)は、 一方、非選択部(OFF部)に印加される実効電圧(V
OFF)は この数値を従来の駆動法と比較すると、いずれも4分の
1デユーテイの場合で第2表の通りになる。
第2表 ここで、上述した例によれば、SuM=2の場合、同一
コモンタイミング期間内の50%はハイレヘA 電圧(
V ) k 、 残す50%はローレベル電圧(0’)
t−印加するようにしたが、この他例も方法がある。第
1表によれば1フレーム中に(V2)のケースは、いず
れのケースにも6回存在するがそのうち3回はハイレベ
ル電圧を残り3回をローレベル電圧全印加(例えば前半
の6回と後半の6回に分ケる〕シ、フレーム単位でハイ
レベルとローレベル−i x=+ ywしても勿論本発
明は達成される。
また、本発明はAデユーティに限定されるものではなく
、Aデユーティ、晃デユーティ、14アユテイ(Nは5
以上の正整数)にも適用できる。
く効果〉 次に本発明の効果を整理すると (11供給電圧レベルが2レベルでよいため、−電源で
論理回路と液晶表示体駆動電源が共用できる。従って6
レベル、4レベルヲ作る為の昇圧もしくは抵抗分割が不
必要になり、電力の無駄使い並びに、その為のコンデン
サー抵抗等の電子部品を節約できる。
(2)供給電源電圧VK対する点灯実効電圧(VON)
か0.829 Vと他の駆動法に比べ大きいため、比較
的抵抗電圧電源で液晶表示体が駆動できるため、電池個
数が少なくて済む。特に、太陽電池駆動の場合には太陽
車4Lのパネル枚数を節約できる。
(3)以上の事により現時点の到達技術から、本発明の
駆動法を用いる事により昇圧なしの1、5 V o 1
を電源駆動表示の液晶表示装置を提供する実現性が更に
近づき、史に低電圧、低電力、低コストの電卓、時計、
計測器等が可能になり、電池寿命の向上も図られる。
【図面の簡単な説明】
第1図は本発明に基づく4分の1デユーテイの液晶表示
装置の駆動電圧波形の承体例

Claims (1)

  1. 【特許請求の範囲】 デユーティ比1:4のマルチプレックス駆動をせしめた
    液晶表示装置に於て、その表示駆動のための印加電圧波
    形として、4本のコモンライン(X 、 Y 、 Z 
    ’+ W )には各タイミング毎に電圧レベルの組み合
    わせが(0,0,0,0)、(0゜0、 、0 、1 
    )、(0,o;1,0)、(o、u。 1.1)、(0,1,0,0)、(0,1,0゜1)、
    (0+’ +’ +0)、(0,1,1,i)。 (1,o、o、0)、(1,0,0,1)、【1゜o、
    i、o)、(1,o、1 m’)、(1,1゜0.0)
    、(1,1,0,1)、(1,1,1゜O)、”+’+
    ’+’)、〔ここで1はハイレベル填圧、0はローレベ
    ル電圧ヲ衣わす〕の少なくとも16通りの組み合わせヲ
    取るように構成し、セグメントラインには各コモンライ
    ンとの交点部に於てそれぞれay(点灯)が0FF(非
    点灯)かの4の2乗の16通りの組み会わせが考えられ
    るが、その組み合わせを今、〔Δ、B、O,D)で表わ
    すとしくA、B、O,Dはそれぞれ1又は0で表わし、
    1はoN(点灯)状態、0は0FF(非点灯)状態を示
    す〕、XとA、YとB、ZとC,WとDのそれぞれ排他
    的論理和 (F、xclusive OR)’((’P、Q、、R
    ,Sとしその和P + Q + R+sが6以上の場合
    は〕・イレベル嘔圧(1)を、1以下の場合にはローレ
    ベル電圧(0)’i、2の場合にはハイレベル6圧かロ
    ーレベル電圧もしくは両者が混合し71c竜圧波形(捧
    〕を該セグメント端子に印加した事を特徴とする液晶表
    示装置。
JP3407784A 1984-02-24 1984-02-24 液晶表示装置 Pending JPS60177324A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3407784A JPS60177324A (ja) 1984-02-24 1984-02-24 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3407784A JPS60177324A (ja) 1984-02-24 1984-02-24 液晶表示装置

Publications (1)

Publication Number Publication Date
JPS60177324A true JPS60177324A (ja) 1985-09-11

Family

ID=12404194

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3407784A Pending JPS60177324A (ja) 1984-02-24 1984-02-24 液晶表示装置

Country Status (1)

Country Link
JP (1) JPS60177324A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62232620A (ja) * 1986-04-02 1987-10-13 Sharp Corp 液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62232620A (ja) * 1986-04-02 1987-10-13 Sharp Corp 液晶表示装置

Similar Documents

Publication Publication Date Title
US4748444A (en) LCD panel CMOS display circuit
JPH08262407A (ja) 薄膜トランジスタ液晶表示装置の駆動装置
JPH08289533A (ja) 薄膜トランジスタ液晶表示装置用直流−直流コンバータ
US5218352A (en) Liquid crystal display circuit
JPS6177952A (ja) 演算表示用集積回路
JPS5865481A (ja) 液晶駆動用電圧分割回路
US6084580A (en) Voltage generating circuit and liquid crystal display device incorporating the voltage generating circuit
JPS60177324A (ja) 液晶表示装置
KR19990013543A (ko) 액정표시장치의 구동전압 발생장치
JPS6121561A (ja) 電子式卓上計算機
JP4069546B2 (ja) 液晶駆動電圧発生回路
JPH0954309A (ja) 液晶表示装置
JPS58220185A (ja) 表示素子
JPH07325556A (ja) 液晶表示装置の階調電圧生成回路
JPS60173522A (ja) 液晶表示装置
US6175349B1 (en) Circuit for generating a constant voltage from a plurality of predetermined voltages using a capacitive element and switch, and a liquid crystal display apparatus employing such a circuit
JPS6117010B2 (ja)
JPS59160124A (ja) 液晶表示駆動方法
JP3020000B2 (ja) Lcd駆動用コモン電圧出力回路
JPH0140356B2 (ja)
JPS5913288A (ja) 液晶駆動回路
JPH10170884A (ja) Lcd駆動電源回路及びlcd駆動用集積回路装置
JPS59171929A (ja) 液晶駆動回路
JPH05232447A (ja) 半導体装置
JPS6370291A (ja) マトリツクス表示パネルの駆動回路