JPS6010939A - デ−タ伝送装置 - Google Patents

デ−タ伝送装置

Info

Publication number
JPS6010939A
JPS6010939A JP58119899A JP11989983A JPS6010939A JP S6010939 A JPS6010939 A JP S6010939A JP 58119899 A JP58119899 A JP 58119899A JP 11989983 A JP11989983 A JP 11989983A JP S6010939 A JPS6010939 A JP S6010939A
Authority
JP
Japan
Prior art keywords
frame
circuit
data transmission
signal
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58119899A
Other languages
English (en)
Inventor
Kazuo Yasue
安江 一男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP58119899A priority Critical patent/JPS6010939A/ja
Publication of JPS6010939A publication Critical patent/JPS6010939A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の属する技術分野〕 本発明は、ループ状に形成されたデータ伝送方式におけ
るピットシーケンスフレームによる障害の検出方式に関
するものである。
〔従来技術の説明〕
従来、この種のループ状データ伝送システムにおけるピ
ットシーケンスフレームによる障害検出方式は自局宛の
フレームについてのみ、フレームの正当性のチェックを
行い、異常が検出される毎にカウントするように構成さ
れていた。この方式では受信回路に異常がある場合には
確かに有効であるが、ループ状伝送路、および各データ
伝送装置の例えばスルー回路(通り抜は回路)に異常が
あるような場合には各データ伝送装置間で自由に転送で
きるため、どの区間で異常があったのかわからなくなる
欠点があった。また、別の従来例障害検出方式ではただ
単にフレームの正当性のエラーを検出し、エラーを検出
した局だけで管理するか、またはループ状のどこかにフ
レームの正当性のエラーがあったことについてのみ報告
するようになっていたために、伝送路上で異常があった
ことは知ることができても、システムから見てループ状
伝送路のどこが一時的障害を起しているかがわからない
欠点があった。
構成部品にICを用いる装置では、すぐに固定障害には
ならないで、最初は一時的な障害が起とυ、除々に回路
が壊れていく場合がしばしばある。
これら方式では一時的な障害の段階で異常場所を知るこ
とが必要であるにもかかわらず困難である欠点があった
〔発明の目的〕
本発明はこれを改良するもので、一時的な障害の位置を
検出することができるデータ伝送方式を提供することを
目的とする。
〔発明の特徴〕
すなわち本発明は、伝送路における一時的力障害の状況
をいち速く゛検出するために、自局宛の信号フレームに
関係なくフレームの正当性のチェックを行い、異常を検
出すると、自局よυ下位に接続されているデータ伝送装
置がこのフレームの正当性のチェックを行うことがない
ようにこのフレームの消去を行い、さらに特定のデータ
伝送装置に異常を検出したことを知らせるように構成す
ることを特徴とする。
すなわち本発明は、複数台のデータ伝、送装置間をルー
プ状伝送路を介してピットシーケンスのフレーム転送を
行うデータ伝送装置において、自局宛のフレームに関係
なくフレームの正当性のチェックを行う手段と、前記フ
レームの正当性のチェック時に異常があった場合には、
ループ状伝送路の下位に接続されたデータ伝送装置にフ
レームを転送することなくそのフレームを消去する手段
と、前記フレームの正当性の異常を検出するたびK、こ
れを特定のデータ伝送装置に知らせる手段とを備えるこ
とを特徴とする。
〔実施例の説明〕
次に添付図面を参照して本発明の一実施例装置を詳細に
説明する。第1図は本発明が適用されるシステムの構成
モデルを示す図である。データ伝送装置1〜4が伝送路
11〜14によりループ状忙連結構成されているこの伝
送路11〜14は、この例では光フアイバ伝送路である
次に第2図を参照すると、本発明の実施例装置は、伝送
路14が入力し伝送路11に出力する通路に光・電気変
換回路30が挿入され、電気信号に変換された信号は、
クロック信号を伝えるクロック線51とデータを伝える
データ線52とにより伝送路制御回路32に結合される
。さらに伝送路11にクロック信号を送出するクロック
線54と伝送路11にデータを送出するデータ線55と
を上記伝送路制御回路32と上記光・電気変換回路30
間に接続する。
第3図は上記伝送路制御回路32のブロック構成を示す
詳細図である。本回路は、伝送路から入ってくるフレー
ムを検出するフレーム検出回路101と、受信フレーム
の正当性をチェックするFoe(フレームチェックシー
ケンス)チェック回路102と、受信フレームを他局の
データ伝送装置に送るために一時記憶を行うF工FO回
路103とを備える。また、送信フレームの送出のもと
になるクロック信号を発生する水晶発振回路106と、
受信されたシリアルデータをパラレルデータに変換しF
CSチェック回路102にシリアルデータを送るシフト
レジスタ111とを備える。さらに、通り抜けのフレー
ムを消去するだめのアボート(障害)パターン発生回路
112と、WaSチェック・回路102において正当性
のエラーが発生(以降Foeエラーと称す)した場合に
セットされ、アボート発生回路112の起動および、フ
レームの消去を行う元になる7リツプフロツプ114と
、このフリップフロップ114のクロックの同期化を行
うフリップフロップ115と、116と、送信データを
一時的に格納するフリップフロップ117とを備える。
サラニ、Foeエラーを知らせるためにフレーム作成を
行い、伝送路に出す動作を行うフレーム送信回路104
を備える。さらに、各信号についてFosのチェック回
路の起動信号を301、Fcsチェック回路の演算終了
を示すFCSチェック終了信号を302、FO8演算結
果が正解値と一致しないときに発生する不一致信号を3
04、アボートパターン発生回路112でアポートパタ
ーンの発生を終了すると発生するアボート終了信号を3
05(パルスが発生)フレーム送信回路104の動作終
了を示す送信終了信号を306(パルスが発生)とそれ
ぞれ表示する。
さらに、アボート終了信号305によりセットされ、フ
レーム発生回路104を起動するフリップフロップ11
8とセレクタ121.122、レシーバ201、ドライ
バ202、ナンド回路203とを備える。
次に上記の各部分による全体の構成について説明すると
、データ線52とクロック線51とは、それぞれ別のレ
シーバ201を介してフレーム検出回路101と、F工
FO回路103と、シフトレジスタ111との入力に接
続される。上記フレーム検出回回101の一方の信号3
01を介する出力と、上記シフトレジスタ111の出力
と、このシフトレジスタ111のクロックパルス入力と
は上記FOSチェック回路102に入力する。上記フレ
ーム検出回路101の信号302を介する他方の出力と
、上記シフトレジスタ111のクロックパルス入力と、
上記FCSチェック回路102の信号304を介する出
力とは、ナンド回路203に入力する。前記F工FO回
路103ノ出力は、セレクタ121に入力する。
前記ナンド回路203の出力はフリップフロップ。
1140S端子に入力する。水晶発振回路106の出力
は上記フリップフロップ114に縦続接続されたフリッ
プフロップ115および116のCア端子に結合すると
ともに、アポート(障害)ノくターン発生回路112お
よびフレーム送信回路1040入力に結合する。
上記フリップフロップ116の出力は、セレクタ121
と、アボートパターン発生回路112と、F工FO回路
103にそれぞれ入力する。
上記アポートパターン発生回路112の一方の出力はセ
レクタ121に人力するとともに、他方の出力はフリッ
プフロップ114および118に入力する。
上記フリップフロップ118のR入力と出力はフレー”
7901104に結0“6・1ゞl;+e7!J/2 
フロップ118の出力とフレーム送信回路104の出力
とは前記セレクタ121 K縦続接続されたセレクタ1
22にそれぞれ入力する。
前記水晶発振器106の出力は上記セレクタ122に縦
続接続されたフリップフロップ117に入力するととも
K、クロック線54にドライツク202を介して出力す
る。
セレクタ122の出力は上記フリツ7” 7 o y 
フ117とドライバ202を介してデータ線55に出力
する。
第4図は本発明に適用される信号フレームの構成例を示
す図である。「F」はフラグノくターン[011111
10Jを示し、「DA」は送信先のアドレスを示し、「
sAJは送信元のアドレスを示し、rOJは制御情報を
示し、「I」はデータ情報を示し、「FC8」はフレー
ムチェックシーケンスでフレームが正しく転送されたか
どうかをチェックするための巡回冗長検査ビットを示す
ここでFOEIエラーとはPCBチェック回路により、
送られてきたデータDAからFoeまでを復号化し、正
解値と一致しないことをいう(J工80636B参照の
こと)。
次に本発明の実施例の動作を説明する。今、第1図で、
特定のデータ伝送装置をデータ伝送装置2とル、データ
伝送装置4からデータ伝送装置3宛にフレームを転送す
る場合について、データ伝送装置1の動作について説明
する。伝送路14力・ら入った光信号は、光・電気変換
回路30において光信号から電気信号に変換され、クロ
ック線51とデータ線52による情報フレームが制御回
路32に伝えられる。この信号フレームは受信クロック
51に従ってシフトレジスタ111に1ビツトずつシフ
トしな力(らセットされてゆき、同時にフレーム検出回
路101においてフラグを検出してFoeチェック回路
起動信号301をオンにする。これにより、Foeチェ
ック回路102がF、O8の演算(復号化)を開始する
。やがてフレーム検出回路101がフレームの終了を示
すフラグを検出すると、FoSチェック終了信号302
 ’aミーオン受信クロック51に同期した1サイクル
部だけ発生)として、不一致信号304をチェックする
。このとき不一致信号304 d!オンならナンド回路
203の出力信号により、フ1)ツブフロップ114が
セットされる。
一方、データ線52に到来するビットシリアルデ−タは
F工FO回路103にも入力する。水晶発振回路106
から発生されたクロックによシ、ビットシリアルデータ
は、F工FO回路103から順序よく、セレクタ122
、フリップフロップ117、ドライバ202、光・電気
変換回路30を通り伝送路11に送出される。
フレームが正常であれば、フリップフロップ114がセ
ットされないのでデータ伝送装置3宛のフレームは伝送
路11に正しく伝達される。しかし、伝送路11に一時
的な障害になる要因があるなどによυ、フレームの中の
1ビツトがいわゆる1データ化け”を起したとすると、
Foeチェック回路102がFOEIエラーを検出し、
不一致信号304がオンとなる。FCSチェック終了信
号302がオンとなると同時にフリップフロップ114
がセットされ、アポートパターン発生回路112を起動
する。これにより、セレクタ121にアポートパターン
データ「1111111100000000」をピット
シーケンスに順序よく送る。フリップフロップ114が
セットされている間はセレクタ121がアポートパター
ンデータをセレクトし、F工FO回路103からくる送
信中のフレームを消去する。
ここで6消去”とはフレームの中で「1」が7個以上続
いたときのことをいう。
アポートパターンを送出し終るとアポート終了信号30
5用線がオンとなり、フリップフロップ114をリセッ
トし、フリップフロップ118がセットされ、フレーム
送信回路104が起動される。フリップフロップ118
がセットされると、セレクタ122はフレーム送信回路
104からくるテークの方をセレクトし、フレーム送信
回路104が起動されると、「F」、rDAJ(特定デ
ータ伝送装置2のアドレス)、「SA」(自局のデータ
伝送装置1のアドレス)、「C」(制御情報を表わすコ
マンド)、「工J(FoSエラーが起ったことを示す情
報)、「FC8」、rpJを自動的に順次送出する。こ
のフレームは光・電気変換回路30を通り、伝送路 。
11に送出されて、特定データ伝送装置2に送信される
やがて送信が終了すると、送信終了信号306がオンと
なり、フリップフロップ118がリセットされ、動作が
終了する。従って、伝送路11には、「通り抜けのフレ
ーム」を消去させて、その代りにFoSエラーを検出し
たことを示すフレームをデータ伝送装置2宛に出すこと
になる。
このようにして、FOEIエラーを検出するたび毎に、
上記の動作を行い、特定のデータ伝送装置2に報告させ
ることになる。従って通常ループ監視を行う特定のデー
タ伝送装置2では、Fosエラーの数を集計すれば、シ
ステムから見てループのどのあたりで一時的障害が発生
しているがを推測することができる。
なお特定のデータ伝送装置2自身でFOEIエラーを検
出した場合についても、本発明を同様に実施することが
できる。上述では、ループ状伝送路を1本にしたが、複
数本であっても同様に本発明を実施することができる。
〔効果の説明〕
本発明には以上説明したようK、自局宛のフレームに関
係なくフレームの正当性のチェックを行い、フレームの
消去およびFCSエラーの数を記憶することにより、一
時的な障害がどの場所で起っているかを識別することが
できるという効果がある。
【図面の簡単な説明】
第1図は本発明の適用されるループ状伝送システムを示
す概要図。 第2図は本発明の実施例を示すブロック構成図。 第6図は第2図の伝送制御回路の実施例を示すブロック
構成詳細図。 第4図は本発明の信号のフレーム形体図。 1〜4・・・データ伝送装置、11〜14・・・伝送路
、30・・・光・電気変換回路、32・・・伝送路制御
回路、101・・・フレーム検出回路、102・・・F
oSチェック回路、103・・・F工FO回路、104
・・・フレーム送信回路、106・・・水晶発振回路、
111・・・シフトレジスタ、112・・・アポートパ
ターン発生回路、114〜118・・・フリップフロッ
プ、121・122・・・セレクタ、201・・・レシ
ーバ、202・−・ドライバ、203・・・ナンド;回
路。

Claims (1)

    【特許請求の範囲】
  1. (1) 複数のデータ伝送装置の間に、ループ路を介し
    てピットシーケンスの信号フレームの転送を行うデータ
    伝送装置において、 自局宛および他局宛の到来する信号フレームについてフ
    レームの正当性のチェックを行う手段と、前記フレーム
    の正当性のチェックにより異常75;検出された場合に
    、その異常が検出されたフレームを上記ループ状伝送路
    の自局より下位に接続されたデータ伝送装置に転送する
    前の段階で消去する手段と、 前記異常が検出される毎に上記ループ状伝送路に接続さ
    れた特定のデータ伝送装置に異常を知らせる手段と を備えた ことを%徴とするデータ伝送装置。
JP58119899A 1983-06-30 1983-06-30 デ−タ伝送装置 Pending JPS6010939A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58119899A JPS6010939A (ja) 1983-06-30 1983-06-30 デ−タ伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58119899A JPS6010939A (ja) 1983-06-30 1983-06-30 デ−タ伝送装置

Publications (1)

Publication Number Publication Date
JPS6010939A true JPS6010939A (ja) 1985-01-21

Family

ID=14772974

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58119899A Pending JPS6010939A (ja) 1983-06-30 1983-06-30 デ−タ伝送装置

Country Status (1)

Country Link
JP (1) JPS6010939A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63500619A (ja) * 1985-07-23 1988-03-03 チャトウィン,イアン マルカム 電子監視システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63500619A (ja) * 1985-07-23 1988-03-03 チャトウィン,イアン マルカム 電子監視システム

Similar Documents

Publication Publication Date Title
US8755285B2 (en) Method, system and apparatus for diagnosing physical downlink failure
JPH0339422B2 (ja)
US6601210B1 (en) Data integrity verification in a switching network
US5421002A (en) Method for switching between redundant buses in a distributed processing system
JPS6010939A (ja) デ−タ伝送装置
JP2002252660A (ja) シリアルデータ通信装置及び通信エラー検出方法
JPS6010940A (ja) デ−タ伝送装置
JP2010085183A (ja) 出力監視装置
JPH02180451A (ja) データ伝送方式
JPH09289535A (ja) 情報通信装置
JPS62109441A (ja) デ−タ伝送方式
JPH0461531A (ja) データ伝送方式
JPS6021648A (ja) 光信号発生装置
KR0136523B1 (ko) 루프백 시험이 가능한 데이타 링크 정합 장치
KR19980061833A (ko) 전전자 교환기의 스탠바이 프로세서의 자기진단 방법
JP2932359B2 (ja) 障害通知回路
SU1446623A1 (ru) Устройство дл контрол принимаемой информации
JPH11284605A (ja) 情報処理システムおよびそのシリアル通信方法
KR100245400B1 (ko) 동기식 전송방식의 이중화된 버스 구조에서의 장애감지 및 보고 제어장치
JPS59224937A (ja) ル−プデ−タ伝送装置
JPH04267631A (ja) パリティビット付加方式
JPS58172044A (ja) デ−タハイウエイ方式
JPH08147012A (ja) プログラマブルコントローラ
JPS584364B2 (ja) デ−タ監視方式
JPH01292939A (ja) 伝送路障害検出方式