JPS5936462A - 通信制御装置 - Google Patents

通信制御装置

Info

Publication number
JPS5936462A
JPS5936462A JP57146384A JP14638482A JPS5936462A JP S5936462 A JPS5936462 A JP S5936462A JP 57146384 A JP57146384 A JP 57146384A JP 14638482 A JP14638482 A JP 14638482A JP S5936462 A JPS5936462 A JP S5936462A
Authority
JP
Japan
Prior art keywords
line
memory
software
change
queues
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57146384A
Other languages
English (en)
Inventor
Toshihiro Nihonyanagi
二本柳 寿弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57146384A priority Critical patent/JPS5936462A/ja
Publication of JPS5936462A publication Critical patent/JPS5936462A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer And Data Communications (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は通信制御装置、特に回線の変化検出報告機能を
備えた通信制御装置に関する。
従来、通信制御装置に於いて回線の変化検出をソフトウ
ェアに通知するには、システムの基本設計時に決められ
た割込あるいはハードウェアキューによる固定的な報告
方法が採られていたが、このような方法の場合には多様
なスピード・コードを持つ回線に合せて、回線の変化検
出報告の優先順位を動的に割り付けることが難かしく、
時間規定の厳しい信号方式を使用している回線も他の低
速の回線と均尋に処理されることにより所定の時間規定
を守れないケースが度々発生し、また回線の収容を変更
・追加する際の動的変更も困難である欠点があった。
本発明は回線の変化検出報告方法を動的に指示←吟るこ
とにより上記欠点を除去し、多様な通(iを取扱う通信
制御装置に於いて、システムの負荷増大時、時間規定の
厳しい回線に対して優先処理を動的に可能ならしめる機
能を提供するものである。
本発明によると回線情報を記憶するメモリに、該回線の
変化を検出して報告する手段を有することを特徴とする
通信制御装置が得られる。
以下本発明を実施例について説明する。第1図は本発明
の一実施例を示すブロック図であり、通信制御装置のう
ちの本発明に関する部分を示したものである。図に於い
て、1は回線制御メモリ(回線の種別情報記憶部1−1
と回線の状態変化検出報告キ、−−指定記憶部1−2よ
りなる)、2はスキャナー、3はハードウェアからソフ
トウェアへの通知待行列(SSRQ−0〜8SRQ−3
)、4はソフトウェアスキャン部、5は報告キュー選択
回路である。
回線対応に設けられたワークメモリとしての回線制御メ
モリ1には該回線の各枠属性がソフトウェアから書き込
まれる部分1−1と、さらにその回線に変化が発生した
時に報告すべきキューの指定(SSRQ、−0〜5SR
Q−3)を1き込む部分1−2がある。
この回線制御メモリ1はスキャナー2により時分割的に
走査されるたひに回線の状態を監視し、回線の種別情報
で指定された時間回線の変化が続は一゛、その旨ソフト
ウェアに通知するために、該回想毎にソフトウェアによ
って予め指定されているゝゝ報告すべきキー−の指定“
に従って待ち行列(S8RQ−0〜5SRQ−3)3に
槍み込む。
ソフトウェアは待ち行列(Si’IRQ−0〜5SRQ
−3)をソフトウェア自身が設定した複数の待ち行列(
S8RQ−0〜5SRQ−3)の優先処理順に従って処
理を実行する。
本発明は以上説明した様に、多様な通信を取扱う通信制
御装置に於いて、時間規定の厳しい回線に対して優先処
理を可能ならしめ、更に優先処理の指定をソフトウェア
によって指定することによって、システムの可用性を高
める効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を部分的に示したブロック図
である。 1−=−°°回線制御メモlハ2・・・・・・スキャナ
一部、319311.7、−ドウエアからソフトウェア
通知待行夕1ハ4・・・・・・ソフトウェアスキャン部
、5・・・・・・報告キュー選択回路。 へ

Claims (1)

    【特許請求の範囲】
  1. 回線情報を記憶するメモリに、該回線の変化を検出して
    報告する手段を有することを%徴とする通信制御装置。
JP57146384A 1982-08-24 1982-08-24 通信制御装置 Pending JPS5936462A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57146384A JPS5936462A (ja) 1982-08-24 1982-08-24 通信制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57146384A JPS5936462A (ja) 1982-08-24 1982-08-24 通信制御装置

Publications (1)

Publication Number Publication Date
JPS5936462A true JPS5936462A (ja) 1984-02-28

Family

ID=15406479

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57146384A Pending JPS5936462A (ja) 1982-08-24 1982-08-24 通信制御装置

Country Status (1)

Country Link
JP (1) JPS5936462A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6237067B1 (en) 1998-08-31 2001-05-22 International Business Machines Corporation System and method for handling storage consistency conflict

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6237067B1 (en) 1998-08-31 2001-05-22 International Business Machines Corporation System and method for handling storage consistency conflict
US6442655B1 (en) 1998-08-31 2002-08-27 International Business Machines Corporation System and method for handling storage consistency conflict

Similar Documents

Publication Publication Date Title
CN108628684B (zh) 一种基于dpdk的报文处理方法及计算机设备
JPS61196326A (ja) 優先処理方式
JPS5936462A (ja) 通信制御装置
JP3245500B2 (ja) マルチプログラミングにおける事象管理方式
CN102117261B (zh) 一种芯片内部处理器之间的通信方法
KR100227781B1 (ko) 이동통신 시스템 기지국에서의 트래픽 데이터의 실시간 처리 방법
US5436888A (en) Communication path control method and communication device
JPS61279963A (ja) 割込み制御方式
JP2903525B2 (ja) ジョブ管理方式
JPS63159940A (ja) 中央処理装置割り当て制御方式
JPH0644234B2 (ja) タスク管理装置
KR100333947B1 (ko) 이동통신 시스템에서의 프로세서 과부하시 가입자 호 서비스 유지방법
JPH03204747A (ja) スタック資源共用方式
JPH0332133A (ja) パケット送信制御装置
JPS58182737A (ja) 情報処理装置
JPH05197576A (ja) 計算機ネットワークシステム
JPH03202922A (ja) プロトコル処理装置
JPH0241527A (ja) レディタスクキュー管理方式
JPH09259070A (ja) 割り込み制御方式
JPH0223739A (ja) 通信装置の相手先呼び出し方式
JPH0346052A (ja) プロセツサ間通信方法
JPH02192260A (ja) ファクシミリメッセージ出力制御方式
Wohlrab Incorporating Device Drivers into the COSAI Operating System
JPH0236636A (ja) データリンクシステム
JPH087689B2 (ja) タスク制御方式