JPS59112743A - Ais検出回路 - Google Patents

Ais検出回路

Info

Publication number
JPS59112743A
JPS59112743A JP22337382A JP22337382A JPS59112743A JP S59112743 A JPS59112743 A JP S59112743A JP 22337382 A JP22337382 A JP 22337382A JP 22337382 A JP22337382 A JP 22337382A JP S59112743 A JPS59112743 A JP S59112743A
Authority
JP
Japan
Prior art keywords
signal
ais
counter
frame
frames
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP22337382A
Other languages
English (en)
Other versions
JPH0223103B2 (ja
Inventor
Takashi Wakabayashi
隆 若林
Tetsuo Murase
村勢 徹郎
Hisanobu Fujimoto
藤本 尚延
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP22337382A priority Critical patent/JPS59112743A/ja
Publication of JPS59112743A publication Critical patent/JPS59112743A/ja
Publication of JPH0223103B2 publication Critical patent/JPH0223103B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は、オール“1”のAIS信号を確実に検出する
ことができるAIS検出回路に関するものである。
従来技術と問題点 PCM多重伝送方式に於ては、受信側で多重分離が行わ
れることになり、例えば第1図に示すように、多重分離
装置1〜3により順次上位群から下位群に分離される。
このような構成に於て、例えば上位群の多重分離装置1
に障害が発生すると、下位群の多重分離装置2.3では
、同期がとれない状態となり、同期外れが継続すること
により多重分離装置2.3は警報信号を出力することに
なる。その場合、障害発生装置でない下位群の多重分離
装置から警報信号が送出されるので、障害発生装置を探
索するための保守が容易でない欠点があった。
そこで多重分離装置1に障害が発生した場合には、オー
ル“1゛のAIS信号を下位群の多重分離装置2.3に
送出し、下位群の多重分離装置2.3では、このAIS
信号を検出することにより、上位群装置の障害と判定し
て同期外れが継続しても警報信号を送出しないように構
成されているのが一般的である。従ってこのAIS信号
をできるだけ速く検出して、自装置の障害と上位群装置
の障害とを区別し、警報信号の送出を行うか否かを制御
する必要がある。
このAIS信号を検出するには、オール“1″の信号を
検出すれば良いことになるが、データによってはオール
“1゛に相当する場合もあり、又PCM信号はフレーム
構成で伝送されるものであって、フレーム信号は“1″
と“0”とが交互に挿入されているが、このフレーム信
号の“0′′が伝送誤り等により“1”に反転する場合
があるので、相当長期間に亘り“1”が連続することを
監視しなければ、AIS信号を検出することができなか
った。
発明の目的 本発明は、比較的短時間に且つ確実にAIS信号を検出
することができるようにすることを目的とするものであ
る。以下実施例に就いて詳細に説明する。
発明の実施例 第2図は本発明の実施例の要部ブロック図であり、4は
バイポーラ・ユニポーラの変換とクロック信号すの抽出
とを行う変換回路、5は変換されたユニポーラのPCM
信号aとクロック信号すとによりフレーム同期をとる同
期回路、6は分離装置、7は同期監視を行って、同期外
れが継続することにより警報信号を出力する監視回路、
8はPCM信号aがAI’S信号であるか否か検出する
AIs検出回路である。このAIS検出回路8で上位群
装置から送出されたオール“1”のAIS信号を検出す
ると、検出信号Cを同期回路5に加えて、監視回路7に
同期外れの場合の警報信号の送出を禁止させ、且つ下位
群装置へオール゛′1”のAIS信号をそのまま送出さ
せるものである。
第3図は前述のAIS検出回路8のブロック図であり、
“0”検出部10とカウンタ11とタイマ12と判定部
13とから構成されている。PCM信号aの“0”を検
出部10で検出してカウンタ11でカウントし、そのカ
ウント内容を判定部13に加えて、AIS信号であるか
否か判定するものである。AIS信号と判定したときは
、検出信号Cを出力する。
正常時のPCM信号は例えば第4図に示すように、フレ
ームF毎に“1”と0”とを交互にフレーム信号として
挿入しているものであり、従って少なくとも7フレーム
の期間Tについて0”をカウントすると、データがオー
ル“1″であっても、“0”は3個含まれることになる
。又伝送誤りによりフレーム信号の“0”が“1°゛に
反転したとしても、通富の場合は、3個の“0”のフレ
ーム信号が総て“1″に反転することはないので、AI
S信号でない場合は、カウンタ11のカウント内容は2
以上となる。一方AIS信号は、フレーム信号に相当す
るビットを含めて、オール“1゛とするものであるから
、“0”が含まれないことになる。従ってカウンタ11
のカウント内容はOとなる。なお何等かの誤りにより、
“1゛が“0”に反転する場合もあるので、判定部13
では、カウンタ110カウント内容が1であっても、A
IS信号と判定する。従って、AIS信号を確実に検出
することができることになる。
タイマ12はカウンタ11のカウント期間Tを設定する
為のものであり、このカウント期間T毎のカウント内容
を判定部13に加えて、AIS信号であるか否かの判定
を行うものである。
なおPCM信号はユニポーラ信号に変換されているので
、インバータを介してカウンタ11に入力することによ
り、“0”のカウントを行わせる構成とすることもでき
る。
発明の詳細 な説明したように、本発明は、正常時はフレーム信号に
“0”が含まれるので、“θ″を少なくとも7フレーム
の期間Tカウントすることにより、オール“1”のデー
タであっても、フレーム信号の′0″が含まれるので、
AIS信号と区別することができ、上位群装置からのA
IS信号はフレーム信号に相当するビットも“1”であ
るから、カウンタ11でカウント期間Tに“0゛をカウ
ントすることにより、ATS信号とデータと区別して確
実に且つ高速に検出することができるものとなる。
【図面の簡単な説明】
第1図は多重PCM信号の受信側の多重分離装置の説明
図、第2図は本発明の実施例の要部ブロツク図、第3図
は本発明の実施例のAIS検出回路のブロック図、第4
図はフレーム信号の説明図である。 4は変換回路、5は同期回路、6は分離装置、7は監視
回路、8はAIS検出回路、10は“0゛′′検出11
はカウンタ、12はタイマ、13は判定部である。 特許出願人  富士通株式会社 代理人弁理士 玉蟲久五部 外3名 第1図 第2図 第3図 第4図 □■□

Claims (1)

    【特許請求の範囲】
  1. 多重分離を行う下位群側装置の障害発生時に下位群側装
    置へオール“1”のAIS信号を送出し、該AIS信号
    を下位群側装置で検出するAIS検出回路に於て、フレ
    ーム毎に“1″と0″とを交互に挿入されるフレーム信
    号の“0”信号を少なくとも7フレームの期間カウント
    するカウンタと、該カウンタのカウント内容が1以下の
    場合に前記AIS信号と判定する判定部とを備えたこと
    を特徴とするAIS検出回路。
JP22337382A 1982-12-20 1982-12-20 Ais検出回路 Granted JPS59112743A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22337382A JPS59112743A (ja) 1982-12-20 1982-12-20 Ais検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22337382A JPS59112743A (ja) 1982-12-20 1982-12-20 Ais検出回路

Publications (2)

Publication Number Publication Date
JPS59112743A true JPS59112743A (ja) 1984-06-29
JPH0223103B2 JPH0223103B2 (ja) 1990-05-22

Family

ID=16797122

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22337382A Granted JPS59112743A (ja) 1982-12-20 1982-12-20 Ais検出回路

Country Status (1)

Country Link
JP (1) JPS59112743A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02149142A (ja) * 1988-11-30 1990-06-07 Nec Corp Ais検出回路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57188154A (en) * 1981-05-15 1982-11-19 Nec Corp Failure information signal detector

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57188154A (en) * 1981-05-15 1982-11-19 Nec Corp Failure information signal detector

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02149142A (ja) * 1988-11-30 1990-06-07 Nec Corp Ais検出回路

Also Published As

Publication number Publication date
JPH0223103B2 (ja) 1990-05-22

Similar Documents

Publication Publication Date Title
EP0356012B1 (en) TDM Demultiplexer
JPS63102517A (ja) 機器障害信号伝送方式
US4567587A (en) Multiplex equipment monitoring apparatus
JPS59112743A (ja) Ais検出回路
JPH01286645A (ja) 伝送路切替方式
JPS63107240A (ja) 多重分離回路
JP2973740B2 (ja) 回線監視方式
JPH0710060B2 (ja) モニタ回路
JP2602738B2 (ja) 出力断検出回路
JPH0588851A (ja) デジタル加算回路の試験装置
JP2531720B2 (ja) デジタル多重変換装置の同期回路方式
JPS5991752A (ja) 伝送速度切替方式
JPH0771063B2 (ja) 入力信号周波数異常検出回路
JPH01137839A (ja) 伝送路誤り監視回路
JP2590888B2 (ja) 中間中継装置
JPH11232128A (ja) 装置内データパリティ監視回路
JPS6084035A (ja) 共有伝送装置
JPH0787429B2 (ja) 警報表示信号伝送方式
JPH0415648B2 (ja)
JPS6367844A (ja) 動作状態監視回路
JPH04144434A (ja) マルチメディア多重化装置
JPS62198236A (ja) 回線誤り検出回路
JPS6177438A (ja) バツフア回路の動作監視方式
JPS63248238A (ja) 中間中継器
JPS63103528A (ja) タイムスロツトアサインテ−ブル切替制御方式