JPS5885993A - 半導体記憶装置 - Google Patents
半導体記憶装置Info
- Publication number
- JPS5885993A JPS5885993A JP56184958A JP18495881A JPS5885993A JP S5885993 A JPS5885993 A JP S5885993A JP 56184958 A JP56184958 A JP 56184958A JP 18495881 A JP18495881 A JP 18495881A JP S5885993 A JPS5885993 A JP S5885993A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- mode
- memory cell
- power supply
- leakage current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims description 7
- 230000015654 memory Effects 0.000 claims abstract description 13
- 230000003068 static effect Effects 0.000 claims abstract description 5
- 238000010586 diagram Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Static Random-Access Memory (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
発明の技術分野
この発明は、スタテック形の半導体記憶装置に関する。
発明の技術的背景
従来、スタティック形のメモリセルは第1図に示すよう
に構成されている。すなわち、このメそりセルは、特定
される一方向に叫間隔で設定される複数のワード!Wt
#W!・・・、およびこのワード線に直交するよう
に設定した複数のデータ線D l e D’l ’・
・で区画される部分に配置されるもので、データ線D!
とollとの間に転送用トランジスタTr1s 7r、
/、介してメモリセルを構成する7す、プフロ、プ11
を設けている。上記転送用トランジスタTr1 t T
r2’のダートはワード線W1に接続されており、ワー
ド線Wlの制御信号によシf−タ線D1p p/、から
の信号を7リツプ7四、グL」に書き込み、あるいは7
す、7”70.グ11からその記憶信号を読み出す、上
記7リツデ70.fは1対のNチャネル型MO8)ラン
ジスタTr2 + Tr2’を備え、このトランジスタ
”r2 * Tf2’の一方の電極と対向するトランジ
スタのr−)がたすきかけに接続されるとともに、この
電極はそれぞれ転送用トランジスタTr1# Tr2に
接続されている。
に構成されている。すなわち、このメそりセルは、特定
される一方向に叫間隔で設定される複数のワード!Wt
#W!・・・、およびこのワード線に直交するよう
に設定した複数のデータ線D l e D’l ’・
・で区画される部分に配置されるもので、データ線D!
とollとの間に転送用トランジスタTr1s 7r、
/、介してメモリセルを構成する7す、プフロ、プ11
を設けている。上記転送用トランジスタTr1 t T
r2’のダートはワード線W1に接続されており、ワー
ド線Wlの制御信号によシf−タ線D1p p/、から
の信号を7リツプ7四、グL」に書き込み、あるいは7
す、7”70.グ11からその記憶信号を読み出す、上
記7リツデ70.fは1対のNチャネル型MO8)ラン
ジスタTr2 + Tr2’を備え、このトランジスタ
”r2 * Tf2’の一方の電極と対向するトランジ
スタのr−)がたすきかけに接続されるとともに、この
電極はそれぞれ転送用トランジスタTr1# Tr2に
接続されている。
また、トランジスタ’I’rz e Tr2’の他方の
電極は接地点GND K接続される。そして、上記トラ
ンジスタTr1とTr2およびTrl’r Tr2’と
の接続点はそれぞれ抵抗R、R”i介して電源vDDに
接続される。
電極は接地点GND K接続される。そして、上記トラ
ンジスタTr1とTr2およびTrl’r Tr2’と
の接続点はそれぞれ抵抗R、R”i介して電源vDDに
接続される。
背景技術の問題点
このような構成では、読み出しあるいは書き込み動作を
行なわないスタンドパイ時にもトランジスタTr2 t
”r2’のいずれか一方がオン状態であるため、電源
vDDから抵抗R1トランジスタTr2、あるいは抵抗
R′、トランジスタTr2 /を介して接地点G?IJ
Dにリーク電流が流れる。とこで、抵抗R、R’は抵抗
値が1〜5GΩのものを使用するため、トランジスタT
r217r2/の第4抗より充分大きく、スタンドパイ
時におけるリーク電流はほぼ抵抗R、R’によって決定
される。
行なわないスタンドパイ時にもトランジスタTr2 t
”r2’のいずれか一方がオン状態であるため、電源
vDDから抵抗R1トランジスタTr2、あるいは抵抗
R′、トランジスタTr2 /を介して接地点G?IJ
Dにリーク電流が流れる。とこで、抵抗R、R’は抵抗
値が1〜5GΩのものを使用するため、トランジスタT
r217r2/の第4抗より充分大きく、スタンドパイ
時におけるリーク電流はほぼ抵抗R、R’によって決定
される。
今、11源rVDD=6.OVJとすると1セル当夛の
リーク電流は「1.2〜6. OX 10 ム」とな
り、メモリセル32ケではr3.84〜19.2 Xl
0−’A」となる。したがって、大容量のメモリでは上
記リーク電流が大きくな)問題となる・発明の目的 この発明は上記のような事情に鑑みてなされたもので、
その目的とするところは、スタンドパイモード時のリー
ク電流を減少できる半導体記憶装置を提供することであ
る。
リーク電流は「1.2〜6. OX 10 ム」とな
り、メモリセル32ケではr3.84〜19.2 Xl
0−’A」となる。したがって、大容量のメモリでは上
記リーク電流が大きくな)問題となる・発明の目的 この発明は上記のような事情に鑑みてなされたもので、
その目的とするところは、スタンドパイモード時のリー
ク電流を減少できる半導体記憶装置を提供することであ
る。
発明の概要
すなわち、この発明においてはメモリセルの負荷素子と
電源との間にトランジスタと負荷抵抗とを並列接続して
設け、このトランジスタを動作モード時に導通状態、ス
タンドパイモード時に非導通状態とするように制御する
ことによシ、スタンドパイモード時に負荷抵抗を直列に
挿入してリーク電流を減少するものである。
電源との間にトランジスタと負荷抵抗とを並列接続して
設け、このトランジスタを動作モード時に導通状態、ス
タンドパイモード時に非導通状態とするように制御する
ことによシ、スタンドパイモード時に負荷抵抗を直列に
挿入してリーク電流を減少するものである。
発明の実施例
以下、この発明の一実施例について図面を参照して説明
する。
する。
第2図はその構成を示すもので、上記i@1図と同一構
成部は同じ符号を付してその説明は省略する。この発明
においては第1図の回路構成に加えて、電源vDDと抵
抗R、R’との間にPチャネル形トランジスタTr3と
負荷抵抗R−とを並列液して設けたものである。ここで
負荷抵抗USは、例えば1〜2GΩの高抵抗ポリシリコ
ン層で形成する。上記トランジスタTr3には制御信号
Sが供給されており、この信号Sは動作モード時に0”
レベル、スタンドパイモード時に″1”レベルとなる信
号である。
成部は同じ符号を付してその説明は省略する。この発明
においては第1図の回路構成に加えて、電源vDDと抵
抗R、R’との間にPチャネル形トランジスタTr3と
負荷抵抗R−とを並列液して設けたものである。ここで
負荷抵抗USは、例えば1〜2GΩの高抵抗ポリシリコ
ン層で形成する。上記トランジスタTr3には制御信号
Sが供給されており、この信号Sは動作モード時に0”
レベル、スタンドパイモード時に″1”レベルとなる信
号である。
このような構成によれば、動作モード時には3 トラン
ジスタTr5が導通状態であるので、上記第」図の回路
と同じ動作をし、スタンドパイモード時にはトランジス
タTr5が非導通状態となり、電源vDDから負荷抵抗
R,ヲ介してメモリセルに電源を供給するの゛で、リー
ク電流を減少できる。
ジスタTr5が導通状態であるので、上記第」図の回路
と同じ動作をし、スタンドパイモード時にはトランジス
タTr5が非導通状態となり、電源vDDから負荷抵抗
R,ヲ介してメモリセルに電源を供給するの゛で、リー
ク電流を減少できる。
第3図は、上述したスタンドパイモード時における抵抗
値の関係を等価回路で表わしたもので、メモリセル32
ケでの合成抵抗R,LLtri、=l、+□ (ただし、H1= B 1 =−= Ru = Rと
する)ここで、R,= Rとすれば、 となる。したがって、電源電圧r VDD= 6.OV
Jの時のリーク電流は[9,58〜9.7X10AJと
なり、第1図に示した回路に比べて約半分の消費電流に
できる。
値の関係を等価回路で表わしたもので、メモリセル32
ケでの合成抵抗R,LLtri、=l、+□ (ただし、H1= B 1 =−= Ru = Rと
する)ここで、R,= Rとすれば、 となる。したがって、電源電圧r VDD= 6.OV
Jの時のリーク電流は[9,58〜9.7X10AJと
なり、第1図に示した回路に比べて約半分の消費電流に
できる。
なお、上記実施例では、電源vDDと抵抗R1R’とO
間KPチャネル形トランジスタT’rsと負荷抵抗R1
とを設けたが、このトランジスタはNチャネル形でも良
く、また、電源V□と抵抗R2R′との間にディプレッ
ジ、ン形のトランジスタを設けても良い。
間KPチャネル形トランジスタT’rsと負荷抵抗R1
とを設けたが、このトランジスタはNチャネル形でも良
く、また、電源V□と抵抗R2R′との間にディプレッ
ジ、ン形のトランジスタを設けても良い。
発明の詳細
な説明したようKこの発明によれば、メモリセルの負荷
素子と電源との間にトランジスタと負荷抵抗とを並列接
続して設け、このトランジスタを動作モード時に導通状
態、スタンドパイモード時に非導通状態とするように構
成したので、スタンドパイモード時のリーク電流を減少
できる半導体記憶装置が得られる。
素子と電源との間にトランジスタと負荷抵抗とを並列接
続して設け、このトランジスタを動作モード時に導通状
態、スタンドパイモード時に非導通状態とするように構
成したので、スタンドパイモード時のリーク電流を減少
できる半導体記憶装置が得られる。
第1図は従来のスタティック形のメモリセルを示す回路
図、第2図はこの発明の一実施例に係る半導体記憶装置
のメモリセルを示す回路図、第3図は上記第2図の回路
におけるスタンドパイモード時の抵抗値を示す等価回路
でおる。 11・・・ツリツブ70ツグ、R、R’−・負荷素子、
R,−・・負荷抵抗、Tfle丁r1’p Tr2 s
Tr2’+ ’I’ri・・・トランジスタ’ 、v
DD ””電源、S・・・制御信号。
図、第2図はこの発明の一実施例に係る半導体記憶装置
のメモリセルを示す回路図、第3図は上記第2図の回路
におけるスタンドパイモード時の抵抗値を示す等価回路
でおる。 11・・・ツリツブ70ツグ、R、R’−・負荷素子、
R,−・・負荷抵抗、Tfle丁r1’p Tr2 s
Tr2’+ ’I’ri・・・トランジスタ’ 、v
DD ””電源、S・・・制御信号。
Claims (1)
- 7す、fフロ、f構成されたトランジスタから成るメモ
リセルがマトリクス状に配設されたスタティック形の記
憶装置において、上記各メモリセルの負荷素子と電源と
の間に接続されるトランジスタと、このトランジスタに
並列接続される負荷抵抗とを備え、上記トランジスタを
動作モード時に導通状態とし、スタンドパイモード時に
は非導通状態とするように制御する手段を備えてなるこ
と1−*徴とする半導体記憶装置・
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56184958A JPS5885993A (ja) | 1981-11-18 | 1981-11-18 | 半導体記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56184958A JPS5885993A (ja) | 1981-11-18 | 1981-11-18 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5885993A true JPS5885993A (ja) | 1983-05-23 |
Family
ID=16162319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56184958A Pending JPS5885993A (ja) | 1981-11-18 | 1981-11-18 | 半導体記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5885993A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63269397A (ja) * | 1987-04-27 | 1988-11-07 | Nec Corp | 半導体記憶回路 |
US5132929A (en) * | 1987-12-23 | 1992-07-21 | Kabushiki Kaisha Toshiba | Static RAM including leakage current detector |
JPH0493997U (ja) * | 1990-12-21 | 1992-08-14 | ||
JP2008502346A (ja) * | 2004-06-18 | 2008-01-31 | ビュン−クグ チョイ | 剥皮機 |
-
1981
- 1981-11-18 JP JP56184958A patent/JPS5885993A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63269397A (ja) * | 1987-04-27 | 1988-11-07 | Nec Corp | 半導体記憶回路 |
US5132929A (en) * | 1987-12-23 | 1992-07-21 | Kabushiki Kaisha Toshiba | Static RAM including leakage current detector |
JPH0493997U (ja) * | 1990-12-21 | 1992-08-14 | ||
JP2008502346A (ja) * | 2004-06-18 | 2008-01-31 | ビュン−クグ チョイ | 剥皮機 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5846794B2 (ja) | メモリ・アレイ | |
JPS6161198B2 (ja) | ||
KR900015164A (ko) | Nand메모리셀구조를 갖춘 eeprom | |
EP0036775B1 (en) | Static memory circuit | |
JP2835453B2 (ja) | 故障許容差動メモリ素子及び感知方法 | |
JP2723338B2 (ja) | 半導体メモリ装置 | |
EP4260319A1 (en) | Enhanced state dual memory cell | |
JPH07254284A (ja) | 半導体メモリ装置 | |
JPS5885993A (ja) | 半導体記憶装置 | |
EP0551756A1 (en) | Memory cell with ferro-electric capacitors | |
JPH0812758B2 (ja) | Sram用メモリーセル | |
JPH07335838A (ja) | 単一終端電流検出付きの半導体集積回路sramセルアレー | |
JP2940127B2 (ja) | 半導体装置 | |
JPH04111298A (ja) | メモリ回路 | |
JPH03116490A (ja) | スタティックram | |
JPH05205464A (ja) | 半導体記憶回路 | |
JPH01130395A (ja) | 半導体記憶装置 | |
JPH04337597A (ja) | 半導体記憶装置 | |
JP3044883B2 (ja) | 半導体メモリ | |
JPH0963281A (ja) | 強誘電体メモリ装置 | |
JPH04278291A (ja) | メモリセル回路 | |
JPH05128891A (ja) | ヒユーズ回路 | |
JPH04113586A (ja) | スタティックramのメモリセル | |
JPS5823385A (ja) | 半導体記憶装置 | |
JPH03104161A (ja) | 半導体記憶装置 |