JPS5851609A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPS5851609A
JPS5851609A JP15098881A JP15098881A JPS5851609A JP S5851609 A JPS5851609 A JP S5851609A JP 15098881 A JP15098881 A JP 15098881A JP 15098881 A JP15098881 A JP 15098881A JP S5851609 A JPS5851609 A JP S5851609A
Authority
JP
Japan
Prior art keywords
output
voltage
circuit
level
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15098881A
Other languages
English (en)
Other versions
JPS6365165B2 (ja
Inventor
Masato Tawara
田原 正人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP15098881A priority Critical patent/JPS5851609A/ja
Publication of JPS5851609A publication Critical patent/JPS5851609A/ja
Publication of JPS6365165B2 publication Critical patent/JPS6365165B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3005Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は信号のレベル変動を抑圧するための自動利得
制御回路の改嵐に関する。
一般に、マイクロ波通信装置においては高品質伝送を要
求される丸め、フェーディング、機器のドリフト等によ
るレベル変動を抑圧して、レベルを一定に保つ自動利得
制御回路が必要となる。この場合自動利得制御回路の入
力レベルがある規定値以下に減衰すると利得が大幅に増
大し、高レベルの雑音が送出されて回線の品質を劣化さ
せる。
これを防止するために従来の技術においては、自動利得
制御回路の入力側にて信号のレベルを監視し、そのレベ
ルが規定値以下になると利得を固定利得(lII準利得
)に切替える機能を備えていた。
この方法杜本来の自動利得制御回路の他に、入力側で信
号゛レベルを検出するためのる波器、高利得増幅器、検
波器、比較器が必要であり、とOえめに高価かつ構造上
の寸法が大になる欠点があう九。
この発明の目的は、従来の自動利得制御回路の入力側の
信号レベルを監視する機能をとり除き。
出力側検波WhO出力と可変減衰素子の制御電圧を入力
情報とする簡単壜論理回路とを付加することKより、安
価かつ小型化した自動利得制御回路を定値以下に減衰し
た場合にその入力信号レベルの監視機能を用いずに、出
力側の情報のみKより固定利得に切替えるようにした自
動利得制御回路を提供することにある。
この発明によれば、入力信号が可変減衰器を介して増幅
される増幅器と、この増幅器の出力を検波する検波器と
、この検波器の出力電圧を供給し前記可変減衰器の減衰
量を出力信号レベルを一定にするように可変する制御電
圧を出力する制御回路と、この制御回路の出力電圧と所
定値に設定された定電圧と管切替えるスイッチ手段と、
このスイッチ手段の切替出力を前記可変減衰器に接続す
る手段と、前記スイッチ手段の切替出力が所定値以下と
まったときそのスイッチ手段を前記定電圧に切替え前記
検波器の出力電圧が所定値以上になったときそのスイッ
チ手段を前記制御回路の出力に切替える論理回路とを含
む自動利得制御回路が得られる。
以下図面によりこの発明の詳細な説明する。
第1図はこの発明の実施例のブロック図である。
入力端子間に接続され電圧又は電流制御による可変抵抗
素子からなる減衰器1と、この減衰器1に接続され出力
をその出力端子にとり出す固定利得増幅器2と、その出
力端にて分岐接続され信号レベルを検出する時定数丁の
検波Wh3と、この検波電圧Vdt−人力して反転し前
記減衰器1を制御する丸めの制御回路4と、この制御回
路4の出力に接続され前記減衰器1および増幅器2を固
定利得又は自動利得制御に切替えるためのスイッチ5と
前記制御回路4の出力電圧Voと検波器3の検波電圧v
dt−人力とする論理回路6とを含み構成される。この
論理回路6はコンパレータ7.8.!:。
アンドゲート9と、(τ+α)の遅延回路11とを含ん
でいる。
次に論理回路6を第2図から第4図の特性図を用いて説
明する。
第2図は制御回路40制御電圧Voと、減衰器1および
増幅a2とからなる増幅回路の利得との関係を示す特性
図であLvaはこの増幅回路を固定利得Kを与える電圧
であp、Vreflはこの増幅回路の信号入力レベルが
あるしきい値M以下になったときこの固定利得Kに切換
える直前の利得人を与える電圧である。    − 第3図(麿)はこの増幅回路の入力レベルと検波器3の
検波電圧Vdとの関係を示す特性図である。
自動利得制御となっている間は出力レベル、すなわち検
波電圧Vdがほぼ一定の電圧vb゛の特性線りとなって
いるが、固定利得KO場合には入力レベルに対応して検
波電圧Vdの変る特性線Cとなっている。ここでVre
f2は入力レベル(M+H)となったとき固定利得Kか
ら自動利得制御に切替える電圧を示□す、但し、Hは切
替時のヒステリシスを示す。
第4図(a)はこの増幅回路の入力レベルと制御電圧v
Oとの関係を示す特性図である。自動利得制御の動作時
は、特性IIEに示すように、入力レベルが高くなると
制御電圧vOを少くして減衰器1の減衰量を多くシ、入
力レベルが低くなると制御電圧Voを大きくして減衰器
2の減衰量を少くし、出力レベルが一定とまるように制
御している。この自動利得制御回路の入力レベルがしき
い値Mよシ小さくなると、制御電圧VoはVreflよ
シ大*<なp、コンパレータ7の出力はローレヘルトが
る。この結果アンドゲート9の出力はローレベルとなシ
、スイッチ5f:Va側に切替えて、この増幅回路の利
得を固定利得にとする。この固定利得への切替により制
御電圧は瞬間的にVaとなるが、検波Ws3の時定数τ
より大きい時定数τ+α(αはタイムマージン)の遅延
回路10を通っているので、コンパレータ7には(τ+
α)時間遅れてVaが供給されハイレベルに駆動される
。したからで、入力レベルが低下している時はコンバレ
ータフの出力は、第4図(b)に示すように、ノ1イレ
ベルが瞬時ローレベルとなる信号を出力する。
一方、コンパレータ8はスイッチ5により自動利得制御
から固定利得に切替られた瞬間に検波器3の出力電圧V
dがVref2以下となりコンパレータ80出力をsr
s図(b) Ic示すようにローレベルとしているので
、ゲート9の出力はローレベルを維持している。したが
って、コンバレータフの出力が瞬間的にローレベルにな
りたことによシスイッチ5は■1側を保持することにな
る。
次に、入力レベルが低レベルから高レベルに上りて、そ
の入力レベルがM+Hより大きくなるとコンパレータ8
の出力が、第3図(C)に示すようにハイレベルとなる
。一方、コンパレータ7の出力は、第4図(C)に示す
ようにハイレベルを維持しているので、コンパレータ8
の出力がハイレベルとなった時、ゲート90出力がハイ
レベルとなりてスイッチ5が制御回路4の出力Voに切
替接続され、この回路は自動利得制御に切替られる。
以上説明したように、自動利得制御回路の入力側に特別
に信号レベル管監視する機能をもつことなく、簡単な論
理回路を付加することによシ安価かつ小型化され、固定
利得に切替える機能を有する自動利得制御回路が実現で
きる。
【図面の簡単な説明】
第1図は本発明の実施例の回路図、第2図は制御回路出
力電圧と増幅器の利得の関係を示す特性図、第3図(a
)は信号入力レベルと検波器の検波電圧との関係を示す
特性図、第3図(b) 、 (C)は入力レベルを低下
および上昇させるときのコンバレータフの出力レベル図
%第4図(a)は信号入力レベルと制御電圧との関係を
示す特性図sHa図(b) 、 (C)は入力レベルを
低下および上昇させる時のコンパレタ7の出力レベル図
である。図において1・・・・・・減衰器、2・・・・
・・増幅器、3・・・・・・検波器。 4・・・・・・制御回路、5・・・・・・スイッチ、6
・・・・・・論理回L7,8・・・・・・コンパレータ
、9・・・・・・アンドゲート、10・・・・・・遅延
回路、 第 f 図 制 樗 第2図 +(/1 第3図      第4図

Claims (1)

    【特許請求の範囲】
  1. 入力信号が可変減衰器を介して増幅される増幅器と、こ
    の増幅sO出力を検波する検波器と、この検波器の出力
    電圧を供給し前記可変減衰器の減衰量を出力信号レベル
    を一定にするように可変する制御電圧を出力する制御回
    路と、この制御回路の出力電圧と所定値に設定された定
    電圧とを切替えるスイッチ手段と、このスイッチ手段の
    切替出力を前記可変減衰器に接続する手段と、前記スイ
    、千手段の出力電圧が所定値以下とな、−)たときその
    スイッチ手段を前記定電圧に切替え前記検波器の出力電
    圧が所定値以上になったときそのスイッチ手段を前記制
    御回路の出力に切替える論理回路とを含み、1Ill記
    増幅器の出力によシ固定利得制御と自動利得制御とを切
    替えることを特徴とする自動利得制御回路。
JP15098881A 1981-09-24 1981-09-24 自動利得制御回路 Granted JPS5851609A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15098881A JPS5851609A (ja) 1981-09-24 1981-09-24 自動利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15098881A JPS5851609A (ja) 1981-09-24 1981-09-24 自動利得制御回路

Publications (2)

Publication Number Publication Date
JPS5851609A true JPS5851609A (ja) 1983-03-26
JPS6365165B2 JPS6365165B2 (ja) 1988-12-14

Family

ID=15508824

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15098881A Granted JPS5851609A (ja) 1981-09-24 1981-09-24 自動利得制御回路

Country Status (1)

Country Link
JP (1) JPS5851609A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5304947A (en) * 1992-03-17 1994-04-19 Ericsson Ge Mobile Communications, Inc. Arrangement for eliminating offset errors in a power control circuit of a pulsed transmitter final amplifier
US7193476B2 (en) 2003-10-15 2007-03-20 Nec Electronics Corporation Integrated circuit

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5085259A (ja) * 1973-11-28 1975-07-09

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5085259A (ja) * 1973-11-28 1975-07-09

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5304947A (en) * 1992-03-17 1994-04-19 Ericsson Ge Mobile Communications, Inc. Arrangement for eliminating offset errors in a power control circuit of a pulsed transmitter final amplifier
US7193476B2 (en) 2003-10-15 2007-03-20 Nec Electronics Corporation Integrated circuit

Also Published As

Publication number Publication date
JPS6365165B2 (ja) 1988-12-14

Similar Documents

Publication Publication Date Title
US4112384A (en) Controlled recovery automatic gain control amplifier
EP0656694A3 (en) Equalizer with line length detection
US5515008A (en) Output level automatic control apparatus
US5507022A (en) Electric field level detecting apparatus
JPH0666615B2 (ja) 自動利得制御方法
JPS5851609A (ja) 自動利得制御回路
US3723897A (en) Agc circuit to maintain amplification at a fixed level between speech bursts
JP2713126B2 (ja) 光受信装置
JPH0255428A (ja) マイクロ波agc回路
KR940000095B1 (ko) 수신신호 자동 이득 조절회로 및 방법
US4380777A (en) Keyed AGC circuit for video data transmitting device
JPH03108817A (ja) 送信出力制御装置
KR950003664B1 (ko) 모뎀의 자동이득제어 장치 및 방법
JP2953799B2 (ja) 光受信回路
JPH01221010A (ja) 自動電力制御回路
JPH03266512A (ja) 利得制御回路
JPH01149558A (ja) 光伝送データ受信回路
JPH05114887A (ja) 光受信器
JP2973705B2 (ja) 自動利得制御回路
JPH04258006A (ja) 利得制御装置
JP3667888B2 (ja) 送信電力制御装置
JPS6223629A (ja) 受信機
JP4050212B2 (ja) 信号受信装置
KR0116658Y1 (ko) 팩시밀리의 수신 감도 가변증폭회로
JPS639233A (ja) 送信電力の制御検出回路