JPS5845870B2 - Frame synchronization pull-in method - Google Patents

Frame synchronization pull-in method

Info

Publication number
JPS5845870B2
JPS5845870B2 JP52036124A JP3612477A JPS5845870B2 JP S5845870 B2 JPS5845870 B2 JP S5845870B2 JP 52036124 A JP52036124 A JP 52036124A JP 3612477 A JP3612477 A JP 3612477A JP S5845870 B2 JPS5845870 B2 JP S5845870B2
Authority
JP
Japan
Prior art keywords
frame synchronization
phase
pattern
signal
carrier wave
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52036124A
Other languages
Japanese (ja)
Other versions
JPS53122353A (en
Inventor
幸男 滝本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP52036124A priority Critical patent/JPS5845870B2/en
Publication of JPS53122353A publication Critical patent/JPS53122353A/en
Publication of JPS5845870B2 publication Critical patent/JPS5845870B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Radio Relay Systems (AREA)

Description

【発明の詳細な説明】 本発明は、時分割多元接続方式において、多相絶対位相
変調信号を復調するための位相復調部と連携して動作す
るフレーム同期引込方式に係る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a frame synchronization pull-in method that operates in conjunction with a phase demodulator for demodulating a polyphase absolute phase modulation signal in a time division multiple access method.

衛星通信方式等で用いられる時分割多元接続TDMA方
式においては、各送信局から送出されたバースト信号が
衛星上で重ならないように時分割された多重化配列とな
っている。
In the time division multiple access TDMA system used in satellite communication systems, etc., the burst signals transmitted from each transmitting station are time-division multiplexed so that they do not overlap on the satellite.

この多相位相変調PSK信号を復調するには、復調器の
中で各バースト信号に対応して送信側と同一周波数で、
かつ同一位相の搬送波を再生し、この再生搬送波と受信
PSK信号とを位相復調器に於て掛は合せることが必要
となる。
To demodulate this polyphase phase modulation PSK signal, the demodulator uses the same frequency as the transmitting side for each burst signal.
It is also necessary to reproduce carrier waves of the same phase and match the reproduction carrier waves and the received PSK signal in a phase demodulator.

一般に多相PSK信号波から搬送波を再生すると、再生
搬送波の位相を送信の搬送波位相と一致させることが困
難であり、その為に差動位相変調DPSK方式が使われ
ている。
Generally, when a carrier wave is regenerated from a polyphase PSK signal wave, it is difficult to match the phase of the regenerated carrier wave with the transmission carrier wave phase, and for this reason, the differential phase modulation DPSK method is used.

差動にすることは1シンボルの伝送誤りは2シンボルに
またがった誤りとして復調され、伝送品質はその分だけ
劣化する。
By making it differential, a transmission error of one symbol is demodulated as an error spanning two symbols, and the transmission quality deteriorates by that amount.

TDMA方式では、第1図aに見られる受信信号のフレ
ーム構成において、各バーストはそれぞれ異った送信局
から送出されるため、必ずしも搬送波の周波数と位相を
同一にすることはできない。
In the TDMA system, in the frame structure of the received signal shown in FIG. 1a, each burst is transmitted from a different transmitting station, so the frequency and phase of the carrier waves cannot necessarily be made the same.

そこで、第1図すのように各バースト信号の先頭部分に
ガードタイムGTをとってそのバースト信号で使用して
いる搬送波CWを付加し、受信局において搬送波再生を
やりやすくする方法が考えられている。
Therefore, as shown in Figure 1, a method has been considered in which a guard time GT is set at the beginning of each burst signal and the carrier wave CW used in that burst signal is added to make it easier to recover the carrier wave at the receiving station. There is.

また、このようにすると、基準搬送波の位相を送信側お
よび受信側の双方で同一に合せることが可能となり、も
はや差動位相変調方式を採用する必要はない。
Further, in this case, it becomes possible to match the phase of the reference carrier wave on both the transmitting side and the receiving side, and it is no longer necessary to employ a differential phase modulation method.

差動操作を行わない方式を、一般に、絶対位相変調(絶
対PSK)方式と呼ぶ。
A method that does not perform differential operation is generally called an absolute phase keying (absolute PSK) method.

この方式は、伝送誤り特性の点で差動PSK方式より優
れるので、伝送略伝ばん損失の大きな衛星通信方式では
特に有利な方式である。
Since this method is superior to the differential PSK method in terms of transmission error characteristics, it is particularly advantageous for satellite communication systems with large transmission losses.

さて、絶対位相同期方式の復調部は、位相復調器と絶対
位相搬送波再生回路とから構成される装る。
Now, the demodulation section of the absolute phase synchronization system is assumed to be composed of a phase demodulator and an absolute phase carrier regeneration circuit.

絶対位相搬送波再生回路は各バースト信号を受信すると
、同期した搬送波をできるだけ早く再生するように設計
されたタンク回路、あるいは位相同期発振器などが、各
バースト信号の先頭部分の基準搬送波CWそのものに対
して同期引込みする。
When the absolute phase carrier regeneration circuit receives each burst signal, a tank circuit or a phase synchronization oscillator designed to regenerate the synchronized carrier wave as quickly as possible is used to generate an absolute phase carrier wave with respect to the reference carrier wave CW itself at the beginning of each burst signal. Pull in synchronously.

基準搬送波期間を過ぎて、第1図すのフレーム同期パタ
ーン(局識コード)SICやDATAで示すように、次
の位相変調波期間に移ると、逆変調、あるいは再変調な
どの公知の手段により前記タンク回路等を引き続き駆動
するので、タンク回路等は基準搬送波に同期した状態で
搬送波再生を継続する。
After the reference carrier wave period, as shown by frame synchronization patterns (station identification codes) SIC and DATA in Figure 1, when moving to the next phase modulation wave period, known means such as inverse modulation or remodulation are used. Since the tank circuit and the like continue to be driven, the tank circuit and the like continue carrier wave regeneration in synchronization with the reference carrier wave.

このような絶対位相搬送波再生回路では、タンク回路等
および逆変調、あるいは再変調回路等を制御するために
、基準搬送波の到来期間を示す制御信号(第1図C)が
必要である。
In such an absolute phase carrier wave regeneration circuit, a control signal (FIG. 1C) indicating the arrival period of the reference carrier wave is required in order to control the tank circuit, etc., and the inverse modulation or remodulation circuit, etc.

この基準搬送波信号はバースト信号毎に必要であるので
、システムのフレーム配列データを有しているフレーム
同期回路から供給される。
Since this reference carrier signal is required for each burst signal, it is supplied by a frame synchronization circuit containing the frame alignment data of the system.

フレーム同期回路は、フレーム同期パターンを送信して
いるバースト信号(例えば、第1図aのバースト1)を
受信したときに、その信号の中のフレーム同期パターン
SICを検出した時刻とフレーム同期回路が予測してい
るフレーム同期パターン到来時刻との時間一致がとれて
いれば正常であると判断し、基準搬送波制御信号を含む
各種のタイミング信号を発生する。
When the frame synchronization circuit receives a burst signal transmitting a frame synchronization pattern (for example, burst 1 in Figure 1a), the frame synchronization circuit detects the frame synchronization pattern SIC in the signal and If the timing matches the predicted arrival time of the frame synchronization pattern, it is determined to be normal, and various timing signals including a reference carrier wave control signal are generated.

絶対位相変調方式を用いたTDMA方式の受信部はフレ
ーム同期が確立した後は上記の如く動作するが、フレー
ム同期の引込時には従来次のような動作をしていた。
The receiving section of the TDMA system using the absolute phase modulation system operates as described above after frame synchronization is established, but conventionally, when frame synchronization is pulled in, the following operation has been performed.

即ち、フレーム同期がとれていない場合は、いつ基準搬
送波が到来するか、またいつフレーム同期パターンが到
来するかを予測することはできない。
That is, if frame synchronization is not achieved, it is impossible to predict when the reference carrier will arrive or when the frame synchronization pattern will arrive.

そこで、フレーム同期パターン予測信号をいつも開いて
おき、いつフレーム同期パターンが到来しても検出でき
るようにしておく。
Therefore, the frame synchronization pattern prediction signal is always kept open so that it can be detected whenever a frame synchronization pattern arrives.

しかしながら、フレーム同期がとれていないと、搬送波
再生回路は必ずしも基準位相と同一の位相とはならず、
別の位相となるような位相の不確定性を有す。
However, if frame synchronization is not achieved, the carrier wave regeneration circuit will not necessarily be in the same phase as the reference phase.
It has phase uncertainty that results in a different phase.

よって、位相復調器の復調出力では正しいフレーム同期
パターンの時間位置においても、フレーム同期パターン
を検出できない場合があった。
Therefore, the frame synchronization pattern may not be detected using the demodulated output of the phase demodulator even at the correct time position of the frame synchronization pattern.

このことは、次のように説明することができる。This can be explained as follows.

例えば、4相位相変調方式において、フレーム同期パタ
ーンとしてCHI側にA、CH2側にBというパターン
を変調したとする。
For example, suppose that in a four-phase phase modulation method, a pattern A is modulated on the CHI side and a pattern B is modulated on the CH2 side as a frame synchronization pattern.

受信側で再生した搬送波の位相は位相不確定性により一
義的には定まらないが、送信側と同じ場合を00とし、
異っている場合を引込位相差に応じて90°、1800
゜2700とすると、位相復調器の出力は次の表1のよ
うになる。
The phase of the carrier wave reproduced on the receiving side cannot be uniquely determined due to phase uncertainty, but if it is the same as on the transmitting side, it is assumed to be 00,
90°, 1800° depending on the phase difference when the difference is different.
2700, the output of the phase demodulator is as shown in Table 1 below.

したがって、正常時のフレーム同期パターン(A、B、
lに対する検出用のパターン検出器では検出できないと
いう場合があった。
Therefore, the normal frame synchronization pattern (A, B,
There were cases in which the pattern detector for detecting 1 could not detect the pattern.

このことは、フレーム同期引込時に於て、同期確立まで
に極めて長い時間がかかることを意味している。
This means that it takes an extremely long time to establish synchronization when pulling in frame synchronization.

本発明の目的は、フレーム同期符号の検出の無駄を少な
くして、短い時間でフレーム同期引込みのできる絶対位
相変調信号受信用多相位相復調器のフレーム同期引込方
式を提供することにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a frame synchronization pull-in method for a polyphase demodulator for receiving an absolute phase modulation signal, which can reduce frame synchronization code detection waste and achieve frame synchronization in a short time.

本発明によれば、TDMA方式の多相絶対位相変調信号
を入力とする位相復調器と、同じく前記変調信号を入力
し、絶対位相搬送波を再生して前記位相復調器へ供給す
る絶対位相搬送波再生回路と、前記位相復調器の出力を
入力として基準搬送波と同一の再生搬送波位相によって
復調されたフレーム同期パターンを検出する絶対位相パ
ターン検出器および他の位相の再生搬送波によって復調
されたフレーム同期パターンを検出するパターン検出器
と、前記絶対位相パターン検出器を含むすべてのパター
ン検出器の出力の論理和をとった信号と前記絶対位相パ
ターン検出器の出力信号だけとを選択する選択回路と、
該選択回路により選択された検出信号をもとにフレーム
同期をとり、かつ前記選択回路の制御信号と基準搬送波
の到来を予測する基準搬送波制御信号を含むタイミング
制御信号を発生するフレーム同期回路とを含み、フレー
ム非同期時には前記選択回路により前記すべてのパター
ン検出器の論理和信号によりフレーム同期パターンを検
出し、しかる後に前記絶対位相パターン検出器によりフ
レーム同期の引込動作および保持動作を行うフレーム同
期引込方式が得られる。
According to the present invention, there is provided a phase demodulator which receives a TDMA type polyphase absolute phase modulation signal as input, and an absolute phase carrier regenerating device which also receives the modulation signal, reproduces an absolute phase carrier wave, and supplies the regenerated absolute phase carrier wave to the phase demodulator. a circuit, an absolute phase pattern detector for detecting a frame synchronization pattern demodulated by a regenerated carrier wave having the same phase as a reference carrier wave with the output of the phase demodulator as input, and a frame synchronization pattern demodulated by a regenerated carrier wave of another phase. a selection circuit that selects a pattern detector to be detected, a signal obtained by ORing the outputs of all pattern detectors including the absolute phase pattern detector, and only the output signal of the absolute phase pattern detector;
a frame synchronization circuit that performs frame synchronization based on the detection signal selected by the selection circuit and generates a timing control signal including a control signal for the selection circuit and a reference carrier control signal for predicting the arrival of a reference carrier wave; A frame synchronization pull-in method in which the selection circuit detects a frame synchronization pattern using the logical sum signal of all the pattern detectors when the frame is out of synchronization, and then the absolute phase pattern detector performs frame synchronization pull-in and hold operations. is obtained.

次に、本発明Iこよるフレーム同期引込方式の実施例を
4相位相変調方式QPSKの場合について、第2図のブ
ロック図を参照して説明する。
Next, an embodiment of the frame synchronization pull-in method according to the present invention I will be described with reference to the block diagram of FIG. 2 for the case of the quadrature phase keying method QPSK.

図において、1は絶対位相変調波信号の入力端子、2は
復調パルス信号の出力端子(QPSKの場合CH1とC
H2の2つある)、3は位相復調器、4は絶対位相搬送
波再生回路、5は絶対位相に対するパターン検出器、6
〜8は他の位相に対するパターン検出器、9はORゲー
ト、10はフレーム同期回路、11は選択回路である。
In the figure, 1 is the input terminal for the absolute phase modulated wave signal, and 2 is the output terminal for the demodulated pulse signal (in the case of QPSK, CH1 and C
H2), 3 is a phase demodulator, 4 is an absolute phase carrier recovery circuit, 5 is a pattern detector for absolute phase, 6
8 is a pattern detector for other phases, 9 is an OR gate, 10 is a frame synchronization circuit, and 11 is a selection circuit.

まず、この実施例におけるフレーム同期確立後の正常時
動作について説明する。
First, normal operation after frame synchronization is established in this embodiment will be described.

入力端子1に第1図aおよびbに示されるようなバース
ト信号が入力される。
A burst signal as shown in FIGS. 1a and 1b is input to the input terminal 1.

絶対位相搬送波再生回路4は、例えば、第3図のブロッ
ク図に示すように、逆変調回路4−1と、逆変調制御回
路4−2と、タンク回路4−3、またはPLO(位相同
期発振器)とを含むものであって、バースト信号先頭部
の基準搬送波(無変調キャリア)受信期間中はフレーム
同期回路10から供給される基準搬送波制御信号(第1
図C)により逆変調制御回路4−2の出力はo、o”に
固定される。
The absolute phase carrier regeneration circuit 4 includes, for example, an inverse modulation circuit 4-1, an inverse modulation control circuit 4-2, a tank circuit 4-3, or a PLO (phase locked oscillator), as shown in the block diagram of FIG. ), and during the reception period of the reference carrier (unmodulated carrier) at the beginning of the burst signal, the reference carrier control signal (first carrier) supplied from the frame synchronization circuit 10 is
According to FIG. C), the output of the inverse modulation control circuit 4-2 is fixed to o, o''.

このとき、逆変調回路4−1は入力変調信号を”o、o
”で変調、言いかえれば、そのままの位相で出力し、タ
ンク回路(あるいはPLO回路)4−3へ加える。
At this time, the inverse modulation circuit 4-1 converts the input modulation signal into "o, o".
In other words, it is output with the same phase and added to the tank circuit (or PLO circuit) 4-3.

タンク回路(あるいはPLO回路)4−3は、この期間
の入力信号が基準搬送波であるから容易に基準搬送波に
同期し、同一周波数で、かつ同一位相となる。
Since the input signal during this period is the reference carrier wave, the tank circuit (or PLO circuit) 4-3 easily synchronizes with the reference carrier wave and has the same frequency and the same phase.

基準搬送波期間が過ぎ、それにつづく変調波期間になる
と、基準搬送波制御信号は逆変調制御回路4−2に対し
て位相復調器3の復調信号をそのまま、すなわち0,0
.0,1、i、o、i、i等と出力するように指示する
When the reference carrier wave period passes and the following modulation wave period begins, the reference carrier wave control signal sends the demodulated signal of the phase demodulator 3 to the inverse modulation control circuit 4-2 as it is, that is, 0, 0.
.. Instruct to output 0, 1, i, o, i, i, etc.

すなわち、逆変調回路4−1を介して公知の技術である
逆変調動作を行わせることとなる。
That is, the inverse modulation operation, which is a known technique, is performed via the inverse modulation circuit 4-1.

逆変調回路4−1の出力は搬送波成分、しかも同一バー
スト内であるため基準搬送波と同一の成分を多分に含ん
でおり、タンク回路(あるいはPLO回路)4−3は先
に引き込んだ基準搬送波と同一の周波数と位相を持続す
る。
The output of the inverse modulation circuit 4-1 is a carrier wave component, and since it is within the same burst, it contains many of the same components as the reference carrier wave. Maintain the same frequency and phase.

この動作は、次々と到来する各バースト信号に対して同
様に行われ、各バースト信号毎に対応する基準搬送波が
再生される。
This operation is similarly performed for each burst signal that arrives one after another, and the corresponding reference carrier wave is regenerated for each burst signal.

基準搬送波が再生されると、位相復調器3は送信側の変
調パルス信号と同じ信号を復調することができ、これが
出力端子2から得られる。
When the reference carrier wave is regenerated, the phase demodulator 3 can demodulate the same signal as the modulated pulse signal on the transmitting side, which is obtained from the output terminal 2.

更に、第2図を参照し、フレーム同期引込動作とその後
の同期維持について説明する。
Furthermore, with reference to FIG. 2, the frame synchronization pull-in operation and subsequent synchronization maintenance will be explained.

フレーム同期引込動作はフレーム同期回路10がフレー
ム同期外れを検出した時点から始める。
The frame synchronization pull-in operation starts from the time when the frame synchronization circuit 10 detects frame synchronization loss.

まず、選択回路11は、フレーム同期回路10の同期外
れ検出動作(こよって生ずる長い時間幅の同期外れ制御
信号によりB側の接点に接続され、各種の再生搬送波位
相に対応したフレーム同期パターン検出信号を使用する
よう制御される。
First, the selection circuit 11 is connected to the B-side contact by the out-of-synchronization detection operation of the frame synchronization circuit 10 (the out-of-synchronization control signal with a long time width generated thereby), and sends a frame synchronization pattern detection signal corresponding to various reproduced carrier wave phases. controlled to use.

一方、絶対位相搬送波再生回路4はフレーム同期回路1
0からの基準搬送波制御信号が得られないために、基準
搬送波の位相を再生することができない。
On the other hand, the absolute phase carrier regeneration circuit 4 is connected to the frame synchronization circuit 1.
Since the reference carrier control signal from 0 cannot be obtained, the phase of the reference carrier cannot be recovered.

このように、送信側とは異った位相の搬送波が位相復調
器3に供給されている場合には、位相復調器3の出力は
、前述の表1に示したように、極性の反転したパルス信
号や、チャンネルが入れ替ったパルス信号となっている
In this way, when a carrier wave with a phase different from that on the transmitting side is supplied to the phase demodulator 3, the output of the phase demodulator 3 has a reversed polarity as shown in Table 1 above. This is a pulse signal or a pulse signal with swapped channels.

この場合、絶対位相に対するパターン検出器5が正しい
フレーム同期パターンを検出する確率はl/4に減って
しまう。
In this case, the probability that the absolute phase pattern detector 5 detects a correct frame synchronization pattern is reduced to 1/4.

本実施例では、このような状態に於ても、他の位相に対
するパターン検出器6〜8を設けたことにより、確実に
フレーム同期パターンを検出することができる。
In this embodiment, even in such a state, the frame synchronization pattern can be reliably detected by providing pattern detectors 6 to 8 for other phases.

しかしながら、フレーム同期の引込過程においては、フ
レーム同期パターンと同様の偽のパターンが雑音期間中
および変調信号期間中に現われる可能性があり、真の同
期パターンと偽パターンとを判別することが必要である
However, during the frame synchronization pull-in process, false patterns similar to the frame synchronization pattern may appear during the noise period and during the modulation signal period, and it is necessary to distinguish between true synchronization patterns and false patterns. be.

通常は、パターン検出器がパターン検出した後の数フレ
ームにわたって、フレーム周期と同じ周期でパターンの
検出ができるか否かを調べるが、本実施例では、例えば
次のようにしてパターンの真偽を確認する。
Normally, after the pattern detector detects the pattern, it is checked whether the pattern can be detected at the same period as the frame period over several frames, but in this embodiment, for example, the authenticity of the pattern is determined as follows. confirm.

すなわち、選択回路11によりB側の検出信号が得られ
ると、フレーム同期回路10は選択回路11の接点をA
側に戻し、かつ検出時点から1フレーム後にも基準搬送
波と検出信号が得られるかどうかを調べるために、次の
フレームの該当時刻に基準搬送波制御信号を搬送波再生
回路4へ送出する。
That is, when the selection circuit 11 obtains the detection signal on the B side, the frame synchronization circuit 10 changes the contact of the selection circuit 11 to the A side.
In order to check whether the reference carrier wave and the detection signal can be obtained one frame after the detection time, a reference carrier control signal is sent to the carrier regeneration circuit 4 at the relevant time of the next frame.

そして、丁度1フレーム後に、絶対位相に対するパター
ン検出器5がパターンを検出した場合は、フレーム同期
パルスである可能性がずっと強まり、システムが要求す
る確度まで回数を重ねて調べることができる。
If, exactly one frame later, the pattern detector 5 for absolute phase detects a pattern, it is much more likely to be a frame sync pulse, and can be investigated repeatedly to the accuracy required by the system.

フレーム同期パターンである確率が指定値以上になれば
、フレーム同期が確立したと判定し、その動作を持続す
る。
If the probability of a frame synchronization pattern is greater than or equal to the specified value, it is determined that frame synchronization has been established, and the operation is continued.

もし、判定過程で、フレーム同期パターンでなく、偽パ
ターンであると判定した場合は、再び選択回路11の接
点をB側に接続し、フレーム同期パターンの可能性のあ
るパターンの到来を検出する動作へ戻る。
If, in the determination process, it is determined that it is not a frame synchronization pattern but a false pattern, the contact of the selection circuit 11 is connected to the B side again, and the operation of detecting the arrival of a pattern that may be a frame synchronization pattern Return to

なお、上記の実施例においては、4相位相変調方式を適
用した場合を例に挙げて説明したが、本発明は、2相以
上の多相PSK波に対しても同様に適用できることは言
うまでもない。
In addition, although the above embodiment has been explained by taking as an example the case where a four-phase phase modulation method is applied, it goes without saying that the present invention can be similarly applied to polyphase PSK waves of two or more phases. .

本発明による効果をより明確にする為に、第4図のグラ
フを参照して同期引込みに要する検出試行回数を従来方
式と比較してみる。
In order to clarify the effects of the present invention, the number of detection trials required for synchronization pull-in will be compared with the conventional method with reference to the graph of FIG.

例えば、4相PSK変調方式を用い、1フレームを構成
するビット長Nが10万ビツトで、フレーム同期符号長
lが8ビツトであるとする。
For example, assume that a four-phase PSK modulation method is used, the bit length N constituting one frame is 100,000 bits, and the frame synchronization code length l is 8 bits.

フレーム同期符号と同一のパターンがランダムに変調さ
れたデータ期間中、あるいは雑音期間中に生じる確率は
2−1(すなわち、1/256)であり、1フレーム中
−1゜ に存在する確率は約2 N(約400)である。
The probability that the same pattern as the frame synchronization code will occur during a randomly modulated data period or during a noise period is 2-1 (i.e., 1/256), and the probability that it will exist at -1° in one frame is approximately 2 N (approximately 400).

従来のごとく、1種類のパターン検出器だけを用いてい
ると、再生搬送波の位相不確定性から真のフレーム同期
パターンを検出する効率が1/4となってしまい、2−
1−N個のパターン検出に対して25%となり、更につ
づいて同数のl 。
If only one type of pattern detector is used as in the past, the efficiency of detecting the true frame synchronization pattern from the phase uncertainty of the reproduced carrier wave will be reduced to 1/4, resulting in a 2-
25% for 1-N pattern detections, followed by the same number of l.

パターン検出を行うと25%+75%X7−=44%、
以下44%+66%×7−60%、・・・となって、第
4図の実線のように正しいフレーム同期パターン検出の
累積確率は上昇していく。
When pattern detection is performed, 25% + 75% x 7 - = 44%,
Thereafter, it becomes 44%+66%×7-60%, etc., and the cumulative probability of correct frame synchronization pattern detection increases as shown by the solid line in FIG.

これに対し、本発明のように可能性のある全パターンを
検出しようとすると、可能性のあるパターンの検出回数
は4相の場合は4倍に(M相の場合はM倍に)増−4゜ えて、4X2 N(約1600)になる。
On the other hand, when trying to detect all possible patterns as in the present invention, the number of possible pattern detections increases by four times in the case of 4 phases (by M times in the case of M phases). Divert by 4 degrees and it becomes 4X2 N (approximately 1600).

しかしながら、位相不確定性を考慮して全ての場合を網
罹しているので、この回数だけで累積確率は100%に
なる。
However, since all cases are covered in consideration of phase uncertainty, the cumulative probability becomes 100% with just this number of calculations.

この様子を示すと、第4図の破線のようになる。This situation is illustrated by the broken line in FIG.

このようにして、従来は同期引込みに極めて長い時間を
要することがあったのに対し、本方式によれば、より短
い時間でフレーム同期引込みを完了することが可能であ
る。
In this way, whereas conventionally it took an extremely long time to pull in synchronization, according to this method, it is possible to complete frame synchronization in a shorter time.

なお、上記の説明において、「試行」とは、Nビットか
ら構成される1フレーム内でフレーム同期パターンと同
じパターンが何回か現われるが、その後のフレームでも
引き続き同じタイムスロットに該当するパターンが生じ
るか否かを調べる動作を指し、「累積確率」とは、試行
を重ねていく間に増加していく真のフレーム同期パター
ンを検出する確率の積分値を言う。
In the above explanation, "trial" means that the same pattern as the frame synchronization pattern appears several times within one frame consisting of N bits, but the pattern corresponding to the same time slot continues to occur in subsequent frames. The term "cumulative probability" refers to the integral value of the probability of detecting a true frame synchronization pattern, which increases over the course of repeated trials.

【図面の簡単な説明】[Brief explanation of drawings]

第1図a、bおよびCは、TDMA方式に適用されるそ
れぞれ受信信号のフレーム構成、バースト信号および搬
送波再生回路の制御信号を示すタイムチャート、第2図
は本発明による実施例の構成を4相位相変調方式の場合
について示すブロック図、第3図は、第2図における絶
対位相搬送波再生回路の具体的な構成例を示すブロック
図、第4図はフレーム同期引込までの試行の回数と引込
累積確率との関係を示すグラフである。 図において、3は位相復調器、4は絶対位相搬送波再生
回路、5は絶対位相に対するパターン検出器、6′−8
は他の位相に対するパターン検出器、9はORゲート、
10はフレーム同期回路、11は選択回路である。
Figures 1a, b, and c are time charts showing the frame structure of a received signal, a burst signal, and a control signal of a carrier wave regeneration circuit applied to the TDMA system, respectively, and Figure 2 shows the configuration of an embodiment according to the present invention. Figure 3 is a block diagram showing a specific configuration example of the absolute phase carrier regeneration circuit in Figure 2, and Figure 4 shows the number of trials in frame synchronization pull-in and pull-in. It is a graph showing the relationship with cumulative probability. In the figure, 3 is a phase demodulator, 4 is an absolute phase carrier recovery circuit, 5 is a pattern detector for absolute phase, and 6'-8
is a pattern detector for other phases, 9 is an OR gate,
10 is a frame synchronization circuit, and 11 is a selection circuit.

Claims (1)

【特許請求の範囲】[Claims] 1 時分割多元接続方式の多相絶対位相変調信号を入力
とする位相復調器と、同じく前記変調信号を入力し、絶
対位相搬送波を再生して前記位相復調器へ供給する絶対
位相搬送波再生回路と、前記位相復調器の出力を入力と
して基準搬送波と同一の再生搬送波位相によって復調さ
れたフレーム同期パターンを検出する絶対位相パターン
検出器および他の位相の再生搬送波によって復調された
フレーム同期パターンを検出するパターン検出器と、前
記絶対位相パターン検出器を含むすべてのパターン検出
器の出力の論理和をとった信号と前記絶対位相パターン
検出器の出力信号だけとを選択する選択回路と、該選択
回路により選択された検出信号をもとにフレーム同期を
とり、かつ前記選択回路の制御信号と基準搬送波の到来
を予測する基準搬送波制御信号を含むタイミング制御信
号を発生するフレーム同期回路とを含み、フレーム非同
期時には前記選択回路により前記すべてのパターン検出
器の論理和信号によりフレーム同期パターンを検出し、
しかる後に、励記絶対位相パターン検出器によりフレー
ム同期の引込動作および保持動作を行うフレーム同期引
込方式。
1 A phase demodulator that receives a time division multiple access type polyphase absolute phase modulation signal as an input, and an absolute phase carrier regeneration circuit that also receives the modulation signal, regenerates an absolute phase carrier wave, and supplies it to the phase demodulator. , an absolute phase pattern detector that receives the output of the phase demodulator as input and detects a frame synchronization pattern demodulated by a reproduced carrier wave having the same phase as the reference carrier wave; and an absolute phase pattern detector that detects a frame synchronization pattern demodulated by a reproduced carrier wave of a different phase. a pattern detector, a selection circuit that selects a logical sum of the outputs of all pattern detectors including the absolute phase pattern detector, and only the output signal of the absolute phase pattern detector; a frame synchronization circuit that performs frame synchronization based on the selected detection signal and generates a timing control signal including a control signal for the selection circuit and a reference carrier control signal that predicts the arrival of a reference carrier; Sometimes, the selection circuit detects a frame synchronization pattern using the OR signal of all the pattern detectors;
A frame synchronization pull-in method that then performs frame synchronization pull-in and hold operations using an excitation absolute phase pattern detector.
JP52036124A 1977-04-01 1977-04-01 Frame synchronization pull-in method Expired JPS5845870B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP52036124A JPS5845870B2 (en) 1977-04-01 1977-04-01 Frame synchronization pull-in method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP52036124A JPS5845870B2 (en) 1977-04-01 1977-04-01 Frame synchronization pull-in method

Publications (2)

Publication Number Publication Date
JPS53122353A JPS53122353A (en) 1978-10-25
JPS5845870B2 true JPS5845870B2 (en) 1983-10-13

Family

ID=12461023

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52036124A Expired JPS5845870B2 (en) 1977-04-01 1977-04-01 Frame synchronization pull-in method

Country Status (1)

Country Link
JP (1) JPS5845870B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01162840U (en) * 1988-05-06 1989-11-13

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2499791B1 (en) * 1981-02-06 1987-10-30 Lignes Telegraph Telephon SYNCHRONIZATION METHOD AND DEVICE ON RECEPTION OF A SIGNAL PROVIDED WITH A SYNCHRONIZATION PATTERN
JPS60173944A (en) * 1984-02-17 1985-09-07 Fujitsu Ltd Adjacent channel identification system
JPS6158349A (en) * 1984-08-30 1986-03-25 Nec Corp Frame synchronization circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01162840U (en) * 1988-05-06 1989-11-13

Also Published As

Publication number Publication date
JPS53122353A (en) 1978-10-25

Similar Documents

Publication Publication Date Title
US5619507A (en) Method and apparatus for establishing and maintaining frame synchronization in a satellite communication system
US5559833A (en) Transmission system comprising timing recovery
JPS596099B2 (en) Processing device that interfaces the burst modem and low-speed terminal processing device
US4290140A (en) Combined coherent frequency and phase shift keying modulation system
US3809817A (en) Asynchronous quadriphase communications system and method
CA2048933C (en) Carrier aquisition apparatus for digital satellite communication system
JPS5845870B2 (en) Frame synchronization pull-in method
JPH08265384A (en) Demodulator
EP0720325B1 (en) System for acquiring a desired carrier from an FDM signal
EP0594402B1 (en) Apparatus for and method of clock timing recovery in a receiver
US6639951B1 (en) Digital demodulator
JPH06101718B2 (en) TDMA frame synchronization method
US6959051B2 (en) Clock regenerator for use in demodulating digital modulated signals
US4012696A (en) Multiple rate digital command detection system with range clean-up capability
JP3701162B2 (en) Site diversity method
JP2002237793A (en) Recovery of initial packet transmitted by transmission in packet transmission system with return channel
JPS61218240A (en) Frame synchronizing system
JPH098858A (en) Timing regenerating circuit
JPS6093836A (en) Initial acquisition system
JPH0230220B2 (en)
JP2000049658A (en) Synchronizing signal transmission method for spread spectrum communication
JPH04177931A (en) Communication system
JPS59190753A (en) Two-way communication system
DK152636B (en) METHOD AND APPARATUS FOR DETECTING AND INTERPRETING AN EMERGENCY SIGNAL
JPH02165753A (en) Method and equipment for demodulating frequency multiple signal