JPS5825746A - 搬送波再生回路 - Google Patents

搬送波再生回路

Info

Publication number
JPS5825746A
JPS5825746A JP56124872A JP12487281A JPS5825746A JP S5825746 A JPS5825746 A JP S5825746A JP 56124872 A JP56124872 A JP 56124872A JP 12487281 A JP12487281 A JP 12487281A JP S5825746 A JPS5825746 A JP S5825746A
Authority
JP
Japan
Prior art keywords
circuit
difference
carrier wave
frequency
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56124872A
Other languages
English (en)
Other versions
JPS6347182B2 (ja
Inventor
Susumu Sasaki
進 佐々木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP56124872A priority Critical patent/JPS5825746A/ja
Priority to US06/406,940 priority patent/US4507617A/en
Priority to DE8282304203T priority patent/DE3272570D1/de
Priority to EP19820304203 priority patent/EP0072241B1/en
Publication of JPS5825746A publication Critical patent/JPS5825746A/ja
Publication of JPS6347182B2 publication Critical patent/JPS6347182B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2271Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals
    • H04L27/2273Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals associated with quadrature demodulation, e.g. Costas loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ベースバンド型の搬送波再生回路に関するも
のである。
受信psに変調波を復調する為の搬送波を再生する搬送
波再生回路は、既に種々の構成のものが知られている。
例えば、4相psx変調波については4逓倍して無変調
信号とした後、4分周することによシ、受信信号に位相
同期した搬送波を再生する逓倍方式、復調出力で受信p
sx変調波を変調する再変調方式、コスタスループの出
力を用いたベースバンド処理方式等が知られている。
ベースバンド処理方式は、受信PSK変調波から直接的
に搬送波を再生するものではないから1通常は電圧制御
発振器を用いた位相同期回路を設けるものである。例え
ば第1図に示すようK、位相検波器1、ベースバンド処
理回路2、増幅器5、低域f波器4及び電圧制御発振器
5によシ位相同期回路を構成し、電圧制御発振器5の出
力を再生搬送波とするものである。
しかし、第1図に示す従来のベースノ(ンド型の搬送波
再生回路に於いては、引込範囲を広くすると、擬似引込
みの問題が生じ、この擬似引込みを防止する為に高安定
度の電圧制御水晶発振器を用いることが提案されている
。しかし、電圧制御水晶発振器は高価であシ、又引込範
囲が狭くなる欠点が生じる。
そこで引込範囲を広くする為に、第2図に示すように、
掃引回路10を設けると共に水晶発振器勢の高安定発振
器6を設け、電圧制御発振器5の出力の再生搬送波と、
高安定発振器6の出力とを掃引回路10を起動し、和回
路11によシ掃引回路10の出力を加算して電圧制御発
振器5の制御電圧とし、発振局、波数の掃引全行なわせ
る。従って擬似引込み状態では、周波数差が大きいこと
によシ掃引動作が行なわれ、擬似引込み状態から脱出し
て再引込み動作が行なわれるととKなる。
しかし、擬似引込み状態から脱出させても、掃引信号に
よって他の擬似引込み点に引込まれる場合があシ、引込
範囲の拡大の為には、掃引周波数や掃引信号等の設定を
慎重に行なわなければならず、設定、製作、調整が容易
でない亀のであった。
本発明は、ベースバンド処理方式に於ける再生搬送波と
受信変調波との周波数差成分を容易に得られるようにし
て、自動周波数制御を可能とし、引込み範囲の拡大を経
済的に実現し得るようにすることを目的とするものであ
シ、以下実施例について詳細に説明する。
第3図は本発明の実施例のブロック線図であり、21は
入力信号を2分岐させるハイブリッド回路、22.23
は位相検波器、24はコスタスループ型等のベースバン
ド処理回路、25.26は微分回路27.28は混合回
路、29は差回路、30.33は低域f波回路、51.
52は増幅器、34は電圧制御発振器、35は90゜移
相器である。電圧制御発振器34の出力の再生搬送波は
、直接位相検波器22に又90°移相回路35を介して
位相検波器23にそれぞれ加えられ、ハイブリッド回路
21で2分岐された入力信号の4相psx変論波の位相
検波が行なわれて、ベースバンド処理回路24に加えら
れる。
電圧制御発振器34の発振周波数と入力信号の4相PS
E変調波の周波数との差を−dとし、位相検波器22,
23の出力をそれぞれai%c−d’g+θ)。
cap (ms、1−1+θ)とすると、ベースバンド
処理回路24の出力は、ai*4(−、−1+#)及び
oep4cm、1−1+e)となる。なおベースバンド
処理回路については、例えば電子通信学会通信方式研究
会資料番号C374−42に詳細に説明されている。
微分回路25.26はベースバンド処理回路24の出力
のJPis4(#d−t+#)及びeep 4 (ωd
−1+θ)をそれぞれ微分して出力するものであシ、そ
れらの微分出力は、 一!−jzi露4(―d・t+θ月=月参4・### 
4 (#d・t+θ)・・・・・・(1)t 一(#6JF 4 (”d ”+θ))ニー48.1−
ei%4(”d’+す・・・・・・(2)t となる。混合回路27.28はベースバンド処理回路2
4の出力と微分出力とを混合するもので、それぞれの出
力’1 s ’*は、 r、=4・4−##24 (*、1−1 +# )  
    ・=−(3)1’@ = −4em4−ai%
”4(as、1・t+I)     −−・(4)とな
る。差回路29は出力”lj”lの差を出力するもので
、その差出力rは 1’=V1−1’雪 ” 4sd(esI”4(s、(1+#)十Ijs”4
(a+d−t+$))=4“d           
  ”・・・・−(5)となる。即ち周波数差−dの4
通倍された信号が得られることになる。
差回路29の出力rは低域f波回路30.増幅器S1を
介して不要維音を除去した制御電圧と力って電圧制御発
振器34に加えられる。従って擬似引込み状態に於ける
入力信号周波数と電圧制御発振器34の発振周波数との
差−dが検出されると、その差#dが零になるように電
圧制御発振器34が制御され、自動周波数制御(AFC
)ループが構成されたことになって、擬似引込みを防止
することができる。
又ベースバンド処理回路24の出力のcap4(am、
1・t+#)又はzis4(s、(−g+#)が増幅器
32及び低域f波回路33を介して電圧制御発振器S4
の制御電圧となシ、この制御電圧は、入力信号と電圧制
御発振器34の出力との位相差に対応した値となるから
、位相同期ループ(PLL)を構成することになシ、入
力信号位相に同期した電圧制御発振器64の出力即ち再
生搬送波を得ることができる。
第4図は周波数差#dと制御電圧との関係を示す曲線図
であシ、差回路29の出力rによる制御電圧によって電
圧制御発振器34が制御され、周波数差−dが零になる
ように動作する。
第5図は電圧制御発振器の要部回路図であシ、51は可
変容量ダイオード、52はコンデンサ、53はコイル、
54は発振回路部であって、可変容量ダイオード51に
印加する電圧に応じて発振周波数が変化する。即ち増幅
器51の出力の制御電圧は、周波数差−dの正、負に応
じた極性となシ、又低域P波回路33の出力の制御電圧
は位相差の正、負に応じた極性となると共に、可変容量
ダイオード51に対して重畳されて加えられるから、周
波数差ad及び位相差が零になるように制御されるも以
上説明したように、本発明は、ベースバンド型の搬送波
再生回路に於いて、コスタスループ型等のベースバンド
処理回路24の一方と他方との出力信号をそれぞれ微分
する微分回路25.26と、一方の出力信号の微分信号
と他方の出力信号とを加える第1の混合回路27と、他
方の出力信号の微分信号と一方の出力信号とを加える第
2の混合回路28と、それらの混合回路27,28の例
えば(3)。
(4)式に示す出力信号の差を(5)式に示すように求
めて、入力信号の周波数と電圧制御発振器54の発振周
波数との差#dに応じた制御電圧とする差回路29とを
備えたもので、引込範囲を拡大することができると共に
、擬似引込み状態を防止して、高速に正規な位相引込み
を行なわせることができる。
又第1及び第2の混合回路27.28の何れか一方の出
力信号にもそれぞれ周波数差・−の成分が含まれている
から、自動周波数制御の制御電圧とすることもできるが
、維音等の不要信号成分を含むことになる。しかし、本
発明の実施例のように、第1及び第2の混合回路27.
28の出力信号の差を求めることによシ、不要信号成分
が打消され、周波数差sdの成分のみ得られるので、安
定な周波数制御が可能となシ、高速引込みによる搬送波
再生を行なうことができるものと々る。又前述の実施例
は4相の場合についてのものであるが、本発明は、2相
、8相、16相等の多相変調波についての搬送波再生に
も適用し得るものである。
【図面の簡単な説明】
第1図及び第2図は従来の搬送波再生回路のブロック線
図、第3図は本発明の実施例のブロック線図、第4図は
周波数差と制御電圧との関係を示す曲線図、第5図は電
圧制御発振器の一例の回路図である。 21はノ・イブリッド回路、22.25は位相検波器、
24はベースバンド処理回路、25.26は微分回路、
27.28は混合回路、29は差回路、30 、33は
低域f波回路、31.32は増幅器、34は電圧制御発
振器、35は90°移相器である。 第1図 第2図

Claims (1)

  1. 【特許請求の範囲】 し、該電圧制御発振器の発振周波数を前記入力信号に同
    期させる搬送波再生回路に於いて、ベースバンド処理回
    路の一方と他方との出力信号をそれぞれ微分する微分回
    路、前記一方の出力信号の微分信号と前記他方の出力信
    号とを加える第1の混合回路、前記他方の出力信号の微
    分信号と前記一方や出力信号とを加える第2の混合回路
    、嚇f素、前記第1及9第2の混食 回路の出力信号の差を出力し、前記入力信号の崗波数と
    前記電圧制御発振器の発振周波数との差に応じた制御電
    圧として前記電圧制御発振器に加える差回路とを備えた
    ことを特徴とする搬送波再生回路。
JP56124872A 1981-08-10 1981-08-10 搬送波再生回路 Granted JPS5825746A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP56124872A JPS5825746A (ja) 1981-08-10 1981-08-10 搬送波再生回路
US06/406,940 US4507617A (en) 1981-08-10 1982-08-10 Carrier recovery circuit for a PSK modulated signal
DE8282304203T DE3272570D1 (en) 1981-08-10 1982-08-10 Carrier recovery circuit
EP19820304203 EP0072241B1 (en) 1981-08-10 1982-08-10 Carrier recovery circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56124872A JPS5825746A (ja) 1981-08-10 1981-08-10 搬送波再生回路

Publications (2)

Publication Number Publication Date
JPS5825746A true JPS5825746A (ja) 1983-02-16
JPS6347182B2 JPS6347182B2 (ja) 1988-09-20

Family

ID=14896181

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56124872A Granted JPS5825746A (ja) 1981-08-10 1981-08-10 搬送波再生回路

Country Status (2)

Country Link
US (1) US4507617A (ja)
JP (1) JPS5825746A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63151881A (ja) * 1986-12-16 1988-06-24 Furuno Electric Co Ltd 位相復調器
CN111917411A (zh) * 2020-08-03 2020-11-10 中南民族大学 一种基于模拟电路的类数字qpsk调制电路

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59164918U (ja) * 1983-04-21 1984-11-05 ソニー株式会社 ビデオ信号及びデイジタル信号の再生装置
US4580102A (en) * 1983-11-21 1986-04-01 Motorola, Inc. Utilizing carrier construction
US4860321A (en) * 1985-09-13 1989-08-22 Hughes Aircraft Company Lock detector for feedback loops
US4713630A (en) * 1986-07-29 1987-12-15 Communications Satellite Corporation BPSK Costas-type PLL circuit having false lock prevention
US4871974A (en) * 1988-12-23 1989-10-03 International Business Machines, Corp. Coherent phase shift keyed demodulator
EP0614587B1 (de) * 1991-11-25 1998-05-20 Siemens Aktiengesellschaft Österreich Demodulationsverfahren mit anwendung einer quadraturmodulation
ES2060536B1 (es) * 1992-11-30 1995-06-01 Alcatel Standard Electrica Sintetizador de frecuencias.
US5619154A (en) * 1995-10-10 1997-04-08 David Sarnoff Research Center, Inc. Numerical voltage controlled oscillator
JP3549963B2 (ja) * 1995-11-02 2004-08-04 三菱電機株式会社 ディジタル無線受信機
GB2328813B (en) * 1997-08-28 2001-08-29 Mitel Corp A radio frequency zero IF direct down converter
JP2000278344A (ja) * 1999-03-25 2000-10-06 Sanyo Electric Co Ltd 疑似ロック検出システム
JP4682257B2 (ja) * 2009-03-30 2011-05-11 富士通株式会社 受信装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3568067A (en) * 1969-06-13 1971-03-02 Collins Radio Co Frequency discriminator with output indicative of difference between input and local reference signals
US3748590A (en) * 1972-04-14 1973-07-24 Singer Co Sine cosine frequency tracker
JPS513160A (ja) * 1974-06-25 1976-01-12 Matsushita Electric Ind Co Ltd
CH615789A5 (ja) * 1976-06-24 1980-02-15 Oscilloquartz Sa
US4100503A (en) * 1976-07-21 1978-07-11 W. C. Lindsey Inc. Correlative tracking system with lock indicator
US4180779A (en) * 1978-09-21 1979-12-25 The United States Of America As Represented By The Secretary Of The Air Force QPSK Demodulator with two-step quadrupler and/or time-multiplexing quadrupling
JPS55149554A (en) * 1979-05-10 1980-11-20 Nec Corp Carrier reproducing circuit
JPS5676637A (en) * 1979-11-29 1981-06-24 Fujitsu Ltd Phase synchronizing circuit
GB2065395B (en) * 1979-11-29 1983-07-06 Sony Corp Frequency controlled signal generating circuit arrangements
US4419759A (en) * 1980-08-05 1983-12-06 Communications Satellite Corporation Concurrent carrier and clock synchronization for data transmission system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63151881A (ja) * 1986-12-16 1988-06-24 Furuno Electric Co Ltd 位相復調器
CN111917411A (zh) * 2020-08-03 2020-11-10 中南民族大学 一种基于模拟电路的类数字qpsk调制电路

Also Published As

Publication number Publication date
US4507617A (en) 1985-03-26
JPS6347182B2 (ja) 1988-09-20

Similar Documents

Publication Publication Date Title
JPS5825746A (ja) 搬送波再生回路
JPH0738023B2 (ja) Gps受信機の衛星電波捕捉方法
US4338574A (en) Carrier recovering circuit for phase modulated signal
JPS5835428B2 (ja) 搬送波再生回路
CA2076935C (en) Demodulating device
JPH0258826B2 (ja)
JPS6225543A (ja) 局部発振器の周波数安定化方式
JPS644386B2 (ja)
EP0122095B1 (en) Circuit for reducing offset error in fm detection
JP3254009B2 (ja) 位相固定ループを含む回路
JP3712141B2 (ja) 位相同期ループ装置
JP3396047B2 (ja) 受信装置
JPS6184933A (ja) Amステレオ復調装置
JPH05244209A (ja) 復調装置
JPS61196618A (ja) 位相同期ル−プ回路
JPH0464217B2 (ja)
JPH073706Y2 (ja) 復調器
JPS61142842A (ja) 搬送波引込み補助方式
JPS5851655A (ja) 搬送波再生回路
JPH05207078A (ja) Msk復調回路
JPS609204A (ja) テレビジヨン信号の検波回路
JPH0537577A (ja) 受信機
JPH05244212A (ja) 復調装置
JPS6154303B2 (ja)
JPH02141147A (ja) 搬送波同期回路