JPS5820016A - Control circuit of variable impedance circuit - Google Patents

Control circuit of variable impedance circuit

Info

Publication number
JPS5820016A
JPS5820016A JP11985181A JP11985181A JPS5820016A JP S5820016 A JPS5820016 A JP S5820016A JP 11985181 A JP11985181 A JP 11985181A JP 11985181 A JP11985181 A JP 11985181A JP S5820016 A JPS5820016 A JP S5820016A
Authority
JP
Japan
Prior art keywords
circuit
control
output
hold
low level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11985181A
Other languages
Japanese (ja)
Other versions
JPH0231886B2 (en
Inventor
Akio Kaneko
昭男 金子
Hitoshi Kajiwara
梶原 仁
Yukihiko Haikawa
配川 幸彦
Kazuya Nishimukai
西向 一也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ARUPAIN KK
Alpine Electronics Inc
Original Assignee
ARUPAIN KK
Alpine Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ARUPAIN KK, Alpine Electronics Inc filed Critical ARUPAIN KK
Priority to JP11985181A priority Critical patent/JPH0231886B2/en
Publication of JPS5820016A publication Critical patent/JPS5820016A/en
Publication of JPH0231886B2 publication Critical patent/JPH0231886B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/02Manually-operated control
    • H03G3/04Manually-operated control in untuned amplifiers

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

PURPOSE:To realize the automatic control of volume after the control of a variable impedance circuit excep the control of tone, balance, etc. and means of a variable resistor, by securing an automatic supply of a through signal with operation of a control voltage generator. CONSTITUTION:When a variable resistor 1 is rotated in the direction where the output increases, the output of an OR circuit is set at a high level. Thus a circuit changeover switch X is turned on which the circut changeover switches Y and Z kept off. When the switch X is closed, the output of a timer 15 is set at a low level. An inverter 4 inverts the output of the timer 15 to a high level from a low level. At the same time, the ouput of an NAND circuit 12 is set at a low level since the switches Y and Z are off. As a result, the outputs of an AND circuit 5 and an OR circuit 6 are set at a low level. Then the control element of a holding through-gate H4 is set at a low level, and the gate H4 is set in a through-mode. Thus the transmission impedance of a variable impedance circuit 9 varies in accordance with the output of the resistor 1. Thus the control of volume is carried out.

Description

【発明の詳細な説明】 本発明111 )−ンクントロール、バランスコントロ
ール勢ポリ轟−ムコントロール以外の可変インピーダン
ス回路の111111vk、自動的にホリ、−ムコント
ロールを行えるようにしたものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention 111) - Control, balance control, variable impedance circuit other than polygon control, 111111vk can automatically perform frame control.

一般にオーディオ0機器においてはバランスコントロー
ル、トーンコントロール及ヒポリ、−ムコントロール等
多数の可変インピータンス回路が使用される。ヒれ勢の
可変インビータ゛ンス回路社通常可変抵抗器を直接信号
伝送路に接続したものであるが、一部Ka司変抵抗器゛
を直接信号伝送路に接続するのではなく、信号伝送路に
接続したトランジスタ等のインヒータ゛ンス回路をそれ
ぞれに対応する可変抵抗器で制御するようにした1子ポ
リ1−ムも使われている。
Generally, in audio equipment, a large number of variable impedance circuits such as balance control, tone control, hippolyme control, etc. are used. Hire's Variable Impedance Circuit Co., Ltd. Usually, a variable resistor is connected directly to the signal transmission line, but some of the variable resistors are not directly connected to the signal transmission line, but instead are connected directly to the signal transmission line. A single-child polygon system is also used in which in-heater circuits, such as transistors, connected to the circuit are controlled by corresponding variable resistors.

しかし、このような笹来の可変インピータンス回路を使
用すると可変インピーダンス回路の数に相応した可変抵
抗器が必要となシ、可変抵抗器の操作ツマミの数が増え
るので、カーオーディオ機器等操作パネルの面積が小さ
い電子機器においてはデザイン上大きな間亀点となって
いた。又オーティオ機器においてバランスコントロール
、トーン;ントロール及びポリ暴−ムコン)0−#Iの
諸操作の中で比較的使用頻度か高く、重要なものとして
ポリ、−ムコントロールが挙げられる。
However, if you use Sasaki's variable impedance circuit like this, you will need variable resistors corresponding to the number of variable impedance circuits, and the number of operation knobs for the variable resistor will increase, so you will not be able to use the control panel of car audio equipment etc. This has been a major drawback in terms of design for electronic devices with small areas. Also, among the various operations of balance control, tone control, and polychromatic control in audio equipment, polychromatic control is relatively frequently used and important.

そこで本発明は1個の可変抵抗器によシ、トーンコント
ロール、バランスコントロール及ヒポリーームコントロ
ールを操作できるようにし、かつトーンコントロール、
バランスコントロール調整った後でも自動的にポリ具−
五コントロールを行えるようにしたものである。
Therefore, the present invention makes it possible to operate tone control, balance control, and hippolyme control with one variable resistor.
Even after adjusting the balance control, the poly tool is automatically adjusted.
It is designed to allow five controls.

以下図面を参照し碌から説明する。The details will be explained below with reference to the drawings.

第1図は従来例を示したものである。FIG. 1 shows a conventional example.

第1図において(1)は可変抵抗器(H8)〜(Hl)
は可変抵抗器(1)の出力電圧をそれぞれの制御端子(
G1)〜(Gl)に加えられる制御信号に応じて保持又
祉通過させるホールドスルーゲー)、(AI)〜(A3
)はホールドスルーゲート(Hl)〜(Hl)の出力電
圧に応じて伝達インピーダンスが変化す\、 るポリ、−ムコントロール、トーンコントロール及ヒバ
ランスコントロール用の可変インピーダンス回路、(S
s)〜(S8)はホールドスルーゲート(Hl)〜(H
s)の制御電圧を切換えるスイッチを表わしている。
In Figure 1, (1) is a variable resistor (H8) to (Hl)
is the output voltage of the variable resistor (1) at each control terminal (
G1) to (Gl) to hold or pass according to control signals applied to G1) to (AI) to (A3)
) is a variable impedance circuit for poly-me control, tone control and balance control, whose transfer impedance changes according to the output voltage of hold-through gates (Hl) to (Hl).
s) to (S8) are hold-through gates (Hl) to (H
s) represents a switch that changes the control voltage.

この回路の動作をのべると、スイッチ(Sl)を閉じ、
(S、)、(Sm)を開いておいた場合、ホールドスル
ーゲー) (Hl)の制御端子(G1)はローレベルと
なシ、ホールドスルーケート(Hl)ハスルーモードと
なる。
The operation of this circuit is as follows: close the switch (Sl),
When (S, ) and (Sm) are left open, the hold-through gate (Hl) control terminal (G1) is at a low level, and the hold-through gate (Hl) enters the hold-through mode.

そして可変抵抗器(1)の出力端子の電圧が直接可変イ
ンピーダンス回路(A、)に制御信号として供給される
ようになる。その結果可変抵抗器(1)の操作ツマミ(
図示せず)を操作し、可変抵抗器(1)の出力端子の電
圧を変えるとそれに応じて可変インピーダンス回路(A
I)の伝達インピーダンスが変わシボリュームコントロ
ールが表される。表お、この間ホールドスルーゲート(
Hl)、(H8)はホールドモードであシホールドスル
ーゲート(H3)、(Ha)はそれぞれスイッチ(Sり
、(S、)を開く直前の可変抵抗器(1)の出力電圧を
保持する。従って可変インピーダンス回路(AI)、(
Al)の伝達インビ:メンスは一定に保たれることが可
能となる。
Then, the voltage at the output terminal of the variable resistor (1) is directly supplied to the variable impedance circuit (A,) as a control signal. As a result, the operation knob of the variable resistor (1) (
By operating the variable impedance circuit (not shown) and changing the voltage at the output terminal of the variable resistor (1), the variable impedance circuit (A
The transfer impedance of I) is changed to represent the volume control. During this time, the hold-through gate (
Hl) and (H8) are in hold mode, and hold through gates (H3) and (Ha) hold the output voltage of the variable resistor (1) immediately before opening the switches (S, (S,), respectively). Therefore, the variable impedance circuit (AI), (
The transfer of Al) allows the temperature to remain constant.

トーンコントロールの場合はスイッチ(Sりを閉じ、(
S、)、(S、)を開いておく。
For tone control, close the switch (S) and (
S, ), (S,) are opened.

この場合ホールドモ−ゲー) (Hl)の制御端子(G
鵞)拡ローレベルとなシ、゛ホールドスルーゲート(H
t)はスルーモードと々る。
In this case, the control terminal (G
(Hold through gate)
t) goes through mode.

そして可変抵抗器(1)の出力端子の電圧が直接可変イ
ンピーダンス回路(AI)に制御信号として供給される
ようになる。その結果可変抵抗器(1)の操作ツマミ(
図示せず)を操作し、可変抵抗器(1)の出力端子の電
圧を変えるとそれに応じて可変インピーダンス回路(A
りの伝達インピーダンスが変わシトーンコントロールが
なされる。
Then, the voltage at the output terminal of the variable resistor (1) is directly supplied to the variable impedance circuit (AI) as a control signal. As a result, the operation knob of the variable resistor (1) (
By operating the variable impedance circuit (not shown) and changing the voltage at the output terminal of the variable resistor (1), the variable impedance circuit (A
The transmission impedance of the signal changes and tone control is performed.

バランスコントロールについても、ポリ、−ムコントロ
ール、トーンコントロールと同11に操作を行えばよい
ので省略する。
The balance control is also omitted because it can be operated in the same way as the poly, -me, and tone controls.

以上、述べた従来例においては、ポリ、−ムコントロー
ル、トーンコントロール、バランスコントロール調整の
各々の可変インピーダンスの切換えに際しては、各々の
切換スイッチ(81)、(8m)又は(SS)を選択し
壜いかぎり、可変インピーダンス回路の選択は不可能で
あシ、操作性が悪いという欠点があった。
In the conventional example described above, when changing the variable impedance for each of poly, -me control, tone control, and balance control adjustment, each selector switch (81), (8m), or (SS) is selected. Until now, it has been impossible to select a variable impedance circuit, which has had the disadvantage of poor operability.

本発明はこのようなオーディオ機器においてポリ、−ム
コントロール調整の可変インピーダンス回路が他の可変
インピーダンス回路よシ頻繁に用いられる点に鑑み、ト
ーンコントロールやバランスコントロールの調整を行っ
ても、その後自動的にポリ、−ムコントロールが行える
ようにしたものである。
In view of the fact that variable impedance circuits for poly-me control adjustment are frequently used in such audio equipment as compared to other variable impedance circuits, the present invention has been developed to automatically adjust the This allows for poly-me control.

第2図は本発明の第1の実施例であるカーオーティオ機
器の要部ブロック線図であシ、同図において(1)は可
変抵抗器、(4)はインバータ、(5)はアンド回路、
(6)〜(8)はオア回路、(8番)〜(H・)は可変
抵抗器(1)の出力電圧を制御端子(G4)〜(G6)
に加えられる制御信号に応じて保持又は通過させるホー
ルドスルーゲート、(9)〜αυはホールドモ−ケー)
(H4)〜(He)の出力電圧に応じて伝達インピーダ
ンスが変化するポリ為−ムコントロール、トーンコント
ロール及ヒバランスコントロール用の可変インピーダン
ス回路、←りと03はナンド回M、04)ハワンシ■ッ
トマルチ、(15)はワンシ箇ットマルチIの出力に応
答するタイマ、(84)と(Ss)は回路切換スイッチ
、(S・)゛は可変哲抗器(1)が変化している間は閉
じていて、可変抵抗器(1)が停止中線開く回路切換ス
イッチ、輪と(L?)はヤンプルホールド回路、(I8
とQ9は共にA(Bの時出力がハイレベルでA2Bのと
きは出力がローレベルのコンパレータ、翰はオア回路を
示している。
FIG. 2 is a block diagram of the main parts of the car audio equipment according to the first embodiment of the present invention, in which (1) is a variable resistor, (4) is an inverter, and (5) is an AND circuit. ,
(6) to (8) are OR circuits, (No. 8) to (H・) are control terminals (G4) to (G6) that control the output voltage of variable resistor (1).
(9) to αυ are hold-through gates that hold or pass depending on the control signal applied to the hold-through gate.
Variable impedance circuit for polyme control, tone control and balance control in which transfer impedance changes according to the output voltage of (H4) to (He). , (15) is a timer that responds to the output of the one-piece multi-I, (84) and (Ss) are circuit changeover switches, and (S.) is closed while the variable resistor (1) is changing. , the variable resistor (1) is stopped and the circuit changeover switch opens the line, the ring and (L?) are the yellow pull hold circuits, (I8
and Q9 are both comparators whose output is high level when A(B) and low level output when A2B, and the wire indicates an OR circuit.

第2図の回路動作についてのべる。The operation of the circuit shown in FIG. 2 will be described.

初期状態として、回路切換スイッチ(7)、(2)をO
FFとし、可変抵抗器(1)の移動を停止させておくと
、コンパレータ舖、0の出力は共にローレベルであるの
でオア回路−の出力はローレベルで、回路切換スイッチ
国は開状態となる。
As an initial state, the circuit changeover switches (7) and (2) are set to O.
When the variable resistor (1) is set to FF and the movement of the variable resistor (1) is stopped, the output of the comparator 0 is both low level, so the output of the OR circuit is low level, and the circuit changeover switch is in the open state. .

従ってオア回路(6)の出力はノ・イレベルである。Therefore, the output of the OR circuit (6) is at the no-y level.

そしてホールドモ−ケー)(H4)の制御端子(G4)
はハイレベルとなシ、ホールドスルーゲー)(H4)が
ホールドモードとなるので、可変インピータンス回路(
9)の伝達インピーダンス祉一定に保たれる。
and control terminal (G4) of hold mo-key) (H4)
is high level, hold through gate) (H4) is in hold mode, so the variable impedance circuit (H4) is in hold mode.
9) Transfer impedance is kept constant.

又、回路切換スイッチ(7)、(2)がOFFのため、
ナンド回路Q3の出力はローレベルであシ、ワンシ■ッ
トマルチIはナンド回路0の出力がローレベルのためパ
ルスを発生せず、タイマαつの出力はハイレベルのまま
となる。
Also, since the circuit changeover switches (7) and (2) are OFF,
The output of the NAND circuit Q3 is at a low level, and the one-shot multi I does not generate a pulse because the output of the NAND circuit 0 is at a low level, and the output of the timer α remains at a high level.

その結果、ホールドスルーゲート(Hg)、(Is)の
制御端子(Gw)、(G@)はノ・イレベルとなシ、ホ
ールドスルーゲート(Hl)、(H6)がホールドモー
ドとなるので、可変インピータンス回路Ql。
As a result, the control terminals (Gw) and (G@) of the hold-through gates (Hg) and (Is) are at the no level, and the hold-through gates (Hl) and (H6) are in the hold mode, making them variable. Impedance circuit Ql.

(II)の伝達インピーダンスも一定に保たれる。The transfer impedance of (II) is also kept constant.

次ニボIJ、−ムコントロールについてのべる。Next, I will talk about Nibo IJ and -me control.

可変抵抗器(1)を右方向、つまシ可変抵抗器(1)の
出力が大きくなる方向に回転していくと、コンパレータ
a8の出力はハイレベル、コンパレータ翰ノ出力はロー
レベルとなり、オア回路−の出力もハイレベルとなるた
め、回路切換スイッチ(ト)も可変抵抗器(1)の出力
に連動しONとなる。ただし、囲路切換スイッチ(2)
と(2)はOFFのitとする。
When the variable resistor (1) is rotated to the right, in the direction in which the output of the variable resistor (1) increases, the output of the comparator a8 becomes high level, the output of the comparator head becomes low level, and an OR circuit is formed. Since the output of - also becomes high level, the circuit changeover switch (G) is also turned ON in conjunction with the output of the variable resistor (1). However, the enclosure changeover switch (2)
and (2) are set to OFF.

回路切換スイッチ■が閉状態になると、ナンド回路峙の
出力はハイレベルとなる。ワンシ嘗ットマルチa4はナ
ンド回路α謙の出力がハイレベルに反転するとパルスを
発生し、タイマ(l最の出力はローレベルとなる。
When the circuit changeover switch ■ is closed, the output of the NAND circuit becomes high level. The one-shot multi a4 generates a pulse when the output of the NAND circuit α is inverted to high level, and the output of the timer (1) becomes low level.

インバータ(4)はタイマ(15)のローレベルの出力
をハイレベルに変換する。また、ナンド回路azの出力
社回路切換スイッチ(至)、(2)がOFFのためロー
レベルである。
The inverter (4) converts the low level output of the timer (15) to high level. In addition, the output circuit changeover switch (to) and (2) of the NAND circuit az are OFF and therefore at a low level.

その結果アンド回路(5)の出力はローレベルとカシ、
オア回路(6)の出力はローレベルとなる。そしてホー
ルドスルーゲー)(H4)の制御端子がローレベルとな
す、ホールドスルー’f  )(Ha)カスルーモード
となるので可変インピーダンス回路(9)の伝達インピ
ーダンスは可変抵抗器(1)の出力に従って変化し、ポ
リ、−ムコントロールが表される。
As a result, the output of the AND circuit (5) is low level,
The output of the OR circuit (6) becomes low level. Then, the control terminal of the hold-through gate (H4) becomes a low level, and the hold-through 'f) (Ha) becomes a pass-through mode, so the transfer impedance of the variable impedance circuit (9) changes according to the output of the variable resistor (1). Polymer control is represented.

ポリ、−ムコントロールの時ホールドモ−ド−) (H
s) 、(H・)は回路切換スイッチ(S4)、(Sg
)がOFFのためホールドモードとなるので可変インピ
ーダンス回路−,0υの伝達インピーダンスは一定に保
たれる。
(Hold mode during polyme control) (H
s), (H・) are circuit changeover switches (S4), (Sg
) is OFF and enters the hold mode, so the transfer impedance of the variable impedance circuit -, 0υ is kept constant.

続いて可変抵抗器(1)を左方向、つまシ可変抵抗器(
1)の出力を小さくなる方向に回転させていくと、コン
パレータa8の出力はローレベル、コンパレータ翰の出
力はハイレベルとなシ、オア回路−の出力もハイレベル
となるため、回路切換スイッチ図も可変抵抗器(1)の
出力に連動しONとなる。ただし回路切換スイッチ(7
)と(2)はOFFの11とする。
Next, move the variable resistor (1) to the left, and turn the variable resistor (
As the output of 1) is rotated in the direction of decreasing, the output of comparator a8 becomes low level, the output of comparator 1 becomes high level, and the output of OR circuit becomes high level, so the circuit changeover switch diagram is also turned on in conjunction with the output of the variable resistor (1). However, the circuit changeover switch (7
) and (2) are set to 11, which is OFF.

回路切換スイッチ■が閉状態になった後は、前述とPl
#!にホールドスルーゲート(H4)がスルーモードと
なるので、ポリ、−ムコントロールがなされる。尚ホー
ルドスルーゲート(Hs)、(H6)はホールドモード
で、可変インピーダンス回路Q〔、aυの伝達インビー
タ′ンスは一定に保たれる。
After the circuit changeover switch ■ is closed, the above and Pl.
#! Since the hold-through gate (H4) is in the through mode, polyme control is performed. Note that the hold-through gates (Hs) and (H6) are in the hold mode, and the transfer impedance of the variable impedance circuit Q[, aυ is kept constant.

次ニトーンコントロールについて述べる。Next, let's talk about Nitone control.

まず回路切換スイッチ(7)をONにし、(2)をOF
Fとする。そして可変抵抗器(11を回転させると、回
路切換スイッチ閃は可変抵抗器(1)と連動して閉状態
となる。また、回路切換スイッチ(1)をON、(2)
をOFFにするので、ナンド回路a1の出力はハイレベ
ルとなる。ワンシ習ットマルテau;iナンド回路峙の
出力がハイレベルとなるためパルスを発生し、タイマa
9の出力はローレベルとなシ、その結果オア回路(7)
の出力はローレベルとなる。そしてホールドスルーゲー
)(Hs)の制御端子(Gs)はスルーモードとなシ、
可変抵抗器(1)の出力電圧が直接可変インピーダンス
回路01に制御信号として供給されるようにカシ、その
出力電圧に応じて、可変インビータ゛ンス回路翰の伝達
インピーダンスが変わシトーンコントロールがなされる
First, turn on the circuit changeover switch (7) and turn off (2).
Let it be F. Then, when the variable resistor (11) is rotated, the circuit changeover switch flash will be in the closed state in conjunction with the variable resistor (1).Also, turn on the circuit changeover switch (1),
is turned off, so the output of the NAND circuit a1 becomes high level. Since the output of the NAND circuit becomes high level, a pulse is generated and the timer a
The output of 9 is low level, resulting in OR circuit (7)
The output becomes low level. The control terminal (Gs) of the hold-through game (Hs) is in through mode.
The output voltage of the variable resistor (1) is directly supplied to the variable impedance circuit 01 as a control signal, and the transmission impedance of the variable impedance circuit 01 is changed according to the output voltage to perform tone control. .

このとき、回路切換スイッチ(1)をON、(2)をO
FFにするため、タイマ(151の出力はローレベルで
あシ、オア回路(6)にはインバータ(4)及びアンド
回路rJzを介してハイレベルが入力され、ハイレベル
を出力する。又、オア回路(8)はスイッチ(2)がO
FFであるためタイマαりの動作にかかわらず出力をハ
イレベルとする。
At this time, turn on the circuit changeover switch (1) and turn on (2)
To make it an FF, the output of the timer (151) must be low level, and a high level is input to the OR circuit (6) via the inverter (4) and the AND circuit rJz, and a high level is output. In circuit (8), switch (2) is O
Since it is an FF, the output is set to high level regardless of the operation of timer α.

その結果、制御端子(G4)、(G・)がハイレベルで
あるのでホールドスルーゲー) (Ha) 、(Ha)
はホールドモードであシ、ホールドスルーゲート(Ha
)、(H・)は以前設定した出力電圧を保持し1tcf
fる。従って、可変インピーダンス回路(9)、aDの
伝達インピーダンスは一定に保たれる。
As a result, the control terminals (G4) and (G・) are at high level, so hold through gate) (Ha), (Ha)
is in hold mode, hold through gate (Ha
), (H・) maintain the previously set output voltage and output 1tcf.
Fru. Therefore, the transfer impedance of the variable impedance circuit (9), aD, is kept constant.

バランスコントロールについては、回路切換スイッチ(
2)をON、(至)をOFFとする以外はトーンコント
ロールの動作説明と同様なため省略する。
For balance control, use the circuit selection switch (
The explanation of the operation is the same as that of the tone control except that 2) is turned on and (to) is turned off, so the explanation will be omitted.

第3図線本発明の第2の実施例であるカーオーディオ機
器の要部ブロック線図であシ、同図において(2)祉電
源とアース間に抵抗器(R3)〜(R,)を直列接続し
て形成した直流電圧発生器と前記抵抗器(R3)〜(R
,)の各接続点と出力端子(3)間に接続されたスイッ
チ(86)−(s、)から成る調整電圧発生器、(4)
はインバータ、(5)はアンド回路、(6)〜(8)は
オア回路、(H4)〜(H・)は調整電圧発生器(2)
の出力電圧を制御端子(G4)〜(G・)K加えられる
制御信号に応じて保持又は通過させるホールドモ−ド−
)、(9)〜αυはホールドモ−ド)(H4)〜(H・
)の出力電圧に応じて低重インピータンスが変化するポ
リ、−ムコントロール、トーンコントロール及びバラン
スコントルール用の可変インピーダンス回路、aりと0
3はナンド回路、(I4ハワンシ冒ットマルf 、as
はワンシ嘗ットマルチIの出力に応答するタイマ、菌と
(2)は回路切換スイッチ、国はスイッチ(So)〜(
S、)の任意の1個を閉じるとそれに連動して閉じるス
イッチを示している。
Figure 3 is a block diagram of the main parts of a car audio device that is a second embodiment of the present invention. The DC voltage generator and the resistors (R3) to (R
a regulated voltage generator (4) consisting of a switch (86)-(s,) connected between each connection point of the , ) and the output terminal (3);
is an inverter, (5) is an AND circuit, (6) to (8) are OR circuits, (H4) to (H・) are adjustment voltage generators (2)
A hold mode in which the output voltage of is held or passed depending on the control signal applied to the control terminals (G4) to (G.)K.
), (9) ~ αυ is hold mode) (H4) ~ (H・
) variable impedance circuit for poly-me control, tone control and balance control, whose low impedance changes according to the output voltage of the
3 is a Nand circuit, (I4 Hawanshi attack mal f, as
is a timer that responds to the output of one-shot multi I, bacteria and (2) are circuit changeover switches, and country is a switch (So) ~ (
A switch that closes in conjunction with closing any one of S, ) is shown.

第3図の回路動作についてのべる。The operation of the circuit shown in FIG. 3 will be described.

初期状態として、回路切換スイッチ(7)、(2)をO
FFとし、スイッチ(S・)〜(S、)を開放すると、
回路切換スイッチ国も開状態となる。その結果オア回路
(6)の出力はハイレベルとなる。そしてホールドスル
ーゲート(H番)の制御端子はハイレベルとなす、ホー
ルドスルーゲート(H4)がホールドモードとなるので
命蜜インビニダンス回路(9)の伝達インピーダンスは
一定に保たれる。尚この時回路切換スイッチ(1)、(
2)をOFFとするため、ナンド回路Q3の出力はロー
レベルとカリ、ワンシ璽ットマルチIはナンド−路Iの
出力がローレベルのためパルスを発生せす、タイマaり
の出力はノ・イレベルのままとなる。
As an initial state, the circuit changeover switches (7) and (2) are set to O.
When FF is set and switches (S・) to (S, ) are opened,
The circuit selector switch also becomes open. As a result, the output of the OR circuit (6) becomes high level. The control terminal of the hold-through gate (No. H) is set at a high level. Since the hold-through gate (H4) is in the hold mode, the transfer impedance of the invinidance circuit (9) is kept constant. At this time, the circuit selection switch (1), (
2) to turn off, the output of NAND circuit Q3 is at low level, and the output of NAND circuit I in one-seat multi I generates a pulse because the output of NAND circuit I is at low level. It will remain as .

又、スイッチ(至)、(2)がオフであるのでホールド
スルーゲー)(us)、(H6)の制御端子(Gs)、
(G・)−はtKハイレベルとカシ、ホールドスルーゲ
ート(Ml)%  (Ha)がホールドモードとなるの
で、可食インピーダンス回路a〔、aDの伝達インピー
ダンスも一定に保たれる。
Also, since the switch (to) and (2) are off, the control terminal (Gs) of hold-through gate (us) and (H6),
(G.)- is at tK high level and the hold-through gate (Ml)% (Ha) is in the hold mode, so the transfer impedance of the edible impedance circuit a[, aD is also kept constant.

次にポリ、−ムコントロールについて述べる。Next, we will discuss polyme control.

スイッチ群(2)の中の任意のスイッチ1個を閉じ、O
Nとすると、それに連動して回路切換スイッチ国が閉状
態と々る。
Close any one switch in switch group (2) and
When set to N, the circuit selector switch goes to the closed state in conjunction with it.

ただし、回路切換スイッチ(7)、(2)は0FFOf
まとする。
However, the circuit changeover switches (7) and (2) are 0FFOf
To wear.

回路切換スイッチ国が閉状態になると、ナンド回路0の
出力はハイレベルとなる。ワンシ冒ットマルチ04はナ
ンド回路α簿の出力がノ・イレペルに反転するとパルス
を発生し、タイマa1の出力はローレベルとなる。
When the circuit selector switch is closed, the output of the NAND circuit 0 becomes high level. When the output of the NAND circuit α is inverted to the current value, the one-hit multi-channel 04 generates a pulse, and the output of the timer a1 becomes low level.

インバータ(4)はタイ−WaSのローレベルの出力を
ハイレベルKIE’換する。またナンド回路Q3の出力
は回路切換スイッチ(至)、(2)がOFFのためロー
レベルである。
The inverter (4) converts the low level output of the tie-WaS to a high level KIE'. Further, the output of the NAND circuit Q3 is at a low level because the circuit changeover switches (to) and (2) are OFF.

その結果アンド回路(5)の出力鉱ローレベルとなシ、
オア回路(6)の出力はローレベルとなる。そしてホー
ルドスルーゲー)(H4)の制御端子はローレベルと々
シ、ホールドスルー’y’  ) (H4,) カスル
ーモードとなるので可変インビーダン不回路(9)の伝
達インピーダンスも調整電圧発生!!S (2)の出力
に従って変化し、ポリ、−ムコントロールがなされる。
As a result, the output of the AND circuit (5) becomes low level.
The output of the OR circuit (6) becomes low level. Then, the control terminal of the hold-through gate (H4) is at a low level, and the hold-through 'y' ) (H4,) is in cast-through mode, so the transfer impedance of the variable impedance circuit (9) also generates an adjustment voltage! ! It changes according to the output of S (2), and polyme control is performed.

ポリ、−ムコントロールの時、ホールドスルーゲー) 
(Hs) 、(H・)は回路切換スイッチ(至)、(2
)がOFFのためホールドモードと々るので可変インピ
ーダンス回路Ql、(1m)の伝達インピーダンスは一
定に保たれる。
Poly, -m control, hold through game)
(Hs), (H・) are circuit changeover switches (to), (2
) is OFF, the hold mode is activated, so the transfer impedance of the variable impedance circuit Ql, (1m) is kept constant.

次ニトーンコントロールについて述ベル。Next bell mentions Nitone control.

回路切換スイッチ(7)をOFFとし、(BをONとす
る。
Turn off the circuit changeover switch (7) and turn on (B).

この時ナンド回路Iの出力はハイレベルとなシ、ワンシ
冒ットマルチa4けナンド回路0の゛出力が)・イレペ
ルのため、パルスを発生し、タイマa5はこのパルスに
よシ出力をローレベルとする。
At this time, the output of the NAND circuit I is not at high level, and because the output of the multi-digit NAND circuit 0 is illegal, a pulse is generated, and timer a5 uses this pulse to set the output to low level. do.

その結果オフ回路(7)社出力をローレベルとし、ホー
ルドモ−ケー)(Hs)の制御端子(Gs)紘ローレベ
ルとLり、)−ンコントp−ルがなさhる。
As a result, the output of the OFF circuit (7) is set to a low level, and the control terminal (Gs) of the hold mode (Hs) is set to a low level, so that no control is performed.

トーンコントロールをしている間、回路切換スイッチ(
2)紘!l@き、制御端子(0番)、(G・)がハイレ
ベルであるので、ホールトメルーゲート(H4)、(1
1・)はホールドモードであシ、可変インピーダンス回
路(9)、(1m)の伝達インピーダンスは一定に保た
れる。
While performing tone control, press the circuit selector switch (
2) Hiro! Since the control terminals (No. 0) and (G・) are at high level, the Halt Meru gate (H4) and (1
1.) is in the hold mode, and the transfer impedance of the variable impedance circuits (9) and (1m) is kept constant.

バランス;ントロールについては、回路切換スイッチ(
2)をON S(YをOFFとす−る以外はトーンコン
トロールの動作説明と同様なため省略する。
For balance control, use the circuit selector switch (
The explanation of the operation is the same as that of the tone control except that 2) is ON and Y is OFF, so the explanation will be omitted.

以上本発明の実施例を述べたが、本発明を利用する仁と
によ、91個の可変抵抗器でポリ、−ムコントロール、
トーンコントロール、バランスコントロール勢の諸操作
を行うことができるはかシか、トーンコントロール、バ
ランスコントロール等ポリ、−ムコントロール以外の可
変インピーダンスの調整を行った彼、ポリ為−ムコント
ロール切換用のスイッチを操作し表〈てもポリ、−ムコ
ントロールを容易に行うことができるので、切換え操作
が簡素化され、きわめて便利である。
Although the embodiments of the present invention have been described above, people using the present invention will be able to control the polygon control using 91 variable resistors.
He can perform various operations such as tone control and balance control, and he can adjust the variable impedance other than poly-me control such as tone control and balance control, and he has a switch for switching poly-me control. Polymer and -me control can be easily performed by operating the table, which simplifies the switching operation and is extremely convenient.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は盗来例のブpツクilI図、1I42図は本発
明の第1の実施例のプルツク線図、第3図は本発明の第
2の実施例のブロック線図である。 (1)  可変抵抗器 (2)  調整電圧発生器 (3)  調整電圧発生器の出力端子 (4)  インバータ (5)アンド回路 (6)〜(8)オア回路 (9)〜I 可変インピータンス回路 03.0  ナンド回路 a尋 ワンジ習ットマルチ O5タイマ 顧、aη サンプルホールド回路 (1本翰 コンパレータ (2)オア回路
FIG. 1 is a block diagram of an example of theft, FIG. 1I42 is a block diagram of the first embodiment of the present invention, and FIG. 3 is a block diagram of the second embodiment of the present invention. (1) Variable resistor (2) Adjustment voltage generator (3) Output terminal of adjustment voltage generator (4) Inverter (5) AND circuit (6) to (8) OR circuit (9) to I Variable impedance circuit 03.0 Nando circuit ahi Wanji learning multi O5 timer, aη Sample hold circuit (1 wire Comparator (2) OR circuit

Claims (1)

【特許請求の範囲】[Claims] 調整電圧発生器と、該調整電圧発生器に接続され、誼調
整電圧発°生器の出力を保持又は通過させることができ
る複数のホールドスルーゲートと、該複数のホールドス
ルーゲートの出力側にそれぞれ接続され、それぞれの出
力に応じて信号伝送路の伝達インピーダンスが変化する
il]賓イフィンビータス回路と、前記複数のホールド
スルーケートの制御端子に選択的にホールド信号、又は
スルー信′、号を供給する手段とを備え、前記ホールド
スルーゲートのうちのΦ個には訃整電圧発生器を操作す
ると自動的にスルー信号が供給されるようにしたことを
特許とする可変インピーダンス回路の1制御回路。
A regulated voltage generator, a plurality of hold-through gates connected to the regulated voltage generator and capable of holding or passing the output of the regulated voltage generator, and each on the output side of the plurality of hold-through gates. A hold signal or a through signal is selectively applied to the control terminals of the plurality of hold through gates and the control terminals of the plurality of hold through gates. 1 control circuit of a variable impedance circuit patented in that the through signal is automatically supplied to Φ of the hold through gates when a regulating voltage generator is operated; .
JP11985181A 1981-07-30 1981-07-30 KAHENINPIIDANSUKAIRONOSEIGYOKAIRO Expired - Lifetime JPH0231886B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11985181A JPH0231886B2 (en) 1981-07-30 1981-07-30 KAHENINPIIDANSUKAIRONOSEIGYOKAIRO

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11985181A JPH0231886B2 (en) 1981-07-30 1981-07-30 KAHENINPIIDANSUKAIRONOSEIGYOKAIRO

Publications (2)

Publication Number Publication Date
JPS5820016A true JPS5820016A (en) 1983-02-05
JPH0231886B2 JPH0231886B2 (en) 1990-07-17

Family

ID=14771835

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11985181A Expired - Lifetime JPH0231886B2 (en) 1981-07-30 1981-07-30 KAHENINPIIDANSUKAIRONOSEIGYOKAIRO

Country Status (1)

Country Link
JP (1) JPH0231886B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6147514U (en) * 1984-08-30 1986-03-29 パイオニア株式会社 electronic volume circuit
JPS6294011A (en) * 1985-10-21 1987-04-30 Sony Corp Semiconductor volume device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6147514U (en) * 1984-08-30 1986-03-29 パイオニア株式会社 electronic volume circuit
JPH0339931Y2 (en) * 1984-08-30 1991-08-22
JPS6294011A (en) * 1985-10-21 1987-04-30 Sony Corp Semiconductor volume device

Also Published As

Publication number Publication date
JPH0231886B2 (en) 1990-07-17

Similar Documents

Publication Publication Date Title
EP0254011B1 (en) Adjustable impedance driver network
JPH1185113A (en) Device for driving liquid crystal
JPS5820016A (en) Control circuit of variable impedance circuit
DE69028394T2 (en) SOUND PLAYER
EP0238125A3 (en) Programmable sequencer
US4955058A (en) Apparatus and method for equalizing a soundfield
US4418599A (en) Electronic signal level control apparatus for acoustical-electrical transducer instrument
JPS583407A (en) Control circuit of variable impedance circuit
JPS5834611A (en) Electronic volume
JPS58186817A (en) Constant current control circuit
JPH0227614Y2 (en)
JPS6016018A (en) Signal selecting device
JPS58215134A (en) Inverter circuit
JPS5819009A (en) Electronic volume device
JPH0131726B2 (en)
JPH0131727B2 (en)
JPH0231524B2 (en)
JPS581833Y2 (en) Tone switching circuit for electronic musical instruments
JPH0131725B2 (en)
KR970003986B1 (en) Speaker volume adjusting apparatus of a vehicle
US5022083A (en) Apparatus and method for compensating component audio signals
JPH08102990A (en) Sound output device
JP4059315B2 (en) Audio signal adder
JPS62106440A (en) Output device for camera accessory transmitting set information to camera body
JPH0236487A (en) Microprocessor