JPH0131727B2 - - Google Patents

Info

Publication number
JPH0131727B2
JPH0131727B2 JP9050981A JP9050981A JPH0131727B2 JP H0131727 B2 JPH0131727 B2 JP H0131727B2 JP 9050981 A JP9050981 A JP 9050981A JP 9050981 A JP9050981 A JP 9050981A JP H0131727 B2 JPH0131727 B2 JP H0131727B2
Authority
JP
Japan
Prior art keywords
hold
output
circuit
gate
variable resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9050981A
Other languages
Japanese (ja)
Other versions
JPS57206110A (en
Inventor
Akio Kaneko
Hitoshi Kajiwara
Yukihiko Haikawa
Kazuya Nishimukai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alpine Electronics Inc
Original Assignee
Alpine Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alpine Electronics Inc filed Critical Alpine Electronics Inc
Priority to JP9050981A priority Critical patent/JPS57206110A/en
Publication of JPS57206110A publication Critical patent/JPS57206110A/en
Publication of JPH0131727B2 publication Critical patent/JPH0131727B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/02Manually-operated control
    • H03G3/04Manually-operated control in untuned amplifiers

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Description

【発明の詳細な説明】 本発明は可変インピーダンス回路の制御回路に
関するものであり、複数の可変インピーダンスを
1個の可変抵抗器で操作するようにしたものにお
いて、可変抵抗器の出力とホールドスルーゲート
の出力とが一致した後に可変抵抗器と可変インピ
ーダンス回路とが連動するようにしたものであ
る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a control circuit for a variable impedance circuit, in which a plurality of variable impedances are operated by one variable resistor. After the outputs of the variable resistor and the variable impedance circuit match, the variable resistor and the variable impedance circuit are made to work together.

一般にオーデイオ機器においてはボリユームコ
ントロール、トーンコントロール、バランスコン
トロール等多数の可変インピーダンス回路が使用
される。
Generally, audio equipment uses a large number of variable impedance circuits such as volume control, tone control, balance control, etc.

これ等の可変インピーダンス回路は通常可変抵
抗器を直接信号伝送路に接続したものであるが、
一部には可変抵抗器を直接信号伝送路に接続する
のではなく、信号伝送路に接続したトランジスタ
等のインピーダンス回路をそれぞれに対応する可
変抵抗器で制御するようにした電子ボリユームも
使われている。
These variable impedance circuits usually connect a variable resistor directly to the signal transmission line, but
Some electronic volume controllers are also used that do not connect variable resistors directly to the signal transmission line, but instead control impedance circuits such as transistors connected to the signal transmission line with their corresponding variable resistors. There is.

しかしこのような可変インピーダンス回路を使
用した場合は可変インピーダンス回路の数に相応
した可変抵抗器が必要になる。その為カーオーデ
イオ機器等、操作パネルの面積が小さい電子機器
等においては可変抵抗器の操作ツマミの数が増え
設計上困難な問題が生じていた。
However, when such variable impedance circuits are used, variable resistors corresponding to the number of variable impedance circuits are required. For this reason, in electronic equipment such as car audio equipment and the like where the area of the operation panel is small, the number of operation knobs on the variable resistor increases, creating a difficult problem in design.

そこで上記問題点を解決すべく、第1図に示す
ような自動音量調整回路が提案されている。
In order to solve the above problems, an automatic volume adjustment circuit as shown in FIG. 1 has been proposed.

以下図面を参照しながら、説明すると、第1図
において1は可変抵抗器、H1〜H3は可変抵抗器
1の出力電圧をそれぞれの制御端子G1〜G3に加
えられる制御信号に応じて保持又は通過させるホ
ールドスルーゲート、A1〜A3はホールドスルー
ゲートH1〜H3の出力電圧に応じて伝達インピー
ダンスが変化するボリユームコントロール、トー
ンコントロール及びバランスコントロール用の可
変インピーダンス回路、S1〜S3はホールドスルー
ゲートH1〜H3の制御電圧を切換えるスイツチを
表わしている。この回路の動作をのべると、スイ
ツチS1を閉じ、スイツチS2,S3を開いておいた場
合、ホールドスルーゲートH1の制御端子G1はロ
ーレベルとなり、ホールドスルーゲートH1はス
ルーモードとなる。そして可変抵抗器1の出力端
子の電圧が直接可変インピーダンス回路A1に制
御信号として供給されるようになる。その結果可
変抵抗器1の操作ツマミ(図示せず)を操作し、
可変抵抗器1の出力端子の電圧を変えるとそれに
応じて可変インピーダンス回路A1の伝達インピ
ーダンスが変わりボリユームコントロールがなさ
れる。なお、この間ホールドスルーゲートH2
H3はホールドモードでありホールドスルーゲー
トH2,H3はそれぞれスイツチS2,S3を開く直前
の可変抵抗器1の出力電圧を保持する。従つて可
変インピーダンス回路A2,A3の伝達インピーダ
ンスは一定に保たれることが可能となる。トーン
コントロールの場合はスイツチS2を閉じ、S1,S3
を開いておく。この場合ホールドスルーゲート
H2の制御端子G2はローレベルとなり、ホールド
スルーゲートH2はスルーモードとなる。そして
可変抵抗器1の出力端子の電圧が直接可変インピ
ーダンス回路A2に制御信号として供給されるよ
うになる。その結果可変抵抗器1の操作ツマミ
(図示せず)を操作し、可変抵抗器1の出力端子
の電圧を変えるとそれに応じて可変インピーダン
ス回路A2の伝達インピーダンスが変わりトーン
コントロールがなされる。
The following explanation will be given with reference to the drawings. In Fig. 1, 1 is a variable resistor, and H 1 to H 3 are variable resistors 1 whose output voltages are controlled according to control signals applied to respective control terminals G 1 to G 3 . A1 to A3 are variable impedance circuits for volume control, tone control, and balance control whose transfer impedance changes according to the output voltage of the hold-through gates H1 to H3 . ~ S3 represents a switch that changes the control voltage of the hold-through gates H1 ~ H3 . To describe the operation of this circuit, when switch S 1 is closed and switches S 2 and S 3 are open, control terminal G 1 of hold-through gate H 1 becomes low level, and hold-through gate H 1 goes into through mode. becomes. Then, the voltage at the output terminal of the variable resistor 1 is directly supplied to the variable impedance circuit A1 as a control signal. As a result, operate the operation knob (not shown) of variable resistor 1,
When the voltage at the output terminal of the variable resistor 1 is changed, the transfer impedance of the variable impedance circuit A1 is changed accordingly, and the volume is controlled. During this time, the hold-through gate H 2 ,
H3 is a hold mode, and hold-through gates H2 and H3 hold the output voltage of variable resistor 1 immediately before opening switches S2 and S3 , respectively. Therefore, the transfer impedance of variable impedance circuits A 2 and A 3 can be kept constant. For tone control, close switch S 2 , switch S 1 , S 3
Leave it open. In this case hold through gate
The control terminal G 2 of H 2 becomes low level, and the hold-through gate H 2 enters the through mode. The voltage at the output terminal of the variable resistor 1 is then directly supplied to the variable impedance circuit A2 as a control signal. As a result, when the operating knob (not shown) of the variable resistor 1 is operated to change the voltage at the output terminal of the variable resistor 1, the transfer impedance of the variable impedance circuit A2 changes accordingly, and tone control is performed.

次にバランスコントロールの場合はスイツチS3
を閉じS1,S2を開いておく。この場合ホールドス
ルーゲートH3の制御端子G3はローレベルとなり
ホールドスルーゲートH3はスルーモードとなる。
そして可変抵抗器1の出力端子の電圧が直接可変
インピーダンス回路A3に制御信号として供給さ
れるようになる。その結果可変抵抗器1の操作ツ
マミ(図示せず)を操作し、可変抵抗器1の出力
端子の電圧を変えるとそれに応じて可変インピー
ダンス回路A3の伝達インピーダンスが変わりバ
ランスコントロールがなされる。しかしながら、
これまで述べた第1図の例では回路切換スイツチ
S2,S3でトーンやバランスを調整した後スイツチ
S1をONとした場合、可変抵抗器1と可変インピ
ーダンス回路A1は直ちに連動してしまうので突
然大きな音量が現われて操作者がびつくりすると
いう問題や音量が大きくなることによるスピーカ
ーの破損等の問題が生じていた。
Next, for balance control, switch S 3
Close and leave S 1 and S 2 open. In this case, the control terminal G3 of the hold-through gate H3 becomes low level, and the hold-through gate H3 enters the through mode.
Then, the voltage at the output terminal of the variable resistor 1 is directly supplied to the variable impedance circuit A3 as a control signal. As a result, when the operating knob (not shown) of the variable resistor 1 is operated to change the voltage at the output terminal of the variable resistor 1, the transfer impedance of the variable impedance circuit A3 changes accordingly, and balance control is performed. however,
In the example shown in Figure 1 described above, the circuit changeover switch
After adjusting the tone and balance with S 2 and S 3 , switch
When S 1 is turned ON, variable resistor 1 and variable impedance circuit A 1 are immediately linked, which can prevent problems such as sudden loud volume that may frighten the operator, or damage to speakers due to increased volume. A problem had arisen.

そこで本発明は、第2図以下に図示の如く可変
抵抗器1の出力とホールドスルーゲート24の出
力とが一致するかどうかを検出するコンパレータ
3、フリツプフロツプ回路からなる一致検出回路
を設け、一致が検出されたとき始めてホールドス
ルーゲート24がスルーモードになるようにして
上記問題点を解決せんとするものである。
Therefore, in the present invention, as shown in FIG. This is intended to solve the above problem by causing the hold-through gate 24 to enter the through mode only when the hold-through gate 24 is detected.

第2図は本発明の1実施例の要部ブロツク線図
を示すものであり、同図において1は可変抵抗
器、3と3′はコンパレータ、5と5′はフリツプ
フロツプ回路、24と24′はホールドスルーゲ
ート、9と10は可変インピーダンス回路、22
はパターン変換器、23は表示装置、S4〜S7は回
路切換スイツチを示している。この回路の動作を
述べると、先ず回路切換スイツチS4をONにし、
S5をOFFにするとフリツプフロツプ回路5がク
リア状態から入力待ちの状態に移行する。そして
可変抵抗器1の出力電圧を調整しホールドスルー
ゲート24によりホールドされている出力と可変
抵抗器1の出力が同じになるとコンパレータ3か
らフリツプフロツプ回路5の入力端子にパルスが
加わりフリツプフロツプ回路5の出力はハイレベ
ルからローレベルになる。これがホールドスルー
ゲート24のコントロール入力となり、ホールド
スルーゲート24はスルー状態になる。その結果
可変抵抗器1と可変インピーダンス回路9が連動
し、ボリユームコントロールがなされる。
FIG. 2 shows a main part block diagram of one embodiment of the present invention, in which 1 is a variable resistor, 3 and 3' are comparators, 5 and 5' are flip-flop circuits, and 24 and 24' are flip-flop circuits. is a hold-through gate, 9 and 10 are variable impedance circuits, 22
23 indicates a pattern converter, 23 indicates a display device, and S 4 to S 7 indicate circuit changeover switches. To describe the operation of this circuit, first turn on circuit selector switch S4 ,
When S5 is turned OFF, the flip-flop circuit 5 shifts from the clear state to the input waiting state. Then, when the output voltage of the variable resistor 1 is adjusted and the output held by the hold-through gate 24 becomes the same as the output of the variable resistor 1, a pulse is applied from the comparator 3 to the input terminal of the flip-flop circuit 5, and the output of the flip-flop circuit 5 is output. goes from high level to low level. This becomes a control input for the hold-through gate 24, and the hold-through gate 24 enters the through state. As a result, the variable resistor 1 and the variable impedance circuit 9 work together to perform volume control.

次にボリユームコントロールの表示について説
明すると先ず、ボリユームコントロールを行うた
めにスイツチS4を閉じ、スイツチS5を開くと、そ
れに連動してスイツチS6が閉じスイツチS7が開
く。そしてホールドスルーゲート24の出力がパ
ターン変換器22に供給される。パターン変換器
22ではボリユームコントロールに適した表示を
行わせるためにホールドスルーゲート24の出力
が変換され、その出力に従つてボリユームコント
ロールのレベルが表示装置23に表示される。続
いて、回路切換スイツチS4をOFFとし、S5をON
にするとフリツプフロツプ回路5′がクリア状態
から入力待ちの状態に移行する。そして可変抵抗
器1の出力電圧を調整し、ホールドスルーゲート
24′によりホールドされている出力と可変抵抗
器1の出力が同じになるとコンパレータ3′から
フリツプフロツプ回路5′の入力端子にパルスが
加わりフリツプフロツプ回路5′の出力はハイレ
ベルからローレベルになる。これがホールドスル
ーゲート回路24′のコントロール入力となりホ
ールドスルーゲート24′はスルー状態になる。
その結果可変抵抗器1と可変インピーダンス回路
10が連動しトーンコントロールがなされる。
Next, the display of the volume control will be explained. First, in order to perform volume control, switch S4 is closed and switch S5 is opened. In conjunction with this, switch S6 is closed and switch S7 is opened. The output of the hold-through gate 24 is then supplied to the pattern converter 22. The pattern converter 22 converts the output of the hold-through gate 24 to display a display suitable for volume control, and the level of the volume control is displayed on the display device 23 in accordance with the output. Next, turn off the circuit changeover switch S4 and turn on S5 .
When this happens, the flip-flop circuit 5' shifts from the clear state to the input waiting state. Then, the output voltage of the variable resistor 1 is adjusted, and when the output held by the hold-through gate 24' and the output of the variable resistor 1 become the same, a pulse is applied from the comparator 3' to the input terminal of the flip-flop circuit 5', causing the flip-flop circuit to open. The output of the circuit 5' changes from high level to low level. This becomes a control input for the hold-through gate circuit 24', and the hold-through gate 24' enters the through state.
As a result, the variable resistor 1 and the variable impedance circuit 10 work together to perform tone control.

次にトーンコントロールの表示について説明す
ると先ずトーンコントロールを行うためにスイツ
チS5を閉じ、スイツチS4を開くとそれに連動して
スイツチS7が閉じスイツチS6が開く。そしてホー
ルドスルーゲート24′の出力がパターン変換器
22に供給される。パターン変換器22ではトー
ンコントロールに適した表示を行わせるためにホ
ールドスルーゲート24′の出力が変換されその
出力に従つてトーンコントロールのレベルが表示
装置23に表示される。
Next, to explain the tone control display, first, to perform tone control, switch S5 is closed, and when switch S4 is opened, switch S7 is closed and switch S6 is opened. The output of the hold-through gate 24' is then supplied to the pattern converter 22. The pattern converter 22 converts the output of the hold-through gate 24' to provide a display suitable for tone control, and the tone control level is displayed on the display device 23 in accordance with the output.

第3図は本発明の第2の実施例の要部ブロツク
線図を示すものであり、同図において1は可変抵
抗器、7はA−D変換器、3と3′はコンパレー
タ、5と5′はフリツプフロツプ回路、6と6′は
ホールドスルーゲート、8と8′はD−A変換器、
9と10は可変インピーダンス回路、22はパタ
ーン変換器、23は表示装置である。本図の回路
動作を述べると、後述するように可変抵抗器1の
出力電圧はA−D変換器7によりデジタル信号化
され、ホールドスルーゲート6、ホールドスルー
ゲート6′に保持されている。まず、回路切換ス
イツチ8を閉じるとフリツプフロツプ回路5が付
勢されクリア状態から入力待ちの状態に移る。そ
して、可変抵抗器1の出力電圧を調整しホールド
スルーゲート6により保持されている出力とA−
D変換器7によりデジタル変換された可変抵抗器
1の出力電圧とが等しくなると一致信号がコンパ
レータ3から出力される。更にこれがフリツプフ
ロツプ回路5を付勢し、フリツプフロツプ回路5
の出力電圧はハイレベルからローレベルとなる。
その結果ホールドスルーゲート6はスルーモード
になり、可変抵抗器1の出力電圧に応じて可変イ
ンピーダンス回路9の伝達インピーダンスが変わ
りボリユームコントロールがなされる。
FIG. 3 shows a block diagram of the main parts of the second embodiment of the present invention, in which 1 is a variable resistor, 7 is an A-D converter, 3 and 3' are comparators, and 5 and 3' are comparators. 5' is a flip-flop circuit, 6 and 6' are hold-through gates, 8 and 8' are DA converters,
9 and 10 are variable impedance circuits, 22 is a pattern converter, and 23 is a display device. To describe the operation of the circuit shown in this figure, as will be described later, the output voltage of the variable resistor 1 is converted into a digital signal by the A-D converter 7, and is held in the hold-through gate 6 and the hold-through gate 6'. First, when the circuit changeover switch 8 is closed, the flip-flop circuit 5 is energized and shifts from a clear state to an input waiting state. Then, the output voltage of the variable resistor 1 is adjusted, and the output held by the hold-through gate 6 and A-
When the output voltage of the variable resistor 1 digitally converted by the D converter 7 becomes equal, a match signal is output from the comparator 3. Furthermore, this energizes the flip-flop circuit 5, and the flip-flop circuit 5
The output voltage changes from high level to low level.
As a result, the hold-through gate 6 enters the through mode, and the transfer impedance of the variable impedance circuit 9 changes in accordance with the output voltage of the variable resistor 1 to perform volume control.

次にボリユームコントロールの表示について説
明すると、先ずボリユームコントロールを行うた
めにスイツチS8を閉じスイツチS9を開くとそれに
連動してスイツチS10が閉じスイツチS11が開く。
そしてホールドスルーゲート6の出力がパターン
変換器22に供給される。パターン変換器22で
はボリユームコントロールに適した表示を行わせ
るためにホールドスルーゲート6の出力が変換さ
れ、その出力に従つてボリユームコントロールの
レベルが表示装置23に表示される。
Next, the display of the volume control will be explained.First, in order to perform volume control, switch S8 is closed and switch S9 is opened, and in conjunction with this, switch S10 is closed and switch S11 is opened.
The output of the hold-through gate 6 is then supplied to the pattern converter 22. The pattern converter 22 converts the output of the hold-through gate 6 to display a display suitable for volume control, and the level of the volume control is displayed on the display device 23 in accordance with the output.

続いて、回路切換スイツチS8をOFFとし、S9
をONにするとフリツプフロツプ回路5′がクリ
ア状態から入力待ちの状態に移行する。そして可
変抵抗器1の出力電圧を調整し、ホールドスルー
ゲート6′によりホールドされている出力と可変
抵抗器1の出力が等しくなるとコンパレータ3′
からフリツプフロツプ回路5′の入力端子にパル
スが加わりフリツプフロツプ回路5′の出力はハ
イレベルからローレベルになる。これがホールド
スルーゲート6′のコントロール入力となりホー
ルドスルーゲート6′はスルー状態になる。その
結果可変抵抗器1の可変インピーダンス回路10
が連動しトーンコントロールがなされる。
Next, turn off the circuit changeover switch S8 , and turn off the circuit selection switch S9.
When turned ON, the flip-flop circuit 5' shifts from the clear state to the input waiting state. Then, the output voltage of the variable resistor 1 is adjusted, and when the output held by the hold-through gate 6' and the output of the variable resistor 1 become equal, the comparator 3'
A pulse is applied to the input terminal of the flip-flop circuit 5', and the output of the flip-flop circuit 5' changes from high level to low level. This becomes a control input for the hold-through gate 6', and the hold-through gate 6' enters the through state. As a result, the variable impedance circuit 10 of the variable resistor 1
are linked to perform tone control.

次にトーンコントロールの表示について説明す
ると先ずトーンコントロールを行うためにスイツ
チS9を閉じスイツチS8を開くとそれに連動してス
イツチS11が閉じ、スイツチS10が開く。そしてホ
ールドスルーゲート6′の出力がパターン変換器
22に供給される。パターン変換器22ではトー
ンコントロールに適した表示を行わせるためにホ
ールドスルーゲート6′の出力が変換されその出
力に従つてトーンコントロールのレベルが表示装
置23に表示される。
Next, to explain the tone control display, first, in order to perform tone control, switch S9 is closed and switch S8 is opened, and in conjunction with this, switch S11 is closed and switch S10 is opened. The output of the hold-through gate 6' is then supplied to the pattern converter 22. The pattern converter 22 converts the output of the hold-through gate 6' to provide a display suitable for tone control, and the tone control level is displayed on the display device 23 in accordance with the output.

第4図は本発明の第3の実施例を示したもので
ある。同図において、1は可変抵抗器、3,3′,
4,4′はコンパレータ、11と11′はコンパレ
ータ3と3′、4と4′から入力を受けるOR回
路、5と5′はフリツプフロツプ回路、24と2
4′はホールドスルーゲート、9と10は可変イ
ンピーダンス回路、12はホールド解除値設定回
路である。この図の回路動作について述べると、
回路切換スイツチS12を閉じONとし、S13をOFF
とするとフリツプフロツプ回路5がクリア状態か
らとかれ入力待ちの状態になる。可変抵抗器1の
出力電圧を調整し、ホールドスルーゲート24に
より保持されている出力と可変抵抗器1の出力と
が一致すればコンパレータ3よりパルスが発生す
る。又、可変抵抗器1の出力がホールド解除値設
定回路12によつて設定されている出力と一致す
ればコンパレータ3′よりパルスが発生する。コ
ンパレータ3かコンパレータ3′の何れかはやい
方の出力パルスがOR回路11を介して、フリツ
プフロツプ回路5に加わる。その結果ホールドス
ルーゲート24のコントロール入力はハイレベル
からローレベルとなりホールドスルーゲート24
はスルー状態となる。ホールドスルーゲート24
がスルー状態になると可変抵抗器1と可変インピ
ーダンス回路9が連動しボリユームコントロール
がなされる。続いて、回路切換スイツチS13を閉
じONとし、S12をOFFとするとフリツプフロツ
プ回路5′が付勢されクリア状態から入力待ちの
状態に移る。そして可変抵抗器1の出力電圧を調
整し、ホールドスルーゲート24′により保持さ
れている出力と可変抵抗器1の出力とが等しくな
るとコンパレータ4よりパルスが発生する。又可
変抵抗器1の出力がホールド解除値設定回路1
2′によつて設定されている出力と一致すればコ
ンパレータ4′よりパルスが発生する。コンパレ
ータ4からコンパレータ4′かの何れかはやい方
の出力パルスがOR回路11′を介してフリツプ
フロツプ回路5′に加わると、ホールドスルーゲ
ート24′のコントロール入力はハイレベルから
ローレベルとなりホールドスルーゲート24′は
スルー状態となる。この結果可変抵抗器1と可変
インピーダンス回路10が連動しトーンコントロ
ールがなされる。なおこの回路における表示は第
2図、第3図の実施例と同様なため省略する。
FIG. 4 shows a third embodiment of the present invention. In the figure, 1 is a variable resistor, 3, 3',
4 and 4' are comparators, 11 and 11' are OR circuits that receive input from comparators 3 and 3', and 4 and 4', 5 and 5' are flip-flop circuits, and 24 and 2' are flip-flop circuits.
4' is a hold-through gate, 9 and 10 are variable impedance circuits, and 12 is a hold release value setting circuit. Describing the circuit operation in this diagram,
Close circuit changeover switch S 12 to turn ON, and turn S 13 OFF.
Then, the flip-flop circuit 5 is removed from the clear state and enters the state of waiting for input. The output voltage of the variable resistor 1 is adjusted, and if the output held by the hold-through gate 24 and the output of the variable resistor 1 match, the comparator 3 generates a pulse. Further, if the output of the variable resistor 1 matches the output set by the hold release value setting circuit 12, a pulse is generated from the comparator 3'. The faster output pulse of either comparator 3 or comparator 3' is applied to flip-flop circuit 5 via OR circuit 11. As a result, the control input of the hold-through gate 24 changes from high level to low level.
is in a through state. hold through gate 24
When the signal is in the through state, the variable resistor 1 and the variable impedance circuit 9 are linked to perform volume control. Subsequently, when the circuit changeover switch S13 is closed and turned ON, and S12 is turned OFF, the flip-flop circuit 5' is energized and shifts from the clear state to the input waiting state. Then, the output voltage of the variable resistor 1 is adjusted, and when the output held by the hold-through gate 24' and the output of the variable resistor 1 become equal, the comparator 4 generates a pulse. Also, the output of the variable resistor 1 is the hold release value setting circuit 1.
If the output matches the output set by the comparator 4', a pulse is generated from the comparator 4'. When the faster output pulse from comparator 4 to comparator 4' is applied to flip-flop circuit 5' via OR circuit 11', the control input of hold-through gate 24' changes from high level to low level. ' is in a through state. As a result, the variable resistor 1 and the variable impedance circuit 10 work together to perform tone control. Note that the display in this circuit is omitted because it is similar to the embodiments shown in FIGS. 2 and 3.

第5図は本発明の第4の実施例を示したもので
ある。図面において、1は可変抵抗器、7はA−
D変換器、12はホールド解除値設定回路、3と
4はコンパレータ、11はOR回路、5はフリツ
プフロツプ回路、6はホールドスルーゲート、8
はD−A変換器、9は可変インピーダンス回路、
13は発光ダイオード、25は発光ダイオードド
ライバ、S14〜S15は回路切換スイツチである。こ
の図の回路動作について説明すると、まず回路切
換スイツチS14を閉じONとするとフリツプフロ
ツプ回路5がクリア状態からとかれ入力待ちの状
態になる。そして可変抵抗器1を調整しホールド
スルーゲート6により保持されている出力とA−
D変換器7によりデジタル変換された可変抵抗器
1の出力電圧とが等しくなるとコンパレータ3よ
りパルスが発生する。又可変抵抗器1の出力がホ
ールド解除値設定回路12によつて設定されてい
る出力と一致すればコンパレータ4よりパルスが
発生する。コンパレータ3かコンパレータ4の何
れかはやい方の出力パルスがOR回路11を介し
て、フリツプフロツプ回路5に加わると、ホール
ドスルーゲート6のコントロール入力はハイレベ
ルからローレベルとなりホールドスルーゲート6
はスルー状態となる。D−A変換器8ではホール
ドスルーゲート6の出力がアナログ変換され、そ
のアナログ信号の出力に応じて可変インピーダン
ス回路9の伝達インピーダンスが変化する。その
結果可変抵抗器1と可変インピーダンス回路とが
連動しボリユームコントロールがなされる。次に
ボリユームコントロールの表示について説明する
とボリユームコントロールを行うためにスイツチ
S14を閉じるとそれに連動してスイツチS15が閉じ
ONとなり、発光ダイオードドライバ25を駆動
し発光ダイオード13を動作させる。
FIG. 5 shows a fourth embodiment of the present invention. In the drawing, 1 is a variable resistor, 7 is A-
D converter, 12 is a hold release value setting circuit, 3 and 4 are comparators, 11 is an OR circuit, 5 is a flip-flop circuit, 6 is a hold through gate, 8
is a D-A converter, 9 is a variable impedance circuit,
13 is a light emitting diode, 25 is a light emitting diode driver, and S14 to S15 are circuit changeover switches. To explain the operation of the circuit shown in this figure, first, when the circuit changeover switch S14 is closed and turned ON, the flip-flop circuit 5 is released from the clear state and enters the state of waiting for input. Then, by adjusting the variable resistor 1, the output held by the hold-through gate 6 and the A-
When the output voltage of the variable resistor 1 digitally converted by the D converter 7 becomes equal, the comparator 3 generates a pulse. If the output of the variable resistor 1 matches the output set by the hold release value setting circuit 12, the comparator 4 generates a pulse. When the faster output pulse of either comparator 3 or comparator 4 is applied to flip-flop circuit 5 via OR circuit 11, the control input of hold-through gate 6 changes from high level to low level.
is in a through state. The DA converter 8 converts the output of the hold-through gate 6 into an analog signal, and the transfer impedance of the variable impedance circuit 9 changes in accordance with the output of the analog signal. As a result, the variable resistor 1 and the variable impedance circuit work together to control the volume. Next, I will explain the display of the volume control.
When S 14 is closed, switch S 15 will be closed accordingly.
It turns ON, drives the light emitting diode driver 25, and operates the light emitting diode 13.

なおトーンコントロール、バランスコントロー
ルの回路も同様に構成できるが、ここでは省略し
た。最後に本発明の効果を強調すれば、一個の可
変抵抗器で複数の可変インピーダンス回路を制御
することができるとともに、可変抵抗器の出力が
前回の調整レベルと一致するまではインピーダン
スが変化しないようにしたので、トーンコントロ
ール又はバランスコントロール状態からボリユー
ムコントロールに調整を切換えても突然大きな音
量が現われることはなくなる。又、スピーカーの
破損等も解消される。
Note that the tone control and balance control circuits can be constructed in the same way, but are omitted here. Finally, to emphasize the effects of the present invention, one variable resistor can control multiple variable impedance circuits, and the impedance does not change until the output of the variable resistor matches the previous adjustment level. Therefore, even if the adjustment is switched from the tone control or balance control state to the volume control, a large volume will not suddenly appear. Moreover, damage to the speakers is also eliminated.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来技術による自動音量調整回路のブ
ロツク線図、第2図は本発明の一実施例のブロツ
ク線図、第3図は本発明の第2の実施例の要部ブ
ロツク線図、第4図、第5図は本発明の第3、第
4の実施例のブロツク線図である。 1……可変抵抗器、3,3′,4,4′……コン
パレータ、5,5′……フリツプフロツプ回路、
6,6′……ホールドスルーゲート、7……A−
D変換器、8……D−A変換器、9,10……可
変インピーダンス回路、12,12′……ホール
ド解除値設定回路、13……発光ダイオード、2
2……パターン変換器、23……表示装置、2
4,24′……ホールドスルーゲート、25……
発光ダイオードドライバ、S1〜S15……回路切換
スイツチ。
FIG. 1 is a block diagram of an automatic volume adjustment circuit according to the prior art, FIG. 2 is a block diagram of an embodiment of the present invention, and FIG. 3 is a block diagram of essential parts of a second embodiment of the present invention. FIGS. 4 and 5 are block diagrams of third and fourth embodiments of the present invention. 1... Variable resistor, 3, 3', 4, 4'... Comparator, 5, 5'... Flip-flop circuit,
6, 6'...Hold through gate, 7...A-
D converter, 8... D-A converter, 9, 10... Variable impedance circuit, 12, 12'... Hold release value setting circuit, 13... Light emitting diode, 2
2...Pattern converter, 23...Display device, 2
4, 24'...Hold through gate, 25...
Light emitting diode driver, S1 to S15 ...Circuit selection switch.

Claims (1)

【特許請求の範囲】[Claims] 1 可変抵抗器と、該可変抵抗器の出力端子に接
続され、可変抵抗器の出力を保持及び通過させる
ことができる複数のホールドスルーゲートと、前
記複数のホールドスルーゲートの出力側にそれぞ
れ接続され、それぞれの出力に応じて信号伝送路
の伝達インピーダンスが変化するインピーダンス
回路と、前記複数のホールドスルーゲートの制御
端子にホールド信号又はスルー信号を供給する制
御手段及びスルー信号を供給すべきホールドスル
ーゲートを選択する選択手段とを具備する可変イ
ンピーダンス回路の制御回路において、少くとも
1つのホールドスルーゲートに供給されるスルー
信号は前記選択手段によつて選択され、かつ可変
抵抗器の出力とホールドスルーゲートの出力とが
一致した後に前記選択されたホールドスルーゲー
トの制御端子に供給されるようにしたことを特徴
とする可変インピーダンス回路の制御回路。
1 A variable resistor, a plurality of hold-through gates connected to the output terminal of the variable resistor and capable of holding and passing the output of the variable resistor, and each connected to the output side of the plurality of hold-through gates. , an impedance circuit in which the transfer impedance of the signal transmission path changes according to each output, a control means for supplying a hold signal or a through signal to the control terminals of the plurality of hold-through gates, and a hold-through gate to supply the through signal. In a control circuit for a variable impedance circuit, the through signal supplied to at least one hold-through gate is selected by the selection means, and the through signal supplied to at least one hold-through gate is selected by the output of the variable resistor and the hold-through gate. 1. A control circuit for a variable impedance circuit, wherein the control circuit is configured to supply the control terminal of the selected hold-through gate after the output of the variable impedance circuit matches the output of the variable impedance circuit.
JP9050981A 1981-06-12 1981-06-12 Control circuit for variable impedance circuit Granted JPS57206110A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9050981A JPS57206110A (en) 1981-06-12 1981-06-12 Control circuit for variable impedance circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9050981A JPS57206110A (en) 1981-06-12 1981-06-12 Control circuit for variable impedance circuit

Publications (2)

Publication Number Publication Date
JPS57206110A JPS57206110A (en) 1982-12-17
JPH0131727B2 true JPH0131727B2 (en) 1989-06-27

Family

ID=14000441

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9050981A Granted JPS57206110A (en) 1981-06-12 1981-06-12 Control circuit for variable impedance circuit

Country Status (1)

Country Link
JP (1) JPS57206110A (en)

Also Published As

Publication number Publication date
JPS57206110A (en) 1982-12-17

Similar Documents

Publication Publication Date Title
US4323787A (en) Automatic power supply apparatus
US5195065A (en) Function setting method for audio system
US4918397A (en) Gain control circuit
JPH0131727B2 (en)
US3806624A (en) Discovery in keying circuit for a musical instrument
JPS583407A (en) Control circuit of variable impedance circuit
JPH0231886B2 (en) KAHENINPIIDANSUKAIRONOSEIGYOKAIRO
JPH0131725B2 (en)
JPH0231887B2 (en)
CA1036678A (en) Electrical digital fade in and fade out circuit
JPH0231524B2 (en)
JP2830021B2 (en) Remote control circuit
US4510439A (en) Digital circuit multi-test system with automatic setting of test pulse levels
JPH0131726B2 (en)
JPS60257612A (en) Gain controllable integrated circuit amplifier
US6944000B2 (en) Electrical system like a testing system for testing the channels of a communication system
JPH0643843Y2 (en) Audio equipment
JPS6238340Y2 (en)
JP2975482B2 (en) Programmable controller
JPH04319806A (en) Automatic sound volume control circuit
JP2587139Y2 (en) Light control device
JPH0452687Y2 (en)
JPH0516536Y2 (en)
JPH04246802A (en) Initialization system
JP3175065B2 (en) Video switching circuit