JPS58182580A - Electronic timepiece with sound recording function - Google Patents

Electronic timepiece with sound recording function

Info

Publication number
JPS58182580A
JPS58182580A JP57064888A JP6488882A JPS58182580A JP S58182580 A JPS58182580 A JP S58182580A JP 57064888 A JP57064888 A JP 57064888A JP 6488882 A JP6488882 A JP 6488882A JP S58182580 A JPS58182580 A JP S58182580A
Authority
JP
Japan
Prior art keywords
signal
circuit
sound
output
sound recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57064888A
Other languages
Japanese (ja)
Inventor
Hajime Miyazaki
肇 宮崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Suwa Seikosha KK
Original Assignee
Seiko Epson Corp
Suwa Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp, Suwa Seikosha KK filed Critical Seiko Epson Corp
Priority to JP57064888A priority Critical patent/JPS58182580A/en
Publication of JPS58182580A publication Critical patent/JPS58182580A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G21/00Input or output devices integrated in time-pieces
    • G04G21/06Input or output devices integrated in time-pieces using voice

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)

Abstract

PURPOSE:To prevent an error of sound recording, by sounding the completion of the sound recording once its sound recording time is elapsed. CONSTITUTION:When a switch 16 for sound recording is operated, a sound signal inputted from a speaker and microphone 15 is converted by a sound signal/ digital signal converting circuit 19 into a digital signal, which is supplied to a memory part 9. A switch control circuit 18 sends a signal to a buzzer signal generating circuit 20 and a gate circuit 14 six seconds after the switch 16 is operated to generate a warning buzzer sound for the completion of the sound recording from the speaker and microphone 15.

Description

【発明の詳細な説明】 この発明は、外部より任意の音声を録音できるようkし
た鋒音機能付き電子時計に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an electronic watch with a sound function that allows any voice to be recorded from the outside.

従来アラーム時計のアラームは、ブザーやメロディ−等
、メーカサイドによって決められた音、メロディ−音し
か鳴らすことができず、使用者の好みに合わなかったシ
、放音された音が何を意味するか、すなわち、何のため
に設定されたアラーム音なのか直接わからない丸め、ユ
ーザがアラーム時刻の意味を記憶しておかなければなら
ないという不都合があり丸。
Conventional alarm clock alarms could only emit sounds determined by the manufacturer, such as a buzzer or a melody, which did not suit the user's tastes. In other words, there are disadvantages in that the user does not know directly what the alarm sound is set for, and the user has to memorize the meaning of the alarm time.

一方、近年P e M (1’5laa Code m
odulation )やA D M (adapti
gg delta modulation ) 岬の音
声合成あるいは音声デジタル変換方式が脚光を浴びてい
る。これはアナログ信号である音声信号をある周波数で
サンプリングしてAρ変換し、このデジタル信号を順次
メモリに記憶させ、透導メモリの記憶内容を順次読み出
し°(D/A変換するととによって再生できるものであ
る。
On the other hand, in recent years P e M (1'5laa Code m
oduration) and ADM (adapti).
gg delta modulation) Misaki's voice synthesis or voice digital conversion method is attracting attention. This is an analog audio signal that is sampled at a certain frequency and subjected to Aρ conversion, and this digital signal is sequentially stored in a memory, and the stored contents of the transparent memory are sequentially read out. It is.

本発明は、上記事情に銖みてなされたもので、外部から
の任意の音声を容易に録音することができると共に、最
前内容を例えばアラーム時刻の報知音として開くことが
でき、しかも録音時間終了時には、アラーム等で報音す
ることにより、録音時間終了時点を明確に知ることで、
録音オスを防ぐことかできる録音機能付き電子時計を提
供するととkある。以下、この発明を図面に示す一実施
例に基づいて詳細に説明する。第1図は本発明の具体的
な一実施例で、符号IFi基準クロック信号を発生する
発振回路であり、前記基準クロック信号は分周回路2に
人力され、1秒周期の信号に分周される。計時計数回路
3け前記1秒周期の信号に基づいて月・日・隔・時・分
・秒等の計時情報を出力し、この出方信号は表示制御回
WJJを介して表示部5に送られることKよってアナロ
グもしくはデジタル表示される。tた、前記計時情ll
lは所望するアラーム時刻を記憶設定できるアラーム回
路6にも入力されている。前記アラーム回路6には一致
回路(図示せず)が含まれており、前記計時情報と前記
アラーム時刻情報との一1kを検出した時、一致信号化
を出方する。前記一致信号ALはオア回路7を介してア
ドレス部8に送られ、アドレス部8からアドレス信号を
出力させると共に1デジタル/音声信号変換回路1(l
 K動作命令信号として送られる。よってメモリ部9F
i、アドレス部8の出力情報に従ってアドレス指定され
、書き込まれた順に読み出される。このメモリ部9から
読み出されたデジタル信号は、前記デジタル/音声信号
変換回路10で、所定周波数に基づいて音声信号に合成
変換され、ここで得られ九音声信号は、工/1)(イン
プット/アウトプット)切替回路11に与えられる。こ
のI/j)切替回路11には一致信号ALが与えられて
お)、この信号が出力されている期間工ρはアウトプッ
ト回路として動作し、また、ALが出力されていない時
は、インプット回路として動作する。
The present invention has been made in view of the above-mentioned circumstances, and it is possible to easily record any audio from the outside, and also to be able to open the most recent content as an alarm sound, for example, and when the recording time ends. By sounding an alarm etc., you can clearly know when the recording time has ended.
We would like to provide an electronic clock with a recording function that can prevent recording errors. Hereinafter, the present invention will be explained in detail based on an embodiment shown in the drawings. FIG. 1 shows a specific embodiment of the present invention, which is an oscillation circuit that generates a code IFi reference clock signal, and the reference clock signal is inputted to a frequency dividing circuit 2 and divided into signals with a period of 1 second. Ru. The three counting circuits output timekeeping information such as month, day, interval, hour, minute, second, etc. based on the one-second cycle signal, and this output signal is sent to the display unit 5 via the display control circuit WJJ. Depending on what is being sent, it can be displayed in analog or digital form. The above timing information
l is also input to an alarm circuit 6 which can store and set a desired alarm time. The alarm circuit 6 includes a coincidence circuit (not shown), which generates a coincidence signal when it detects a difference between the clock information and the alarm time information. The coincidence signal AL is sent to the address section 8 via the OR circuit 7, which causes the address section 8 to output an address signal and also to the 1 digital/audio signal conversion circuit 1 (l
K is sent as an operation command signal. Therefore, memory section 9F
i, addresses are designated according to the output information of the address section 8, and are read out in the order in which they are written. The digital signal read out from the memory section 9 is synthesized and converted into an audio signal based on a predetermined frequency in the digital/audio signal conversion circuit 10, and the nine audio signals obtained here are /output) is given to the switching circuit 11. This I/j) switching circuit 11 is given a coincidence signal AL), and during the period when this signal is output, the circuit ρ operates as an output circuit, and when AL is not output, it is an input circuit. Operates as a circuit.

このエフ)切替回路11けアンプ12及びゲート回路I
(を介してスピーカ兼マイクロホン15に接続されてい
る。前記AL傷信号アンプフィルタ回路12にも与えら
れておl)、hL信号出力時は出力アンプフィルタとし
て、ムL信号が出力されていない時は   □入力アン
プフィルタとして働く。よって前記音声信号は、ALg
1号によりアウトプット動作回路となっている工A切管
回路l】よシアンプフィルタ回@ 12 K送られ、こ
こで増幅フィルタリングされ、ゲー) 13を介してス
ピーカ兼マイクロホン15より報音される。
This F) switching circuit 11 amplifier 12 and gate circuit I
(It is connected to the speaker/microphone 15 via the. It is also provided to the AL flaw signal amplifier filter circuit 12.) When the hL signal is output, it acts as an output amplifier filter, and when the muL signal is not output, it is used as an output amplifier filter. □Works as an input amplifier filter. Therefore, the audio signal is ALg
The signal is sent to the A cut pipe circuit, which is the output operation circuit by No. 1, through the amplifier filter circuit @ 12 K, where it is amplified and filtered, and then output from the speaker/microphone 15 through the circuit No. 13. .

符号16 ti、録音用スイッチであり、このスイッチ
16の操作信号はワンショット回路17に与えられワン
ショット回路17から1発のパルス信号を出力させる。
Reference numeral 16 ti indicates a recording switch, and the operation signal of this switch 16 is applied to a one-shot circuit 17, which causes the one-shot circuit 17 to output one pulse signal.

前記ワンショット回路17からのパルス信号はスイッチ
制御回路18に送出される。このスイッチ制御回11%
18Fi後で詳述するが、前記ワンショット回路17か
らの1発のパルス信号によ)6秒間81(1号を出力し
、その後1.5秒間Sl信号を出力するように構成され
ている。制御信号8&は、アドレス部8からアドレス信
号を出力させると共に、音声信すジタル変換回路19に
動作命令信号、又メモリ部には書き込み指定信号として
送られる。
The pulse signal from the one-shot circuit 17 is sent to a switch control circuit 18. This switch control times 11%
18Fi, which will be described in detail later, is configured to output 81 (No. 1) for 6 seconds (by one pulse signal from the one-shot circuit 17), and then output the Sl signal for 1.5 seconds. The control signal 8& causes the address section 8 to output an address signal, and is also sent as an operation command signal to the digital conversion circuit 19 for transmitting audio signals, and as a write designation signal to the memory section.

この状態において、スピーカ兼マイク15に向って、任
意の音声を発した場合、前記スピーカ兼マイク15(仁
の場合はマイクとして動作)Kよって得られた音声アナ
四グ信号は、前記音声信号/デジタル変換回路】9でデ
ジタル化されメモリ部9に与えられる。このメモリM9
はアドレス回路8からの出力情報によって順次指定アド
レスが変更され、この指定アドレスに音声情報が書き込
まれることによって音声が録音される。S、信号が6秒
間出力された後、前記スイッチ制御回路18よシ8嘗偏
号が1゜5秒間出力される。S3信号は、ブザー信号発
生回路頷およびゲート回路14に与えられる。
In this state, when an arbitrary voice is emitted toward the speaker/microphone 15, the audio analog signal obtained by the speaker/microphone 15 (acts as a microphone in the case of Jin) is the audio signal/microphone 15. The digital conversion circuit 9 digitizes the signal and provides it to the memory section 9 . This memory M9
The specified address is sequentially changed according to the output information from the address circuit 8, and the audio is recorded by writing the audio information to the specified address. After the S signal is output for 6 seconds, the switch control circuit 18 outputs the S signal for 1.5 seconds. The S3 signal is given to the buzzer signal generation circuit nod and gate circuit 14.

このため、ブザー信号発生回路よりブザー信号が出力さ
れ、ゲート回路14を介してスピーカ兼マイク(この場
合スピーカとして動作)15に与えられることによシ所
定のブザー音が報音される。
Therefore, a buzzer signal is output from the buzzer signal generation circuit, and is applied to the speaker/microphone (acting as a speaker in this case) 15 via the gate circuit 14, thereby producing a predetermined buzzer sound.

第2図は、前記スイッチ制御回路18の回路構成図を示
したものである。前記ワンショット回路17から出力さ
れる1発のパルス信号#iRB形7 リップ70ツグρ
のセット側入力端子FIK与えられ、これをセットする
。このフリラグフロップこのセットによfiQ側出力出
力信号御信号S1としてスイッチ制御回路18から送出
されると共に、このQ鋼重力信号は、lugの信号が与
えられているアンド回路乙にゲート制御信号として送ら
れる。このアンド回路おから出力されるIHgの信号は
6進カウンタ24に与えられ、計数される。6過カウン
タ々が計数値”61となったとき、すなわち計数開始後
6秒経過したとき、キャリー信号を出力し、7リツグフ
ロツプ乙のリセット側入力端子R#IC与え、これをり
セットさせる。又、前記キャリー信号はクリップ70ツ
ブ乙のセット側入力端子8に与えられ、これを七ッ卜す
る。このクリップ70ツブδのセットによシQ儒出力信
号が制御111i号B諺としてスイッチ制御回路18か
ら送出されると共に、このQ儒出力信号は4Hgの信号
が4見られているアンド回路28にゲート制御信号とし
て送られる。
FIG. 2 shows a circuit configuration diagram of the switch control circuit 18. One pulse signal outputted from the one-shot circuit 17 #iRB type 7 Lip 70 Tsug ρ
is applied to the set side input terminal FIK of , and is set. This set of free lag flops sends out the fiQ side output signal as a control signal S1 from the switch control circuit 18, and this Q steel gravity signal is sent as a gate control signal to the AND circuit B to which the lug signal is given. Sent. The IHg signal output from this AND circuit is given to a hexadecimal counter 24 and counted. When the 6-over counters reach a count value of 61, that is, 6 seconds have passed after the start of counting, a carry signal is output, and the reset side input terminal R#IC of the 7-rig flop A is applied to reset it. , the carry signal is applied to the set-side input terminal 8 of the clip 70 knob δ, and is input to the set side input terminal 8 of the clip 70 knob δ. 18, this Q-output signal is sent as a gate control signal to an AND circuit 28 which sees four 4Hg signals.

このアンド回路yから出力される4Hgの信号は、6進
カウンタZ7tC寿見られ、計数される。6進カウンタ
nが計数1!i 961となったとき、すなわち計数開
始後1.15秒間経過したとき、キャリー信号を出力し
、7リツプフロツプ5のリセット個入力端子RK与え、
これをリセットさせる。このように、本実施例では、鈴
音用スイッチ16の操作後6秒間OS音の後、1.5秒
間録音終了警告ブザーが報音するようにしたが、録音メ
モリ容量や音声のサンプリング周波数により録音時間及
び録音終了警告ブザーの時間については、もちろん、上
記実施例の時間に隈るものではない。又上記実施例では
、メモリ部に録音された音声情報はアラーム音としての
み報音できるようにしたが、外部スイッチによシ、音声
情報を任意に読み出して発音させるようKしてもよい。
The 4Hg signal output from this AND circuit y is seen and counted by a hexadecimal counter Z7tC. Hexadecimal counter n counts 1! When i 961, that is, 1.15 seconds have passed after the start of counting, a carry signal is output, and the reset input terminal RK of the 7-lip-flop 5 is applied.
Let this reset. As described above, in this embodiment, after operating the bell switch 16, the OS sound is heard for 6 seconds, and then the recording end warning buzzer sounds for 1.5 seconds. However, depending on the recording memory capacity and audio sampling frequency, recording Of course, the time and the time of the recording end warning buzzer are not limited to the time of the above embodiment. Further, in the above embodiment, the audio information recorded in the memory section can be outputted only as an alarm sound, but the audio information may be arbitrarily read out and generated using an external switch.

この発明は、以上詳述したように、外部から任意の音声
を入力して録音させ、この録音内容を読み出して発音さ
せることのできる電子時計において、録音時間終了を音
で報知させたものである。
As described in detail above, the present invention is an electronic clock that can input and record any voice from the outside, read out the recorded content, and make it sound, which notifies the end of the recording time with a sound. .

実際時計に向って録音する場合、口を時計に接近させて
録音するため、時計の表示を見ながら録音することは非
常に困難である。したがって、録音終了を表示で報知さ
せても実用上利用しにくいという欠点である。その意味
において、本発明の録音終了を音で報知させることは、
録音ミスを防止し、所望の録音内容を確実に録音する九
めにけ、必要不可欠なものであり、実用上その効果は非
常に大である。
When recording while facing a clock, it is extremely difficult to record while looking at the clock display, as the recording is done with the mouth close to the clock. Therefore, even if the end of recording is notified by a display, it is difficult to use in practice. In this sense, announcing the end of recording with a sound according to the present invention,
This is indispensable in order to prevent recording mistakes and ensure that the desired recording content is recorded, and its practical effects are extremely large.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の実施例を示したもので、電子時計の回
路構成図、第2図は第1図で示したスイッチ制御回路の
構成図である。 1:発振回路    2:分周回路 3:計時計数回路  4:表示制御回路5:表示部  
   6:アラーム回路7二オア回路    8ニアド
レス回路9二メモリ部 lO:デジタル/音声変換回路 11:工、ん切替回路  】2:アンプフィルタ回路1
3ニゲート回*    14:ゲート回路15;スピー
カ兼マイク 16:鈴音用スイッチ 17:ワンシヨツト回路18:
スイッチ制御回路 19:音声/デジタル変換回路 20:ブザー音信号発生回路 2]:インバータ 22 : R8形クリップ70ツブ 23:アンド回路   24:6進カウンター25:R
B形7リツプ70ツブ 26二アンド回路 27=6過カウンター 以   上 出願人 株式会社諏訪精工舎 代理人 弁理士量 上  務
FIG. 1 shows an embodiment of the present invention, and is a circuit configuration diagram of an electronic timepiece, and FIG. 2 is a configuration diagram of the switch control circuit shown in FIG. 1. 1: Oscillation circuit 2: Frequency dividing circuit 3: Counting circuit 4: Display control circuit 5: Display section
6: Alarm circuit 7 2 OR circuit 8 Near address circuit 9 2 Memory section 1O: Digital/audio conversion circuit 11: Switching circuit 2: Amplifier filter circuit 1
3 times * 14: Gate circuit 15; Speaker and microphone 16: Bell switch 17: One shot circuit 18:
Switch control circuit 19: Audio/digital conversion circuit 20: Buzzer sound signal generation circuit 2]: Inverter 22: R8 type clip 70 knob 23: AND circuit 24: Hexadecimal counter 25: R
B type 7 lip 70 tube 26 2 AND circuit 27 = 6 over counter or more Applicant Suwa Seikosha Co., Ltd. Agent Patent attorney amount Senior affairs

Claims (1)

【特許請求の範囲】[Claims] 外部から入力される任意の音声信号のデジタル信号変換
手段、前記変換手段の出力をメモリするメモリ手段、前
記メモリに書き込まれたデジタル信号を読み出し音声信
号に変換する音声信号合成手段と、この音声信号合成手
段からの前記音声信号に基づいて音声を発生する発音手
段を有する鋒音機能付き電子時計において、設定鋒音時
間終了時に録音の終了を音によシ報知する報音手段を備
えてなることを特徴とする録音機能付き電子時計。
Digital signal converting means for any audio signal input from the outside, memory means for storing the output of the converting means, audio signal synthesizing means for reading out the digital signal written in the memory and converting it into an audio signal, and this audio signal. An electronic clock with a beep function that has a sound generating means for generating sound based on the audio signal from the synthesizing means, comprising a sounding means for notifying the end of recording by sound at the end of the set sound time. An electronic clock with a recording function.
JP57064888A 1982-04-19 1982-04-19 Electronic timepiece with sound recording function Pending JPS58182580A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57064888A JPS58182580A (en) 1982-04-19 1982-04-19 Electronic timepiece with sound recording function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57064888A JPS58182580A (en) 1982-04-19 1982-04-19 Electronic timepiece with sound recording function

Publications (1)

Publication Number Publication Date
JPS58182580A true JPS58182580A (en) 1983-10-25

Family

ID=13271077

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57064888A Pending JPS58182580A (en) 1982-04-19 1982-04-19 Electronic timepiece with sound recording function

Country Status (1)

Country Link
JP (1) JPS58182580A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6017797A (en) * 1983-07-12 1985-01-29 株式会社ケンウッド Recorder/reproducer

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS452771Y1 (en) * 1965-01-19 1970-02-05
JPS4990972A (en) * 1972-12-28 1974-08-30
JPS5339471B2 (en) * 1976-04-01 1978-10-21
JPS568074A (en) * 1979-06-28 1981-01-27 Patentex Sa Racket for tennis and other game
JPS5680740A (en) * 1979-12-06 1981-07-02 Casio Comput Co Ltd Electronic equipment with recording function

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS452771Y1 (en) * 1965-01-19 1970-02-05
JPS4990972A (en) * 1972-12-28 1974-08-30
JPS5339471B2 (en) * 1976-04-01 1978-10-21
JPS568074A (en) * 1979-06-28 1981-01-27 Patentex Sa Racket for tennis and other game
JPS5680740A (en) * 1979-12-06 1981-07-02 Casio Comput Co Ltd Electronic equipment with recording function

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6017797A (en) * 1983-07-12 1985-01-29 株式会社ケンウッド Recorder/reproducer
JPH0516600B2 (en) * 1983-07-12 1993-03-04 Kenwood Corp

Similar Documents

Publication Publication Date Title
JPH01265195A (en) Voice display timepiece
US4391530A (en) Electronic timepiece
JPH0341800B2 (en)
JPS6212599B2 (en)
JPS6233556B2 (en)
JPS58182580A (en) Electronic timepiece with sound recording function
JPS6237475B2 (en)
JPS6153672B2 (en)
JPS6244628B2 (en)
JPS645719B2 (en)
JPH0346791B2 (en)
JPS6142154Y2 (en)
JPS6346874Y2 (en)
JPH0125354Y2 (en)
JPS6212600B2 (en)
JPS6045388B2 (en) Electronic equipment with notification function
JPS621231B2 (en)
JPH0255757B2 (en)
JPS5866893A (en) Alarm time piece with sound recording function
JPS621233B2 (en)
JPH0333033Y2 (en)
JPS6353593B2 (en)
JPS6239713B2 (en)
JPS6021478A (en) Voice timepiece with alarm
JPH0745036Y2 (en) Electronic clock with recording function