JPS5812798B2 - Color TV program - Google Patents

Color TV program

Info

Publication number
JPS5812798B2
JPS5812798B2 JP50028494A JP2849475A JPS5812798B2 JP S5812798 B2 JPS5812798 B2 JP S5812798B2 JP 50028494 A JP50028494 A JP 50028494A JP 2849475 A JP2849475 A JP 2849475A JP S5812798 B2 JPS5812798 B2 JP S5812798B2
Authority
JP
Japan
Prior art keywords
signal
circuit
transistor
color
secam
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP50028494A
Other languages
Japanese (ja)
Other versions
JPS51102520A (en
Inventor
佐原浩
田中豊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP50028494A priority Critical patent/JPS5812798B2/en
Publication of JPS51102520A publication Critical patent/JPS51102520A/en
Publication of JPS5812798B2 publication Critical patent/JPS5812798B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 本発明は複数の異る方式のカラーテレビ信号を受信可能
にした受像機に於いて、各方式に応じて内部回路を自動
的に切換えるための装置に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a device for automatically switching internal circuits according to each system in a receiver capable of receiving color television signals of a plurality of different systems.

周知の如く、現在各国で実施されている放送用カラーテ
レビ方式には、NTSC,PAL,SECAM方式等が
ある。
As is well known, the color television systems for broadcasting currently implemented in various countries include the NTSC, PAL, and SECAM systems.

一般的には地域によって放送方式が決められているので
、上記の多方式を受信可能にした受像機を用意する必要
は特にないが、VTRの場合には、例えばPAL方式で
記録されたビデオテープと、SECAM方式で記録され
たビデオテープとを同じ場所で再生する必要がある場合
がある。
Broadcasting formats are generally determined by region, so there is no particular need to prepare a receiver capable of receiving the multiple formats listed above, but in the case of a VTR, for example, video tapes recorded in the PAL format There are cases where it is necessary to play back a video tape recorded in the SECAM format at the same location.

この様な場合従来では、各方式に対応する複数の受像機
を用意するか、又は各方式に対応して夫々独立した復調
系を備えた受像機を使用していた。
In such cases, conventionally, a plurality of receivers corresponding to each method have been prepared, or receivers each having an independent demodulation system corresponding to each method have been used.

このためビデオテープの再生準備に手間がかかったり、
また受像機の回路が複雑となっていた。
For this reason, it takes a lot of time to prepare the videotape for playback,
Additionally, the circuit of the receiver was complicated.

本発明は上記の問題を解決するためのもので、以下本発
明の実施例を図面について説明する。
The present invention is aimed at solving the above problems, and embodiments of the present invention will be described below with reference to the drawings.

本実施例は従来公知のNTSC、PAL,SECAMの
各方式を適用した場合である。
This embodiment is a case where conventionally known NTSC, PAL, and SECAM systems are applied.

また本実施例による受像機は、基本的にはPAL復調系
とSECAM復調系とを備えているが、各復調系の一部
を兼用するようにしてある。
The receiver according to this embodiment basically includes a PAL demodulation system and a SECAM demodulation system, but a part of each demodulation system is used in common.

これにより回路構成を簡単にすることができると共に、
NTSC信号の副搬送波周波数を3. 5 8 MHz
から4.43MHzに公知の方法により変換することに
より、PAL復調系でNTSC信号も復調することが可
能となる。
This not only simplifies the circuit configuration, but also
Set the subcarrier frequency of the NTSC signal to 3. 5 8 MHz
By converting from 4.43 MHz to 4.43 MHz using a known method, it becomes possible to demodulate an NTSC signal using a PAL demodulation system.

また本実施例の各方式に於ける副搬送波周波数は、PA
L方式では4.43MHz,SECAM方式では、R−
Y信号が4.43MHz,B−Y信号が4.25MHz
,NTSC方式では3.58MHzから変換された4.
43MHzとする。
In addition, the subcarrier frequency in each method of this embodiment is PA
4.43MHz for L method, R- for SECAM method
Y signal is 4.43MHz, B-Y signal is 4.25MHz
, 4.58MHz converted from 3.58MHz in the NTSC system.
The frequency shall be 43MHz.

さらにまたPAL及びSECAM方式の垂直同期周波数
は50Hz、NTSC方式の垂直同期周波数は60Hz
とする。
Furthermore, the vertical synchronization frequency of PAL and SECAM systems is 50Hz, and the vertical synchronization frequency of NTSC system is 60Hz.
shall be.

第1図に於いて、入力端子1には映像検波回路(図示せ
ず)から各方式によるカラーテレビ信号が加えられる。
In FIG. 1, color television signals of various systems are applied to an input terminal 1 from a video detection circuit (not shown).

この信号は第1映像増巾器2、遅延回路3、第2映像増
巾器4及びコントラスト制御回路5を経て、輝度信号Y
としてマトリックス回路5a,5b,5cの各々に加え
られる。
This signal passes through the first video amplifier 2, the delay circuit 3, the second video amplifier 4, and the contrast control circuit 5, and then the luminance signal Y
It is added to each of matrix circuits 5a, 5b, and 5c as a signal.

上記経路は各方式共通の輝度信号系である。The above path is a luminance signal system common to all systems.

この信号系に於いて、第1映像増巾器2の出力側には、
インダクタンスL1とコンデンサc1とで構成された4
.25MHzのトラップ回路7aがスイッチS1を介し
て設けられている。
In this signal system, on the output side of the first video amplifier 2,
4 composed of inductance L1 and capacitor c1
.. A 25 MHz trap circuit 7a is provided via switch S1.

また遅延回路3の出力側には、インダクタンスL2とコ
ンデンサC2とで構成された4.43MHzのトラップ
回路7bが設けられている。
Further, on the output side of the delay circuit 3, a 4.43 MHz trap circuit 7b composed of an inductance L2 and a capacitor C2 is provided.

上記構成によれば、入力端子1にPAL又はNTSC信
号が加えられたときは、トラップ回路7bにより信号中
の4.43MHzの副搬送波周波数成分を除去すること
ができる。
According to the above configuration, when a PAL or NTSC signal is applied to the input terminal 1, the trap circuit 7b can remove the 4.43 MHz subcarrier frequency component from the signal.

またSECAM信号が加えられたときには、後述するよ
うにSECAM信号中のID信号が検出され、この検出
信号によりスイッチS1が閉じるように成されているの
でトラップ回路7a及び7bにより、4.43MHz,
4.25MHz及び中心周波数4. 406MHzの副
搬送波周波数成分を除去することができる。
Further, when the SECAM signal is applied, the ID signal in the SECAM signal is detected as described later, and the switch S1 is closed by this detection signal, so the trap circuits 7a and 7b are configured to control the 4.43MHz, 4.43MHz,
4.25MHz and center frequency4. The 406 MHz subcarrier frequency component can be removed.

前記マトリックス回路6a,6b,6cに於いては、輝
度信号Yと、後述するPAL,NTSCクロマ系又はS
ECAMクロマ系からの色差信号R−Y,B−Y,G−
Yとが夫々マトリックスされてR,G、Bの3原色信号
が得られ、この3原色信号は夫々増巾器8a,8b,8
cを経て、受像管9に加えられる。
In the matrix circuits 6a, 6b, 6c, the luminance signal Y and the PAL, NTSC chroma system or S
Color difference signals R-Y, B-Y, G- from ECAM chroma system
Y is matrixed to obtain three primary color signals of R, G, and B, and these three primary color signals are sent to amplifiers 8a, 8b, and 8, respectively.
It is added to the picture tube 9 via c.

尚マトリックス回路6a,6b,6cを用いずに、色差
信号と輝度信号Yとを直接受像管9のカソード及び各グ
リッドに加えて、公知の受像管マトリックスにより、3
原色信号を得ることも可能である。
Note that without using the matrix circuits 6a, 6b, and 6c, the color difference signal and the luminance signal Y are directly added to the cathode of the picture tube 9 and each grid, and the 3
It is also possible to obtain primary color signals.

次に、第1映像増巾器2からの出力信号の一部はPAL
クロマ系10aとSECAMクロマ系10bとに夫々加
えられる。
Next, a part of the output signal from the first video amplifier 2 is PAL.
are added to the chroma system 10a and the SECAM chroma system 10b, respectively.

クロマ系10aは公知のPALクロマ系を構成するもの
であり、色信号帯域増巾器11、キラー回路12、副搬
送波発振器13、0°/180°位相切換え回路14、
90°移相回路15、フリツプフロツプ16,R−Y,
B−Y,G−Y各色差信号復調回路17a17b,17
c、各色差信号増巾器18a,1 8 b p 1 8
c及びベクトル合成回路19等により構成されている
The chroma system 10a constitutes a known PAL chroma system, and includes a color signal band amplifier 11, a killer circuit 12, a subcarrier oscillator 13, a 0°/180° phase switching circuit 14,
90° phase shift circuit 15, flip-flop 16, R-Y,
B-Y, G-Y color difference signal demodulation circuits 17a17b, 17
c, each color difference signal amplifier 18a, 18b p18
c, a vector synthesis circuit 19, and the like.

そしてこれらの回路の一部はNTSCクロマ系として兼
用される。
A part of these circuits is also used as an NTSC chroma system.

クロマ系10bは公知のSECAMクロマ系を構成する
ものであり、リミツタ回路20、キラー回路21、1H
遅延回路22、スイッチング回路33、R−Y周波数弁
別器24a,B−Y周波数弁別器24b、マトリックス
回路25、各色差信号増巾器26a,26b,26c、
識別信号(以下ID信号と称する。
The chroma system 10b constitutes a known SECAM chroma system, and includes a limiter circuit 20, a killer circuit 21, and 1H.
Delay circuit 22, switching circuit 33, R-Y frequency discriminator 24a, B-Y frequency discriminator 24b, matrix circuit 25, color difference signal amplifiers 26a, 26b, 26c,
Identification signal (hereinafter referred to as ID signal).

)検出回路27及び直流変換回路28等により構成され
ている。
) It is composed of a detection circuit 27, a DC conversion circuit 28, and the like.

上記クロマ系10a,10bの色差信号増巾器18a,
18b,18c又は26a,26b,26cからの各色
差信号は、スイッチング回路29により方式に応じて切
換えられてマトリックス回路5a,5b,5cに夫々加
えられる。
Color difference signal amplifier 18a of the chroma system 10a, 10b,
Each color difference signal from 18b, 18c or 26a, 26b, 26c is switched according to the method by a switching circuit 29 and applied to matrix circuits 5a, 5b, 5c, respectively.

一方第2映像増巾器4からの出力信号の一部は同期分離
回路30に加えられて、同期信号が分離される。
On the other hand, a part of the output signal from the second video amplifier 4 is applied to a synchronization separation circuit 30 to separate the synchronization signal.

分離された垂直同期信号■は、50/60Hz判別回路
31と、表示回路32のビデオ信号有無判別回路33と
に夫々加えられる。
The separated vertical synchronizing signal (2) is applied to a 50/60 Hz discrimination circuit 31 and a video signal presence/absence discrimination circuit 33 of the display circuit 32, respectively.

この表示回路32は、上記判別回路33と表示制御回路
34、スイッチS2,S3、切換えスイッチS4,NT
SC表示ランプ35a,PAL及び白黒表示ランプ35
b,SECAM表示ランプ35c1及び+B電源等によ
り構成されている。
This display circuit 32 includes the discrimination circuit 33, the display control circuit 34, switches S2, S3, changeover switches S4, NT
SC display lamp 35a, PAL and black and white display lamp 35
b, a SECAM display lamp 35c1, a +B power supply, etc.

SECAMクロマ系10bに於いて、ID検出回路27
には、G−Y色差信号増巾器26bからの色差信号が加
えられ、この信号中の垂直消去期間の9H間に挿入され
た公知のID信号が検出される。
In the SECAM chroma system 10b, the ID detection circuit 27
A color difference signal from the GY color difference signal amplifier 26b is added to the signal, and a known ID signal inserted between 9H of the vertical erasing period in this signal is detected.

この検出信号はスイッチング回路23へ加えられて、カ
ラービデオ信号を1H毎に切換るためのスイッチング信
号として用いられるき共に、直流変換回路28へも加え
られる。
This detection signal is applied to the switching circuit 23 and used as a switching signal for switching the color video signal every 1H, and is also applied to the DC conversion circuit 28.

この直流変換回路28の出力は、入力端子1にSECA
M信号が加えられたときのみ正の数■の直流電圧となり
、PAL,NTSC及び白黒信号が加えられたときは零
■となる。
The output of this DC conversion circuit 28 is connected to the input terminal 1 by the SECA
Only when the M signal is applied, the DC voltage becomes a positive number (2), and when PAL, NTSC, and black and white signals are applied, it becomes zero (2).

この出力は図の太線で示す伝送路を介して、キラー回路
21、スイッチS4スイッチS1、キラー回路12及び
スイッチング回路29に夫々加えられる。
This output is applied to the killer circuit 21, the switch S4, the switch S1, the killer circuit 12, and the switching circuit 29, respectively, via transmission lines indicated by thick lines in the figure.

そして上記出力が正の直流電圧のときに、スイッチS1
が閉じ、スイッチS4の可動接点は接点a側に閉じ、ス
イッチング回路29の各スイッチS5,S6,S7の各
可動接点は夫々接点a側に閉じ、またキラー回路12が
動作して、クロマ系10aの動作を停止させる。
Then, when the above output is a positive DC voltage, switch S1
is closed, the movable contact of the switch S4 is closed to the contact a side, each movable contact of each switch S5, S6, S7 of the switching circuit 29 is closed to the contact a side, and the killer circuit 12 is operated, and the chroma system 10a is closed. stop the operation.

また出力が零のときはキラー回路21が動作して、クロ
マ系10bの動作が停止される。
Further, when the output is zero, the killer circuit 21 operates and the operation of the chroma system 10b is stopped.

尚実施例では、ID検出回路27にG−Y色差信号を加
えているが、R−Y又はB−Y色差信号を加えてもよい
In the embodiment, a G-Y color difference signal is applied to the ID detection circuit 27, but an R-Y or B-Y color difference signal may also be applied.

またID信号は第1映像増巾器2の出力から直接検出し
てもよい。
Alternatively, the ID signal may be detected directly from the output of the first video amplifier 2.

クロマ系10aに於いて、フリツプフロツプ16は、水
平周波数に同期したパルスによりトリガーされるもので
、50/60Hz判別回路31からの50Hz時の判別
信号により動作され、60Hzの場合は判別信号は無い
ために動作が停止されるように成されている。
In the chroma system 10a, the flip-flop 16 is triggered by a pulse synchronized with the horizontal frequency, and is operated by the discrimination signal at 50Hz from the 50/60Hz discrimination circuit 31, since there is no discrimination signal at 60Hz. It is designed so that the operation is stopped when

次に上記構成による動作を説明する。Next, the operation of the above configuration will be explained.

入力端子1にSECAM信号が加えられた場合はクロマ
系10bの動作により色差信号が復調される。
When a SECAM signal is applied to the input terminal 1, the color difference signal is demodulated by the operation of the chroma system 10b.

この色差信号からID検出回路27により、ID信号が
検出され、とのID信号はスイッチング回路23に加え
られて、色信号をライン順次に切換えるためのスイッチ
ング信号になると共に、直流変換回路28に加えられて
直流電圧に変換される。
An ID signal is detected by the ID detection circuit 27 from this color difference signal, and the ID signal is applied to the switching circuit 23 to become a switching signal for switching the color signals line sequentially, and is also applied to the DC conversion circuit 28. is converted into DC voltage.

この直流電圧によりスイッチS1が閉じて、トラップ回
路7aが動作する。
This DC voltage closes the switch S1 and operates the trap circuit 7a.

これによりSECAM信号中の4.25MHzの副搬送
波成分が除去されると共に、4.43MHzの副搬送波
成分がトラップ回路7bにより除去されて、輝度信号Y
が得られる。
As a result, the 4.25 MHz subcarrier component in the SECAM signal is removed, and the 4.43 MHz subcarrier component is removed by the trap circuit 7b, and the luminance signal Y
is obtained.

この輝度信号Yはマトリックス回路6a,6b,6cに
夫々加えられる。
This luminance signal Y is applied to matrix circuits 6a, 6b, and 6c, respectively.

上記直流電圧はキラー回路12へも加えられてPALク
ロマ系10aが動作しないようにしている。
The DC voltage is also applied to the killer circuit 12 to prevent the PAL chroma system 10a from operating.

このクロマ系10aには図示せずも公知のハースト信号
検出回路があり、これにより副搬送波発振器13が動作
されるようになっているが、いまの場合はバースト信号
は検出されず、従ってクロマ系10a自身のカラーキラ
ー信号によりキラー回路12が動作して系は不動作とな
っている。
This chroma system 10a has a known Hurst signal detection circuit (not shown), which operates the subcarrier oscillator 13, but in this case no burst signal is detected, so the chroma system The killer circuit 12 is operated by the color killer signal of 10a itself, and the system is inoperative.

上記直流電圧は上記カラーキラー信号と、例えばORを
とることによって、キラー回路12に加えられる。
The DC voltage is applied to the killer circuit 12 by, for example, ORing the color killer signal with the color killer signal.

これによりクロマ系10aをより確実に完全に不動作状
態とすることができ、SECAM信号がクロマ系10a
に漏れることによる画質の劣下を防ぐことができる。
As a result, the chroma system 10a can be completely rendered inactive, and the SECAM signal is
Deterioration in image quality due to leakage can be prevented.

上記直流電圧はまたスイッチング回路29にスイッチン
グ信号として加えられ、各スイッチS5,S6,S7の
可動接点を接点a側に閉じる。
The above DC voltage is also applied as a switching signal to the switching circuit 29 to close the movable contacts of each switch S5, S6, S7 to the contact a side.

これにより、色差信号増巾器26a,26b,26cか
らのR−Y,G−Y,B−Yの各色差信号が、マトリッ
クス回路5a,5b,5cに夫々加えられ、輝度信号Y
とマトリックスされてR,G,Bの3原色信号が得られ
る。
As a result, the color difference signals R-Y, G-Y, and B-Y from the color difference signal amplifiers 26a, 26b, and 26c are applied to the matrix circuits 5a, 5b, and 5c, respectively, and the luminance signal Y
The three primary color signals of R, G, and B are obtained by matrixing.

上記直流電圧はさらにスイッチS4にも加えられて、そ
の可動接点を接点a側に閉じる。
The DC voltage is further applied to the switch S4, closing its movable contact to the contact a side.

一方同期分離回路30で分離された垂直同期信号■は判
別回路31及びビデオ信号有無判別回路33に加えられ
る。
On the other hand, the vertical synchronization signal (2) separated by the synchronization separation circuit 30 is applied to a discrimination circuit 31 and a video signal presence/absence discrimination circuit 33.

判別回路31により垂直周波数が50Hzであることが
判別され、この判別信号は表示制御回路34に加えられ
ると共にフリツプフロツプ16に加えられるが、クロマ
系10aは前述したように不動作となっているので影響
はない。
The discrimination circuit 31 discriminates that the vertical frequency is 50 Hz, and this discrimination signal is applied to the display control circuit 34 as well as to the flip-flop 16, but since the chroma system 10a is inactive as described above, there is no influence. There isn't.

一方判別回路33により同期信号の存在を判別した判別
信号は、表示制御回路34に加えられてこの回路34を
動作させる。
On the other hand, the discrimination signal determined by the discrimination circuit 33 as to the presence of the synchronization signal is applied to the display control circuit 34 to operate this circuit 34.

そして垂直周波数が50Hzのときは、表示制御回路3
4の出力によりスイッチS2が閉ざされる。
When the vertical frequency is 50Hz, the display control circuit 3
The output of 4 closes the switch S2.

このスイツチS2のONと前述したスイッチS4の接点
a側へのONとにより、SECAM表示ランプ35cが
点灯して、受像機がSECAM信号を受信していること
が表示される。
By turning on the switch S2 and turning on the contact a side of the switch S4 mentioned above, the SECAM display lamp 35c lights up, indicating that the receiver is receiving the SECAM signal.

次に入力端子1にPAL信号が加えられた場合について
述べる。
Next, the case where a PAL signal is applied to input terminal 1 will be described.

この場合ID検出回路27からの出力はなく、直流変換
回路28からの電圧は零となっている。
In this case, there is no output from the ID detection circuit 27, and the voltage from the DC conversion circuit 28 is zero.

従ってクロマ系10bのキラー回路21が動作して、こ
のクロマ系10bは不動作となり、クロマ系10aが動
作状態となる。
Therefore, the killer circuit 21 of the chroma system 10b is activated, the chroma system 10b becomes inactive, and the chroma system 10a is activated.

またスイッチS1はOFFとなり、トラップ回路7bの
みにより、PAL信号の4.43MHzの副搬送波成分
が除去されて、輝度信号Yがマトリックス回路6a,6
b,6cに加えられる。
Further, the switch S1 is turned OFF, the 4.43 MHz subcarrier component of the PAL signal is removed only by the trap circuit 7b, and the luminance signal Y is sent to the matrix circuits 6a and 6.
b, 6c.

そしてスイッチS4〜S7は全て接点b側に閉ざされる
All of the switches S4 to S7 are closed to the contact b side.

判別回路31からの50Hzであることの判別信号によ
りフリツプフロツプ16が動作され、このフリツプフロ
ツプ16は水平同期信号Hによりトリガーされ水平周波
数で反転動作を繰り返す。
The flip-flop 16 is operated by the 50 Hz discrimination signal from the discrimination circuit 31, and this flip-flop 16 is triggered by the horizontal synchronizing signal H to repeat the inversion operation at the horizontal frequency.

フリツプフロツプ16の出力により位相切換回路14が
切換えられて、副搬送波発振器13の発振出力の位相を
水平同期でO°/180°に切換える。
The phase switching circuit 14 is switched by the output of the flip-flop 16, and the phase of the oscillation output of the subcarrier oscillator 13 is switched to 0°/180° in horizontal synchronization.

クロマ系10aから公知の方法で取り出されたR−Y,
B−Y,G−Yの各色差信号は、マトリックス回路6a
,6b,6cに夫々加えられ、前記輝度信号Yとマトリ
ックスされてR,G,Hの3原色信号が得られる。
RY taken out from the chroma system 10a by a known method,
Each color difference signal of B-Y and G-Y is sent to a matrix circuit 6a.
, 6b, and 6c, respectively, and are matrixed with the luminance signal Y to obtain three primary color signals of R, G, and H.

一方PAL信号は垂直周波数50Hzであるから、スイ
ッチS2がONとなっている。
On the other hand, since the PAL signal has a vertical frequency of 50 Hz, the switch S2 is turned on.

このスイッチS2のONと前述したスイッチS4の接点
b側へのONとによりPAL表示ランプ35bが点灯さ
れて、受像機がPAL信号を受信していることが表示さ
れる。
By turning on this switch S2 and turning on the contact b side of the switch S4 mentioned above, the PAL display lamp 35b is lit, indicating that the receiver is receiving a PAL signal.

次に入力端子1に副搬送波周波数が4.43MHzに変
換されたNTSC信号が加えられた場合について説明す
る。
Next, a case will be described in which an NTSC signal whose subcarrier frequency is converted to 4.43 MHz is applied to input terminal 1.

この場合は直流変換回路28の電圧は零であるから、ス
イッチS4〜S7は接点b側に閉ざされ、スイッチS1
はOFFとなる。
In this case, since the voltage of the DC conversion circuit 28 is zero, the switches S4 to S7 are closed to the contact b side, and the switch S1
becomes OFF.

またクロマ系10bが不動作状態となり、色信号はクロ
マ系10aで復調される。
Further, the chroma system 10b becomes inactive, and the color signal is demodulated by the chroma system 10a.

また垂直周波数は60Hzであるから、表示制御回路3
4の出力はスイッチS3に加えられて、これをONにす
る。
Also, since the vertical frequency is 60Hz, the display control circuit 3
The output of 4 is applied to switch S3, turning it ON.

従ってNTSC表示ランプ35aが点灯する。Therefore, the NTSC display lamp 35a lights up.

判別回路31からの60Hzであることを判別した信号
がフリツプフロツプ16に加えられて、これを不動作状
態にする。
A signal determined to be 60 Hz from the determination circuit 31 is applied to the flip-flop 16 to disable it.

これにより位相切換回路14の切換動作は行われず、ク
ロマ系10aは公矢口のNTSC信号クロマ系として動
作し、復調された各色差信号がマトリックス回路5a,
5b,6cに夫々加えられる。
As a result, the switching operation of the phase switching circuit 14 is not performed, and the chroma system 10a operates as a Kimiyaguchi NTSC signal chroma system, and each demodulated color difference signal is sent to the matrix circuit 5a,
5b and 6c, respectively.

そしてトラップ回路7bにより、副搬送波成分を除去さ
れた輝度信号Yと共にマトリックスされて、R,G,B
の3原色信号が得られる。
Then, the trap circuit 7b matrixes the subcarrier components together with the removed luminance signal Y, and performs R, G, B
Three primary color signals are obtained.

次に入力端子1に各方式の白黒信号が加えられた場合は
、クロマ系10a,10bは共に不動作状態となり、白
黒ビデオ信号は、前記輝度信号Yと同じ経路を通って受
像管9に加えられる。
Next, when a black and white signal of each system is applied to the input terminal 1, both the chroma systems 10a and 10b become inactive, and the black and white video signal is applied to the picture tube 9 through the same route as the luminance signal Y. It will be done.

またこの場合はスイッチS4がb接点側に閉ざされるの
で表示ランプ35bが点灯される。
Further, in this case, the switch S4 is closed to the b contact side, so the indicator lamp 35b is lit.

次に直流変換回路28の具体的な実施例を説明する。Next, a specific example of the DC conversion circuit 28 will be described.

尚この回路28はカラーと白黒との判別やスイッチング
回路23の折換え位相が正常か否かを判別する目的で、
一般のSECAM受像機のクロマ系にID検出回路27
と共に設けられている公知のものであるが、ここではそ
の一例について述ベる。
The purpose of this circuit 28 is to distinguish between color and black and white and to determine whether the switching circuit 23's switching phase is normal or not.
ID detection circuit 27 in the chroma system of a general SECAM receiver
Here, one example will be described.

第2A図に於いて、36はデイレーモノマルチで、トラ
ンジスタQ1− Q2、抵抗R1 ,R2 > R3
tR4コンデンサ03等により構成されている。
In Figure 2A, 36 is a delay monomulti, transistors Q1-Q2, resistors R1, R2 > R3
It is composed of tR4 capacitor 03 and the like.

トランジスタQ1のベースには、端子37より垂直周波
数に同期したトリガーパルス■が逆流防止ダイオードD
1を介して加えられ、コレクタ(■点)より出力パルス
が得られる。
A trigger pulse synchronized with the vertical frequency is connected to the base of the transistor Q1 from the terminal 37 through a backflow prevention diode D.
1, and an output pulse is obtained from the collector (point ■).

トランジスタQ2のコレクタ(■点)からも、出力パル
スが得られる。
An output pulse is also obtained from the collector (point ■) of the transistor Q2.

38はフリツプ7町ノプでトランジスタQ3,Q4、抵
抗R5 t Ra ,R7 t R3等により構成され
ている。
Reference numeral 38 denotes a flip 7 block, which is composed of transistors Q3, Q4, resistors R5 t Ra, R7 t R3, and the like.

前記■点の出力パルスはコンデンサC4、抵抗曳により
微分されダイオードD2を介してトランジスタへのベー
スに加えられ、前記■点の出カパルスはコンデンサC,
、抵抗R10により微分されダイオードD3を介してト
ランジスタQ3のベースに加えられる。
The output pulse at the point 2 is differentiated by the capacitor C4 and the resistor and applied to the base of the transistor via the diode D2, and the output pulse at the point 2 is applied to the capacitor C4,
, is differentiated by resistor R10 and applied to the base of transistor Q3 via diode D3.

39はID信号入力端子でID信号がコンデンサC6、
ダイオードD4を介してトランジスタqのベースに加え
られる。
39 is an ID signal input terminal, and the ID signal is connected to capacitor C6,
It is applied to the base of transistor q via diode D4.

D,はID信号の位相判別用ダイオード、40は出力端
子である。
D, is a diode for determining the phase of the ID signal, and 40 is an output terminal.

端子37に第2B図Aに示す前記トリガーパルス■が加
えられると、(a),(b)点に第2B図B,Cに示す
互いに逆極性の出力パルスが夫々得られる。
When the trigger pulse (2) shown in FIG. 2B A is applied to the terminal 37, output pulses with opposite polarities shown in FIG. 2B B and C are obtained at points (a) and (b), respectively.

これらの出力パルスは夫々微分され、その負の部分がト
ランジスタQ3,Q4のベースに加えられて、トランジ
スタQ3がON、トランジスタQ4がOFFする。
These output pulses are differentiated and their negative parts are applied to the bases of transistors Q3 and Q4, turning transistor Q3 on and transistor Q4 off.

この場合入力端子39にID信号がないときは、このト
ランジスタQ4の出力、即ち出力端子40の出力は第2
B図Dに示すパルスとなる。
In this case, when there is no ID signal at the input terminal 39, the output of this transistor Q4, that is, the output of the output terminal 40 is the second
This results in a pulse shown in Figure BD.

このパルスは帰線期間に発生するものであるからスイッ
チS1,S,等が動作しても画面には影響はない。
Since this pulse is generated during the retrace period, the screen is not affected even if the switches S1, S, etc. are operated.

入力端子39に、色差信号からID信号検出回路2Tに
より検出されて加えられたID信号は、スイッチング回
路23のライン順次切換が正しく行われたときには、第
2B図Fに示すような負極性の波形が得られる。
The ID signal detected from the color difference signal by the ID signal detection circuit 2T and applied to the input terminal 39 has a negative polarity waveform as shown in FIG. 2F when the line sequential switching of the switching circuit 23 is performed correctly. is obtained.

切換えが正しくないときには、第2B図Gのような正極
性の波形が得られる。
If the switching is incorrect, a positive polarity waveform as shown in FIG. 2B is obtained.

1 そこで入力端子39に第2B図FのID信号が加え
られると、トランジスタQ4は(a)点からの出カパル
スによりOFFされ、さらにこのID信号により連続し
てOFFされることになる。
1. Then, when the ID signal shown in FIG. 2B is applied to the input terminal 39, the transistor Q4 is turned off by the output pulse from point (a), and is further turned off continuously by this ID signal.

このため出力端子40からは第2B図Eで示すような略
電源電圧の一定の直流電圧が得られ、この直流電圧が前
述したように、第1図の太線で示す伝送路を経て各回路
に供給される。
Therefore, from the output terminal 40, a constant DC voltage approximately equal to the power supply voltage as shown in Figure 2B and E is obtained, and as described above, this DC voltage is transmitted to each circuit via the transmission path shown by the thick line in Figure 1. Supplied.

またこの直流電圧はスイッチング回路22の切換え位相
の判別にも用いられ、ID信号が第2B図Gとなってい
る場合は、これを正しい切換え位相にすることができる
This DC voltage is also used to determine the switching phase of the switching circuit 22, and when the ID signal is as shown in FIG. 2B, it can be set to the correct switching phase.

次に表示回路32の実施例について説明する。Next, an example of the display circuit 32 will be described.

第3図に於いて、ビデオ信号有無判別回路33は第1図
の入力端子1に入力信号が無いときに、すべてのランプ
35a,35b,35cを消すことを目的とするもので
、トランジスタQ5,Q6,Q7、コレクタ抵抗R11
、R12、R13、エミツタ抵抗R14抵抗R15、R
16、結合コンデンサC7、ピーク検出用ダイオードD
6,D7、コンデンサC8、ベース抵抗R17、抵抗R
18及びトランジスタQ8、抵抗R19ベース抵抗R2
0、平滑コンデンサC9、C10、エミツタ抵抗R21
,R22及びトランジスタQ9、抵扮R23ベース抵抗
R24等により構成されている。
In FIG. 3, the video signal presence/absence determination circuit 33 is designed to turn off all the lamps 35a, 35b, and 35c when there is no input signal at the input terminal 1 in FIG. Q6, Q7, collector resistance R11
, R12, R13, emitter resistance R14 resistance R15, R
16. Coupling capacitor C7, peak detection diode D
6, D7, capacitor C8, base resistor R17, resistor R
18 and transistor Q8, resistor R19 base resistor R2
0, smoothing capacitor C9, C10, emitter resistor R21
, R22, a transistor Q9, a resistor R23, a base resistor R24, and the like.

表示制御回路34は、入力信号の方式に応じて点灯させ
るべきランプ35a,35b,35cの選択を行うこと
を目的とするもので、トランジスタQ10、Q11、Q
12,Qt3,Q14、コレクタ抵抗R25,R26,
R27,R28,R29,R42、エミツタ抵抗R30
、R31、ベース抵抗R32,R33、バイアス用ダイ
オードD8抵抗R35、平滑コンデンサC11等により
構成される。
The display control circuit 34 has the purpose of selecting lamps 35a, 35b, and 35c to be lit according to the input signal type, and includes transistors Q10, Q11, and Q.
12, Qt3, Q14, collector resistance R25, R26,
R27, R28, R29, R42, emitter resistance R30
, R31, base resistors R32, R33, bias diode D8, resistor R35, smoothing capacitor C11, and the like.

第1図のスイッチS2はトランジスタQ15、コレクタ
抵抗R36、エミツタ抵抗R37、ベース抵抗R38R
39等で構成されている。
Switch S2 in FIG. 1 includes a transistor Q15, a collector resistor R36, an emitter resistor R37, and a base resistor R38R.
It is composed of 39 mag.

まだスイッチS3は、トランジスタQ16、抵抗R40
、平滑コンデンサC12、コレクタ抵抗R41等で構成
されている。
Switch S3 is still connected to transistor Q16 and resistor R40.
, a smoothing capacitor C12, a collector resistor R41, etc.

次に上記構成による動作を説明する。Next, the operation of the above configuration will be explained.

先ず入力端子1にPAL信号又はSECAM信号が加え
られた場合について述べる。
First, the case where a PAL signal or a SECAM signal is applied to input terminal 1 will be described.

同期分離回路30から垂直及び水平同期信号がトランジ
スタQ5のベースに加えられ、エミツタから取り出され
た出力パルスはダイオードD6,D7コンデンサC3に
よりピーク電圧が検出される。
Vertical and horizontal synchronization signals are applied from the synchronization separation circuit 30 to the base of the transistor Q5, and the peak voltage of the output pulse taken out from the emitter is detected by the diodes D6 and D7 and the capacitor C3.

このピーク電圧はトランジスタQ6のベースに加えられ
てこれをONにする。
This peak voltage is applied to the base of transistor Q6 turning it on.

このトランジスタQ6のコレクタ出力「0」はトランジ
スタQ7,Q8のベースに夫々加えられて、このトラン
ジスタQ7,Q8を夫々OFFにする。
The collector output "0" of this transistor Q6 is applied to the bases of transistors Q7 and Q8, respectively, to turn off these transistors Q7 and Q8, respectively.

トランジスタQ8のOFFによりトランジスタQ15が
ON、即ちスイッチS2が閉じる。
When the transistor Q8 is turned off, the transistor Q15 is turned on, that is, the switch S2 is closed.

このときスイッチS4は前述したように、SECAM信
号又はPAL信号に応じて接点a側又はb側に閉ざされ
ており、上記スイッチS2のONにより、ランプ35b
又はランプ35cが点灯される。
At this time, the switch S4 is closed to the contact a side or the contact b side according to the SECAM signal or the PAL signal, as described above, and when the switch S2 is turned on, the lamp 35b
Or the lamp 35c is turned on.

尚スイッチS4は実際にはトランジスタ等のスイッチン
グ素子が甲いられる。
Note that the switch S4 is actually a switching element such as a transistor.

また上記トランジスタQ7のOFFによるコレクタ出力
「1」はトランジスタQ9ベースに抵抗R23を介して
加えられこれをOFFにする。
Further, the collector output "1" caused by turning off the transistor Q7 is applied to the base of the transistor Q9 via the resistor R23 to turn it off.

一方判別回路31より、垂直周波数が50Hzであるこ
とが判別されると、この判別信号電圧例えば+8.8V
の電圧がトランジスタQ11のベースに加えられて、こ
れをONにする。
On the other hand, when the discrimination circuit 31 discriminates that the vertical frequency is 50Hz, this discrimination signal voltage, for example, +8.8V
is applied to the base of transistor Q11, turning it on.

このトランジスタQ11のエミツタとトランジスタQ1
2のエミツタとは抵抗R29を介して接続されており、
トランジスタQ11のONにより、トランジスタQ12
のエミツタ電圧が上昇し、このときこのトランジスタQ
12はOFFとなる。
The emitter of this transistor Q11 and the transistor Q1
It is connected to the emitter of No. 2 through a resistor R29,
By turning on transistor Q11, transistor Q12
The emitter voltage of Q increases, and at this time this transistor Q
12 is OFF.

これによりトランジスタQ16がOFFとなるのでラン
プ35aは点灯しない。
This turns off the transistor Q16, so the lamp 35a does not light up.

またトランジスタQ14もOFFとなる。Further, transistor Q14 is also turned off.

次に入力端子1に垂直周波数60HzのNTSC信号が
加えられた場合について述べる。
Next, a case will be described in which an NTSC signal with a vertical frequency of 60 Hz is applied to input terminal 1.

この場合は同期分離回路30から同期信号がトランジス
タQ5に加えられることにより、前述と同様にトランジ
スタQ5,Q6がON、トランジスタQ7,Q8,Q9
がOFFとなる。
In this case, the synchronization signal is applied from the synchronization separation circuit 30 to the transistor Q5, so that the transistors Q5 and Q6 are turned on as described above, and the transistors Q7, Q8, and Q9 are turned on.
becomes OFF.

また判別回路31からの電圧は零となるのでトランジス
タQ11はOFFとなる。
Further, since the voltage from the discrimination circuit 31 becomes zero, the transistor Q11 is turned off.

これによりトランジスタQ12,Q13がONとなり、
さらにトランジスタQ16がONとなってランプ35a
が点灯する。
This turns on transistors Q12 and Q13,
Furthermore, the transistor Q16 is turned on and the lamp 35a
lights up.

またトランジスタQ14もONとなり、そのコレクタと
抵抗R29を介して接続されるトランジスタQ15のベ
ース電位が下って、このトランジスタQ15をOFFに
する。
Further, the transistor Q14 is also turned on, and the base potential of the transistor Q15, which is connected to its collector through the resistor R29, is lowered to turn off the transistor Q15.

従ってランプ35b,35cは点灯しない。Therefore, the lamps 35b and 35c do not light up.

次に入力端♀1が無信号の場合は、トランジスタQ5は
OFFとなり、従ってトランジスタQ6はOFF、トラ
ンジスタQ7,Q8はONとなる。
Next, when there is no signal at the input terminal #1, the transistor Q5 is turned off, so the transistor Q6 is turned off, and the transistors Q7 and Q8 are turned on.

トランジスタQ8のONによりトランジスタQ15がO
FFとなるためランプ35b,35cは点灯しない。
Transistor Q15 turns OFF when transistor Q8 turns ON.
The lamps 35b and 35c do not light up because they are FF.

またトランジスタQ7のONによりトランジスタQ9も
ONとなる。
Further, when the transistor Q7 is turned on, the transistor Q9 is also turned on.

このトランジスタQ9のエミツタはトランジスタQ12
のエミツタと抵抗R42を介して接続されているため、
トランジスタQ9のONによりトランジスタQ12のエ
ミツタ電圧が上昇するため、このトランジスタQ12は
OFFとなる。
The emitter of this transistor Q9 is the transistor Q12.
Because it is connected to the emitter of R42 through resistor R42,
When transistor Q9 is turned on, the emitter voltage of transistor Q12 increases, so transistor Q12 is turned off.

従ってトランジスタQ13,Q16がOFFとなってラ
ンプ35aも点灯しない。
Therefore, transistors Q13 and Q16 are turned off, and lamp 35a is not lit either.

またこのときトランジスタQ14もOFFとなる。At this time, transistor Q14 is also turned off.

以上の動作により入力信号の方式に応じて、ランプ35
a,35b,35cの何れか一つを選択して点灯させる
ことができる。
With the above operation, the lamp 35
Any one of a, 35b, and 35c can be selected and turned on.

そしてトランジスタらは無信号時にランプ35aが点灯
しないようにするためのものであり、またトランジスタ
Q14はNTSC信号時にランプ35b,35Cが点灯
しないようにするためのものである。
The transistors are for preventing the lamp 35a from being lit when there is no signal, and the transistor Q14 is for preventing the lamps 35b and 35C from being lit when there is an NTSC signal.

尚上述の動作は白黒信号時に於いても同様の動作が成さ
れ、この場合はランプ35bが点灯される。
Incidentally, the above-described operation is also performed in the case of a black and white signal, and in this case, the lamp 35b is lit.

第4図はマトリツクス回路6aの一例を示すもので、マ
トリツクス回路6b,6cも同様の回路構成を有するも
のである。
FIG. 4 shows an example of the matrix circuit 6a, and the matrix circuits 6b and 6c also have a similar circuit configuration.

これはコレクタ抵抗R44を有するNPNトランジスタ
Q17のエミツタとPNPトランジスタQ18のエミツ
タとを、バイアス抵抗R43とバイパスコンデンサC1
3の並列回路を介して接続したものである。
This connects the emitter of NPN transistor Q17 with collector resistor R44 and the emitter of PNP transistor Q18 to bias resistor R43 and bypass capacitor C1.
These are connected through three parallel circuits.

トランジスタQ18のベースに輝度信号Yが加えられ、
またトランジスタQ17のベースに、PAL又はNTS
C信号のR−Y信号又はSECAM信号のR−Y信号が
スイッチS5を介して加えられることにより、両者が所
定の比率でマトリックスされトランジスタQ17のコレ
クタよりR信号を得ることができる。
A luminance signal Y is applied to the base of transistor Q18,
Also, PAL or NTS is connected to the base of transistor Q17.
By applying the RY signal of the C signal or the RY signal of the SECAM signal through the switch S5, both are matrixed at a predetermined ratio, and the R signal can be obtained from the collector of the transistor Q17.

尚スイッチS5はスイッチング素子が用いられるか、手
動で切換えるようにしてもよいことは勿論である。
It goes without saying that the switch S5 may be a switching element or may be manually switched.

以上述べたことにより、第1図の回路は、PALNTS
C,SECAM,白黒信号に夫々応じて各回路が切換え
られ、また表示ランプを点灯させることができる。
As described above, the circuit shown in Figure 1 is PALNTS
Each circuit can be switched according to the C, SECAM, and black and white signals, and the display lamp can be turned on.

本発明は、PALとNTSC方式兼用の第1の色信号復
調系と、SECAM方式専用の第2の色信号復調系を設
け、これら第1および第2の色信号復調系の各復調回路
の動作、不動作をSECAM方式のテレビジョン信号中
の識別信号に基づいた検出回路の検出信号により制御し
、さらにカラービデオ信号の垂直同期信号の周波数(5
0Hz/60Hz)を判別回路で判別し、その判別信号
により第1の色信号復調系内のPALあるいはNTSC
方式に対応した回路を動作させるべく制御し、これによ
り適宜必要な回路を選択使用するカラーテレビ受像機の
自動切換え装置に係わるものである。
The present invention provides a first color signal demodulation system that can be used for both PAL and NTSC systems, and a second color signal demodulation system that is dedicated to the SECAM system, and the operation of each demodulation circuit of the first and second color signal demodulation systems. , non-operation is controlled by the detection signal of the detection circuit based on the identification signal in the SECAM television signal, and the frequency of the vertical synchronization signal of the color video signal (5
0Hz/60Hz) is discriminated by a discriminating circuit, and the discriminating signal is used to select PAL or NTSC in the first color signal demodulation system.
This invention relates to an automatic switching device for color television receivers that controls the operation of circuits corresponding to the system, thereby selectively using the necessary circuits as appropriate.

従って本発明はPAL,SECAM,NTSC方式の3
種のカラービデオ信号を復調するに当り、最小限の回路
構成で、又最小限の判別回路および検出回路で、確実に
誤動作なく必要な回路を選択使用できるものである。
Therefore, the present invention is applicable to three systems: PAL, SECAM, and NTSC.
When demodulating various color video signals, necessary circuits can be selected and used reliably without malfunction with a minimum circuit configuration and a minimum number of discrimination circuits and detection circuits.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の実施例を示すカラーテレビ受像機の回
路系統図、第2A図は直流電圧変換回路の実施例を示す
回路図、第2B図A,B,C,D,E,F,Gは第2A
図の各部の出力波形図、第3図は映像信号有無判別回路
及び表示制御回路の実施例を示す回路図、第4図はマト
リックス回路の実施例を示す回路図である。 なお図面に用いられている符号において、1は入力端子
、7a,7bはトラップ回路、10aはPALクロマ系
、10bはSECAMクロマ系、27はID信号検出回
路、28は直流変換回路、29はスイッチング回路、3
2は表示回路である。
Fig. 1 is a circuit diagram of a color television receiver showing an embodiment of the present invention, Fig. 2A is a circuit diagram showing an embodiment of a DC voltage conversion circuit, and Fig. 2B is A, B, C, D, E, F. , G is the second A
3 is a circuit diagram showing an embodiment of a video signal presence/absence determination circuit and a display control circuit, and FIG. 4 is a circuit diagram showing an embodiment of a matrix circuit. In the symbols used in the drawings, 1 is an input terminal, 7a and 7b are trap circuits, 10a is a PAL chroma system, 10b is a SECAM chroma system, 27 is an ID signal detection circuit, 28 is a DC conversion circuit, and 29 is a switching circuit. circuit, 3
2 is a display circuit.

Claims (1)

【特許請求の範囲】[Claims] 1 NTSC,PAL,SECAM方式の3種のカラー
ビデオ信号を復調可能にしたテレビ受像機に於で、上記
放送方式のうちのPAL,NTSC方式に対応し、かつ
一部の回路が両方式で兼用された第1の色信号復調系と
、SECAM方式に対応した第2の色信号復調系と、受
像機の受信したカラービデオ信号の垂直同期信号の周波
数番判別する判別回路ト、SECAM方式のテレビジョ
ン信号中の垂直消去期間内に挿入された識別信号を検出
する検出回路とを設け、上記判別回路の判別信号に応じ
て上記第1の色信号復調系内のPALあるいはNTSC
方式に対応した回路を動作させると共に上記検出回路の
検出信号に応じて上記第1の色信号復調系内のPAL信
号復調回路を動作あるいは不動作させ、かつ上記第2の
色信号復調系内のSECAM信号復調回路を不動作ある
いは動作させるようにしたことを特徴とするカラーテレ
ビ受像機の自動切換え装置。
1. A television receiver that can demodulate three types of color video signals: NTSC, PAL, and SECAM, and is compatible with PAL and NTSC among the above broadcasting systems, and some circuits can be used for both systems. a second color signal demodulation system compatible with the SECAM system, a discrimination circuit for determining the frequency number of the vertical synchronization signal of the color video signal received by the receiver, and a SECAM system television. a detection circuit for detecting an identification signal inserted within the vertical erasing period of the color signal;
A circuit corresponding to the system is operated, and a PAL signal demodulation circuit in the first chrominance signal demodulation system is operated or inactivated in accordance with the detection signal of the detection circuit, and a PAL signal demodulation circuit in the second chrominance signal demodulation system is operated. An automatic switching device for a color television receiver, characterized in that a SECAM signal demodulation circuit is inoperative or activated.
JP50028494A 1975-03-07 1975-03-07 Color TV program Expired JPS5812798B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP50028494A JPS5812798B2 (en) 1975-03-07 1975-03-07 Color TV program

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP50028494A JPS5812798B2 (en) 1975-03-07 1975-03-07 Color TV program

Publications (2)

Publication Number Publication Date
JPS51102520A JPS51102520A (en) 1976-09-10
JPS5812798B2 true JPS5812798B2 (en) 1983-03-10

Family

ID=12250213

Family Applications (1)

Application Number Title Priority Date Filing Date
JP50028494A Expired JPS5812798B2 (en) 1975-03-07 1975-03-07 Color TV program

Country Status (1)

Country Link
JP (1) JPS5812798B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5834475U (en) * 1981-08-31 1983-03-05 日本電気ホームエレクトロニクス株式会社 Color television receiver control device
JPH0445344Y2 (en) * 1988-01-28 1992-10-26

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4890633A (en) * 1972-03-04 1973-11-26
JPS49120535A (en) * 1973-03-16 1974-11-18

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4890633A (en) * 1972-03-04 1973-11-26
JPS49120535A (en) * 1973-03-16 1974-11-18

Also Published As

Publication number Publication date
JPS51102520A (en) 1976-09-10

Similar Documents

Publication Publication Date Title
CA1252880A (en) Multi-system television receiver
US4660073A (en) Video apparatus for selectively processing either composite or component color video signals
US4389665A (en) Color demodulation device for use in color television receivers
US4414563A (en) Television receiver circuit arrangement for identifying the standard
FI101029B (en) Television optionally for editing FBAS or separate BAS and F signals
JPH0785589B2 (en) Y / C separator
US5206728A (en) Television system having an ultrablack video signal blanking level for an on-screen character display
JPH0818994A (en) Multi-video signal demodulator
GB1520645A (en) Colour correction circuit for video recorders
US4148058A (en) PAL switching control circuit
JPS5812798B2 (en) Color TV program
JPS5838032B2 (en) color television receiver
US4072983A (en) SECAM identification circuit
JP3230244B2 (en) Automatic connection circuit for VTR input of color television receiver
JPS5838033B2 (en) color television receiver
KR100220980B1 (en) Video signal processing circuit
JPH0514933A (en) Automatic color-television standard discriminating method
GB2102237A (en) Chrominance signal processing circuits
US4133002A (en) Pal identification circuit
US5790203A (en) Detector of color television standard with low reception threshold
GB2117207A (en) Multiple system colour television receiver
EP0013597A1 (en) Signal switching apparatus
US5101265A (en) Secam color signal processing device
JPH0336147Y2 (en)
KR910003280B1 (en) Ntsc & dal-m type auto selection circuit of vtr