JPH11296139A - Device and method for driving dummy electrode and ac surface discharge type plasma display device - Google Patents

Device and method for driving dummy electrode and ac surface discharge type plasma display device

Info

Publication number
JPH11296139A
JPH11296139A JP10101008A JP10100898A JPH11296139A JP H11296139 A JPH11296139 A JP H11296139A JP 10101008 A JP10101008 A JP 10101008A JP 10100898 A JP10100898 A JP 10100898A JP H11296139 A JPH11296139 A JP H11296139A
Authority
JP
Japan
Prior art keywords
dummy electrode
electrode
write
dummy
discharge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10101008A
Other languages
Japanese (ja)
Inventor
Takahiko Yamamuro
孝彦 山室
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP10101008A priority Critical patent/JPH11296139A/en
Publication of JPH11296139A publication Critical patent/JPH11296139A/en
Pending legal-status Critical Current

Links

Landscapes

  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce the cost of the device by constituting the AC surface discharge type plasma display panel dummy electrode driving device with a simple structure so that dummy electrodes conduct no maldischarging. SOLUTION: Dummy electrodes 3 are driven by a constant voltage V4N during priming, writing and maintaining discharge intervals. No limitation is imposed on the voltage setting. If a constant voltage is always applied to the electrode 3 through resistors having more than 1 kΩ resistance, the luminance at the electrodes 3 and the luminance of the black picture surfaces within a display area are controlled to have approximately same values. Since the constant voltage is simply realized by a DC power source, the constitution of the dummy electrode driving circuit becomes extremely simple.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、交流面放電型PD
Pのダミー電極の駆動技術に関するものである。
The present invention relates to an AC surface discharge type PD.
The present invention relates to a technique for driving a P dummy electrode.

【0002】[0002]

【従来の技術】(1)構成 図8は、一般的な交流面放電型PDPの電極配線を模式
的に示す平面図である。図8において、1Pは走査電極
1aPと共通電極1bPとからなる放電維持電極対、2
Pは放電維持電極対1Pと直角に交差する方向に配置さ
れている書き込み電極、3Pは書き込み電極2Pと平行
にその両側に配置されているダミー電極、4Pは本PD
Pの外側に設けられたダミー電極3Pの駆動回路であ
る。
2. Description of the Related Art (1) Configuration FIG. 8 is a plan view schematically showing electrode wiring of a general AC surface discharge type PDP. In FIG. 8, reference numeral 1P denotes a pair of a sustaining electrode composed of a scanning electrode 1aP and a common electrode 1bP.
P is a write electrode arranged in a direction intersecting at right angles to the discharge sustaining electrode pair 1P, 3P is a dummy electrode arranged on both sides in parallel with the write electrode 2P, and 4P is a main PD.
This is a drive circuit for the dummy electrode 3P provided outside P.

【0003】又、図9は図8に示した駆動回路4Pの具
体的な構成図であり、同回路4Pは、プッシュプルに接
続された駆動用FET4aと、両FET4aのゲートを
駆動するためのゲートドライバーIC4bとよりなる。
FIG. 9 is a specific configuration diagram of the driving circuit 4P shown in FIG. 8. The driving circuit 4P includes a driving FET 4a connected to a push-pull and a gate for driving both FETs 4a. And a gate driver IC 4b.

【0004】(2)動作 次に動作について説明する。まず、書き込み電極2Pと
走査電極1aPとの間で、表示するセルに書込み放電を
起こす。上から順に下へ1表示ラインずつ書込み放電を
起こし、全表示ラインについて書込み放電を実施する。
次に、全表示ライン同時に走査電極1aPと共通電極1
bPとの間にサステインパルス電圧を印加し、維持放電
を起こす。このとき、書き込み放電期間において放電し
たセルだけが、維持放電期間において放電して点灯セル
となる。
(2) Operation Next, the operation will be described. First, an address discharge occurs in a cell to be displayed between the write electrode 2P and the scan electrode 1aP. Write discharge is caused one display line at a time from the top to the bottom, and write discharge is performed for all display lines.
Next, the scanning electrode 1aP and the common electrode 1
A sustain pulse voltage is applied between the pixel and bP to generate a sustain discharge. At this time, only the cells discharged in the write discharge period are discharged in the sustain discharge period to become lit cells.

【0005】一般に、ダミー電極3Pは、パネル製造プ
ロセスにおいてパネル周辺部に寸法誤差、焼成ムラが出
やすいために設けられている。しかし、このダミー電極
3Pが維持放電期間中に異常放電しないようにする必要
があり、そのために、図10に示すように、一般の表示
セルが放電しないときと同じようなシーケンスでダミー
電極3Pを駆動している。即ち、書き込み放電期間中
は、電圧0Vでダミー電極3Pを駆動し、維持放電期間
中は、放電維持電圧の中間電圧(約80V〜100V)
で以てダミー電極3Pを駆動する。そこで、かかる駆動
シーケンスを実現するために、駆動回路4Pにおいて
は、一般に2つのFET4aをプッシュプル接続してい
る。これにより、FET4aはゲートドライバIC4b
によりON−OFF制御されるので、書き込み放電期間
は下側のFET4aがONして出力0Vとなり、維持放
電期間は上側のFET4aがONして上記の一定電圧を
ダミー電極3Pに印加する。
In general, the dummy electrodes 3P are provided in order to easily cause dimensional errors and firing unevenness around the panel in the panel manufacturing process. However, it is necessary to prevent the dummy electrode 3P from abnormally discharging during the sustain discharge period. Therefore, as shown in FIG. 10, the dummy electrode 3P is subjected to the same sequence as when a general display cell does not discharge. It is driving. That is, the dummy electrode 3P is driven at a voltage of 0 V during the writing discharge period, and the intermediate voltage (about 80 V to 100 V) of the sustaining voltage during the sustain discharge period.
Thus, the dummy electrode 3P is driven. Therefore, in order to realize such a drive sequence, in the drive circuit 4P, generally, two FETs 4a are push-pull connected. Thereby, the FET 4a is connected to the gate driver IC 4b.
, The lower FET 4a is turned on to output 0 V during the write discharge period, and the upper FET 4a is turned on during the sustain discharge period to apply the constant voltage to the dummy electrode 3P.

【0006】[0006]

【発明が解決しようとする課題】従来の駆動回路は以上
のように構成されているので、複数のスイッチ素子とそ
れらを駆動するためのIC等とを必須としている。この
ため、信号線数、部品点数及び駆動回路を搭載する基板
の面積などの増加を余儀なくされており、プラズマディ
スプレイ装置全体としてみた場合に、同装置のコストが
高くなってしまうという問題点が生じている。
Since the conventional driving circuit is constructed as described above, a plurality of switching elements and an IC for driving them are required. For this reason, the number of signal lines, the number of components, the area of the substrate on which the drive circuit is mounted, and the like are inevitably increased. As a result, the cost of the plasma display apparatus increases when viewed as a whole. ing.

【0007】この発明は上記のような問題点を解消する
ためになされたものであり、従来通りのダミー電極の
性能を維持しつつ安価な装置を得ること、ダミー電極
の部分での輝度と表示エリア内の黒画面での輝度とを同
じものに駆動制御すること、パネルプロセスのバラツ
キによる歩留まり低下を少なくすることを、目的として
いる。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problems, and it is an object of the present invention to obtain an inexpensive device while maintaining the performance of a conventional dummy electrode. An object of the present invention is to drive and control the luminance of a black screen in an area to be the same, and to reduce a decrease in yield due to a variation in a panel process.

【0008】[0008]

【課題を解決するための手段】請求項1にかかる発明
は、表示ライン方向に延びる複数の放電維持電極対と、
前記表示ライン方向と直行する方向に互いに平行に延び
る複数の書込み電極より成る書込み電極群と、前記書込
み電極群の外側に前記複数の書込み電極と平行に延びる
ダミー電極とを備えた交流面放電型プラズマディスプレ
イパネルに於ける前記ダミー電極の駆動装置であって、
プライミング放電期間、書込み放電期間及び維持放電期
間の全期間を通じて常に一定電圧を前記ダミー電極に印
加することを特徴とする。
According to a first aspect of the present invention, there are provided a plurality of discharge sustaining electrode pairs extending in a display line direction,
An AC surface discharge type including a write electrode group including a plurality of write electrodes extending in parallel with each other in a direction perpendicular to the display line direction, and a dummy electrode extending in parallel with the plurality of write electrodes outside the write electrode group. A drive device for the dummy electrode in a plasma display panel,
A constant voltage is always applied to the dummy electrode throughout the priming discharge period, the address discharge period and the sustain discharge period.

【0009】請求項2にかかる発明は、請求項1記載の
ダミー電極駆動装置において、抵抗を介して前記一定電
圧を前記ダミー電極に印加することを特徴とする。
According to a second aspect of the present invention, in the dummy electrode driving device according to the first aspect, the constant voltage is applied to the dummy electrode via a resistor.

【0010】請求項3にかかる発明は、請求項2記載の
ダミー電極駆動装置において、前記抵抗の値は1kΩ以
上に設定されていることを特徴とする。
According to a third aspect of the present invention, in the dummy electrode driving device according to the second aspect, the value of the resistance is set to 1 kΩ or more.

【0011】請求項4にかかる発明は、請求項1記載の
ダミー電極駆動装置において、直流電源と、前記直流電
源にその一端が接続された抵抗と、前記直流電源の電圧
値と前記抵抗の他端に於ける電圧とを選択的に前記一定
電圧として前記ダミー電極に印加するスイッチとを備え
ることを特徴とする。
According to a fourth aspect of the present invention, in the dummy electrode driving device according to the first aspect, the DC power supply, a resistor having one end connected to the DC power supply, a voltage value of the DC power supply, and the resistance. A switch for selectively applying a voltage at an end to the dummy electrode as the constant voltage.

【0012】請求項5にかかる発明は、請求項4記載の
ダミー電極駆動装置において、前記スイッチはフローテ
ィング端子を有しており、前記一定電圧を前記ダミー電
極に印加するのに代えて、前記フローティング端子を前
記ダミー電極に選択的に接続しうることを特徴とする。
According to a fifth aspect of the present invention, in the dummy electrode driving device according to the fourth aspect, the switch has a floating terminal, and instead of applying the constant voltage to the dummy electrode, the switch is connected to the floating terminal. A terminal can be selectively connected to the dummy electrode.

【0013】請求項6にかかる発明は、表示ライン方向
に延びる複数の放電維持電極対と、前記表示ライン方向
と直行する方向に互いに平行に延びる複数の書込み電極
より成る書込み電極群と、前記書込み電極群の外側に前
記複数の書込み電極と平行に延びるダミー電極とを備え
た交流面放電型プラズマディスプレイパネルに於ける前
記ダミー電極の駆動方法であって、プライミング放電期
間、書込み放電期間及び維持放電期間の全期間を通じ
て、常に一定電圧で以て前記ダミー電極を駆動すること
を特徴とする。
According to a sixth aspect of the present invention, there is provided a write electrode group including a plurality of discharge sustain electrode pairs extending in a display line direction, a plurality of write electrodes extending in parallel to a direction perpendicular to the display line direction, and the write electrode group. A method of driving a dummy electrode in an AC surface discharge type plasma display panel comprising: a plurality of write electrodes; and a dummy electrode extending in parallel with the plurality of write electrodes, comprising: a priming discharge period, a write discharge period, and a sustain discharge. The dummy electrode is always driven at a constant voltage throughout the period.

【0014】請求項7にかかる発明の交流面放電型プラ
ズマディスプレイ装置は、表示ライン方向に延びる複数
の放電維持電極対と、前記表示ライン方向と直行する方
向に互いに平行に延びる複数の書込み電極より成る書込
み電極群と、前記書込み電極群の外側に前記複数の書込
み電極と平行に延びるダミー電極とを備えた交流面放電
型プラズマディスプレイパネルと、前記放電維持電極対
及び書込み電極群のそれぞれを駆動する駆動装置とを備
え、前記駆動装置は、プライミング放電期間、書込み放
電期間及び維持放電期間の全期間を通じて、常に一定電
圧で以て前記ダミー電極を駆動する機能をも有すること
を特徴とする。
According to a seventh aspect of the present invention, there is provided an AC surface discharge type plasma display device comprising: a plurality of discharge sustain electrode pairs extending in a display line direction; and a plurality of write electrodes extending in parallel to a direction perpendicular to the display line direction. A plurality of write electrode groups, an AC surface discharge type plasma display panel including a dummy electrode extending in parallel with the plurality of write electrodes outside the write electrode group, and driving each of the discharge sustaining electrode pairs and the write electrode group. A driving device for driving the dummy electrode at a constant voltage throughout the priming discharge period, the address discharge period, and the sustain discharge period.

【0015】[0015]

【発明の実施の形態】図1は、PDP10における各電
極の配置関係とPDP10の外部に設けられたダミー電
極駆動回路4とを模式的に示す透視平面図である。同図
において、1は表示ライン方向に延びる複数の放電維持
電極対であり、各電極対は互いに平行に伸びた走査電極
(X電極)1aと共通電極(Y電極)1bとより成る。
これらの電極対1は、図示しない前面ガラス基板上に誘
電体層で被覆される形態で形成されている。又、2は表
示ライン方向と直行する方向に互いに平行に延びた書込
み電極であり、2Gは書込み電極2を総称する書込み電
極群である。これらの書込み電極2は、図示しない背面
ガラス基板上に形成されており、各書込み電極2を挟む
形態で図示しないバリアリブが書込み電極2と平行に形
成され、バリアリブの壁面と各書込み電極2とを被覆す
るように蛍光体(図示せず)が形成されている。以上に
述べた点は、例えば特開平5−290721号公報の図
3に開示されている通り、既知である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a perspective plan view schematically showing the arrangement of electrodes in a PDP 10 and a dummy electrode driving circuit 4 provided outside the PDP 10. In FIG. 1, reference numeral 1 denotes a plurality of discharge sustaining electrode pairs extending in the display line direction. Each electrode pair includes a scanning electrode (X electrode) 1a and a common electrode (Y electrode) 1b extending in parallel with each other.
These electrode pairs 1 are formed on a front glass substrate (not shown) so as to be covered with a dielectric layer. Reference numeral 2 denotes a write electrode extending in parallel with a direction perpendicular to the display line direction, and reference numeral 2G denotes a write electrode group collectively referring to the write electrodes 2. These write electrodes 2 are formed on a back glass substrate (not shown), and barrier ribs (not shown) are formed in parallel with the write electrodes 2 so as to sandwich each write electrode 2. A phosphor (not shown) is formed to cover. The points described above are known, for example, as disclosed in FIG. 3 of JP-A-5-290721.

【0016】他方、3は、書込み電極群2Gの外側にお
いて書込み電極2と平行に延びるダミー電極であり、こ
こでは便宜上、各ダミー電極3がPDP10内で連結さ
れている例を示している。そして、これらのダミー電極
3の1つに、図示しない外部接続点を介して、外部に設
けられたダミー電極駆動回路4の出力端が接続されてい
る。
On the other hand, reference numeral 3 denotes a dummy electrode extending in parallel with the write electrode 2 outside the write electrode group 2G. Here, for the sake of convenience, an example is shown in which the dummy electrodes 3 are connected in the PDP 10. The output terminal of a dummy electrode drive circuit 4 provided outside is connected to one of these dummy electrodes 3 via an external connection point (not shown).

【0017】以上述べたPDP10とダミー電極駆動回
路4の配置関係は後述する実施の形態1〜3の全てに共
通する。そして、各実施の形態1〜3における特徴点
は、いずれもダミー電極駆動回路4の構成及び機能にあ
る。この特徴点を要約するならば、本発明におけるダミ
ー電極駆動回路4は、プライミング放電期間、書込み放
電期間及び維持放電期間の全期間を通じて常に一定電圧
をダミー電極3に印加し続けていると言える。そして、
上記一定電圧の印加方法が後述する各実施の形態1〜3
で異なっているのである。加えて、実施の形態3では、
一定の電圧を印加する代わりに、ダミー電極3の状態を
フローティング状態に選択的になしうるという機能を
も、ダミー電極駆動回路4自体に備えさせている。
The arrangement relationship between the PDP 10 and the dummy electrode drive circuit 4 described above is common to all of the first to third embodiments described later. The feature of each of the first to third embodiments lies in the configuration and function of the dummy electrode drive circuit 4. In summary, it can be said that the dummy electrode driving circuit 4 of the present invention constantly applies a constant voltage to the dummy electrode 3 throughout the priming discharge period, the address discharge period, and the sustain discharge period. And
Each of the first to third embodiments described below applies the method of applying the constant voltage.
Are different. In addition, in the third embodiment,
The dummy electrode driving circuit 4 itself has a function of selectively changing the state of the dummy electrode 3 to a floating state instead of applying a fixed voltage.

【0018】ここでは、ダミー電極駆動回路4はPDP
10の駆動回路と同一の基板上に形成されている。その
PDP10用駆動回路自体は、ここでは既知のため図示
しないけれども、例えば、特開平9−68946号公報
の図15に例示されるものと同様な構成を有するもので
あり、放電維持電極1用ドライバや書込み電極2用ドラ
イバやこれらのドライバを制御するドライバ等を含む。
尚、ダミー電極駆動回路4のみを、上記PDP10用駆
動回路とは別個の基板上に形成しても良いことは勿論で
ある。
Here, the dummy electrode driving circuit 4 is a PDP.
It is formed on the same substrate as the ten drive circuits. Although not shown here because the PDP 10 driving circuit itself is known here, for example, it has a configuration similar to that illustrated in FIG. 15 of JP-A-9-68946. And a driver for the writing electrode 2 and a driver for controlling these drivers.
It is needless to say that only the dummy electrode drive circuit 4 may be formed on a substrate separate from the PDP 10 drive circuit.

【0019】以下、図面を参照しつつ、各実施の形態1
〜3における上記の特徴を具体的に記述する。
Hereinafter, each embodiment 1 will be described with reference to the drawings.
The above-mentioned features in Nos. 1 to 3 will be specifically described.

【0020】(実施の形態1)図2は、実施の形態1に
係るダミー電極駆動回路4の構成を示す図である。同図
に示すように、本ダミー電極駆動回路4は単にDC電源
5のみからなり、ダミー電極駆動回路4の出力ノード4
Nの電圧V4N(ダミー電極3の印加電圧)はDC電源
5の電源電圧に等しい。このように、本ダミー電極駆動
回路4は非常にシンプルな回路構成である。
(First Embodiment) FIG. 2 is a diagram showing a configuration of a dummy electrode drive circuit 4 according to a first embodiment. As shown in the figure, the dummy electrode driving circuit 4 is composed of only the DC power source 5 and the output node 4 of the dummy electrode driving circuit 4
The N voltage V4N (voltage applied to the dummy electrode 3) is equal to the power supply voltage of the DC power supply 5. Thus, the present dummy electrode drive circuit 4 has a very simple circuit configuration.

【0021】ここで、DC電源5の電源電圧、従って、
出力ノード4Nの設定電圧V4Nに関しては、特に制限
はなく、一般的には0V〜150Vの範囲内の値であれ
ば良い。従って、設定電圧V4Nは、書込み放電期間中
に書込み電極2に印加されるアドレスパルス電圧(約6
0V)とは全く無関係に設定される。勿論、パネル側の
上記誘電体層や上記蛍光体の絶縁性が破壊されることと
なる絶縁耐圧内であれば、150V以上の電圧値を設定
電圧V4Nとしてもよい。
Here, the power supply voltage of the DC power supply 5,
There is no particular limitation on the set voltage V4N of the output node 4N, and generally a value within a range of 0 V to 150 V may be used. Therefore, the set voltage V4N is equal to the address pulse voltage (approximately 6) applied to the address electrode 2 during the address discharge period.
0 V). Of course, a voltage value of 150 V or more may be set as the set voltage V4N as long as the dielectric strength of the dielectric layer or the phosphor on the panel side is broken.

【0022】次に、図2のダミー電極駆動回路4を用い
ても、従来技術と同様な機能(ダミー電極3が誤放電し
ないという機能)を実現できることを、PDP3の動作
とともに説明する。
Next, the fact that the same function as that of the prior art (the function of preventing the dummy electrode 3 from being erroneously discharged) can be realized together with the operation of the PDP 3 using the dummy electrode driving circuit 4 of FIG. 2 will be described.

【0023】図3は、1フィールド(テレビ画像の場合
には画像信号が伝達されてくるまでの時間16.6ms
ecに相当)を複数個のサブフィールドで分割した際
に、各サブフィールド毎に、図1のPDP10の各電極
に印加される各駆動波形を示したタイミングチャートで
ある。
FIG. 3 shows one field (in the case of a television image, a time of 16.6 ms until an image signal is transmitted).
2 is a timing chart showing respective drive waveforms applied to the respective electrodes of the PDP 10 of FIG. 1 for each subfield when (e.g., ec) is divided into a plurality of subfields.

【0024】同図3の内で、(a)は図1の書込み電極
2に印加される駆動波形を示しており、プライミング放
電期間(リセット期間とも言う)及び維持放電期間にお
いて書込み電極2に印加されるパルス電圧Vawは80
V〜100Vの範囲内にある(これは、上記両期間中に
放電維持電極の一方と書込み電極2との間で放電が生ず
るのを防止するために印加されている)。又、書込み放
電期間(アドレス期間とも言う)において書込み電極2
に印加されるアドレスパルスの各パルス電圧は約60V
である。
In FIG. 3, (a) shows a drive waveform applied to the write electrode 2 in FIG. 1, and is applied to the write electrode 2 during a priming discharge period (also called a reset period) and a sustain discharge period. The pulse voltage Vaw is 80
The voltage is in the range of V to 100 V (this is applied in order to prevent a discharge from occurring between one of the sustaining electrodes and the writing electrode 2 during the above two periods). Further, in the address discharge period (also referred to as an address period), the address electrode 2
Each pulse voltage of the address pulse applied to the
It is.

【0025】他方、図3の(b)は、図1の共通電極1
bに印加されるパルス信号の波形であり、プライミング
放電期間においては、約300Vのパルス電圧のプライ
ミングパルスないしは全面書込みパルスが同電極1bに
印加され、書込み放電期間では一定のパルス電圧VYが
同電極1bに常に印加されると共に、維持放電期間で
は、後述する各走査電極1aに印加される維持放電パル
スに相対的に、維持放電電圧Vs(160V〜200
V)と0Vとの間を交互に繰返す維持放電パルスが共通
電極1bに印加される。これに対して、図3の(c)〜
(e)は図1の各走査電極1aに印加されるパルス信号
の波形を示している。
On the other hand, FIG. 3B shows the common electrode 1 shown in FIG.
b, a priming pulse having a pulse voltage of about 300 V or an entire address pulse is applied to the same electrode 1b during the priming discharge period, and a constant pulse voltage VY is applied to the same electrode during the address discharge period. 1b, and during a sustain discharge period, a sustain discharge voltage Vs (160 V to 200 V) is relatively applied to a sustain discharge pulse applied to each scan electrode 1a described later.
A sustain discharge pulse that alternates between V) and 0 V is applied to the common electrode 1b. On the other hand, FIG.
(E) shows the waveform of the pulse signal applied to each scanning electrode 1a in FIG.

【0026】更に、図3の(f)は図1のダミー電極3
に印加される設定電圧V4Nの波形を示している。図3
(f)より明らかな通り、各サブフィールドの期間内、
従って各1フィールドの期間内、一定の電圧たる設定電
圧V4Nが常にダミー電極3に印加され続けている。
尚、設定電圧V4Nが0Vに設定されているときには、
図3の(f)に示す設定電圧V4Nは0Vに等しくな
る。
FIG. 3F shows the dummy electrode 3 shown in FIG.
Shows the waveform of the setting voltage V4N applied to the. FIG.
(F) As is clearer, within each subfield,
Accordingly, the set voltage V4N, which is a constant voltage, is constantly applied to the dummy electrode 3 during the period of each one field.
When the set voltage V4N is set to 0V,
The setting voltage V4N shown in FIG. 3F is equal to 0V.

【0027】このような駆動方式を採用していることか
ら、ダミー電極3が形成されている、表示エリア外の各
セルにおいては、放電維持電極対1と書込み電極2との
交点で規定される表示エリア内の各セルとは異なった放
電を行うことが、本発明者によって観測されている。
Since such a driving method is employed, in each cell outside the display area where the dummy electrode 3 is formed, the cell is defined by the intersection between the discharge sustaining electrode pair 1 and the writing electrode 2. It has been observed by the present inventor that a different discharge occurs from each cell in the display area.

【0028】即ち、(1)プライミング放電期間におい
ては、上記プライミングパルスの立上がりに応答して全
セルで同時に放電が生じ、これにより、発光が生ずると
共に、逆にプライミングパルスの立下がりに応答して全
セルにおいて同時に自己消去放電が生ずる結果、再び発
光が生ずる。しかしながら、本実施の形態では、ダミー
電極3と放電維持電極対1との交点で規定される表示エ
リア外セルにおいて生じる光の波形が表示セル内のセル
において生ずる光の波形とは異なっており、しかも、上
記表示エリア外セルにおける光の強度が表示セルにおけ
る光の強度よりも常に大きくなることが、実験により確
認された。具体的には、表示エリアが黒画面のときの表
示エリアにおける輝度が1.8cd/m2であるのに対
して、ダミー電極3における表示エリア外セルでは、輝
度が3.0cd/m2となる。しかも、観測結果より得
られた興味深い点は、(ダミー電極3における表示エリ
ア外セルの輝度)>(表示エリア内セルの輝度)という
関係が、ダミー電極3に印加される設定電圧V4Nの値
に依存することなく、常に成立しているということであ
る。要は、ダミー電極3に全期間中、常に一定電圧が印
加されているという条件が成立する限りにおいて、上記
関係式が成立しているのである。この興味深い現象がダ
ミー電極3に一定電圧が常に印加されたことに起因して
いることは、本発明者は実験的に検証することができた
のであるが、何故にかかる現象が生じているのかを定性
的に説明することまでには、至っていない。しかし、こ
の現象を積極的に利用するならば、簡単なダミー電極3
の駆動方式を実現できる筈である。正に、この点に本発
明の着眼点があるのである。
That is, (1) In the priming discharge period, discharge occurs simultaneously in all the cells in response to the rise of the priming pulse, thereby emitting light and conversely, responding to the fall of the priming pulse. As a result of the self-erasing discharge occurring in all the cells simultaneously, light emission occurs again. However, in the present embodiment, the waveform of the light generated in the cell outside the display area defined by the intersection of the dummy electrode 3 and the sustain electrode pair 1 is different from the waveform of the light generated in the cell inside the display cell. Moreover, it was confirmed by experiments that the light intensity in the cell outside the display area was always higher than the light intensity in the display cell. Specifically, the luminance in the display area when the display area is a black screen is 1.8 cd / m 2 , whereas the luminance in the cell outside the display area in the dummy electrode 3 is 3.0 cd / m 2 . Become. In addition, an interesting point obtained from the observation result is that the relationship of (brightness of cells outside the display area in the dummy electrode 3)> (brightness of cells in the display area) corresponds to the value of the set voltage V4N applied to the dummy electrode 3. It is always true, without depending on you. In short, the above relational expression holds as long as the condition that a constant voltage is always applied to the dummy electrode 3 during the entire period is satisfied. The inventor was able to experimentally verify that this interesting phenomenon is caused by the constant application of a constant voltage to the dummy electrode 3. The reason why this phenomenon has occurred is as follows. Has not been qualitatively explained. However, if this phenomenon is actively used, a simple dummy electrode 3
Should be realized. This is exactly the point of the present invention.

【0029】更に、(2)書込み期間においても、表示
エリア内のセルとダミー電極3における表示エリア外セ
ルとでは異なった現象が起きることが、実験的に確認さ
れた。即ち、表示エリア内のセルについては、スキャン
パルスが印加された走査電極1aとアドレスパルスが印
加された書込み電極2との間で放電が起こり、画像デー
タが与える情報は壁電荷として誘電体層内に書込まれ
る。これに対して、ダミー電極3における表示エリア外
セルでは、全く放電が起こらず、従って、全く発光が生
じなかった。この原因は現時点では正確にはわからない
が、常に一定電圧がダミー電極3に印加されているため
に、プライミング放電期間において自己消去放電が十分
にダミー電極3における表示エリア外セルで生じなかっ
たか、又は、当該表示エリア外セルにおける誘電体層内
に反対の極性の電荷が蓄積されたためではないかとも考
えられる。しかし、いずれにせよ、この現象を積極的に
利用するならば、図10で示した従来技術の駆動方式と
全く同じ効果が得られるのであり、この点を本発明は積
極的に利用している。
Further, (2) also in the writing period, it has been experimentally confirmed that different phenomena occur between cells in the display area and cells outside the display area in the dummy electrode 3. That is, for the cells in the display area, a discharge occurs between the scan electrode 1a to which the scan pulse is applied and the write electrode 2 to which the address pulse is applied, and the information given by the image data is stored as wall charges in the dielectric layer. Is written to. On the other hand, in the cell outside the display area in the dummy electrode 3, no discharge occurred, and thus no light emission occurred. Although the cause is not exactly known at this time, since a constant voltage is always applied to the dummy electrode 3, the self-erasing discharge did not sufficiently occur in the cells outside the display area in the dummy electrode 3 during the priming discharge period, or It is also conceivable that charges of the opposite polarity were accumulated in the dielectric layer of the cell outside the display area. However, in any case, if this phenomenon is positively used, the same effect as the conventional driving method shown in FIG. 10 can be obtained, and the present invention positively utilizes this point. .

【0030】(3)維持放電期間では、ダミー電極3に
おける表示エリア外セルには書込み放電期間中、壁電荷
が有効に蓄積されていないために、当該表示エリア外セ
ルでは放電は生じない。
(3) In the sustain discharge period, no discharge occurs in the cells outside the display area because the wall charges are not effectively accumulated in the cells outside the display area in the dummy electrode 3 during the address discharge period.

【0031】以上より、本実施の形態におけるダミー電
極3における表示エリア外セルでは、表示エリア内セル
よりも強い光がプライミング放電期間においてのみ生ず
る分だけ、ダミー電極3における輝度が、黒レベル(維
持放電期間中、点灯しない表示エリア内セルにおける輝
度)と比べて少し明るくなるけれども、一定電圧でダミ
ー電極3を常時駆動し続けることにより、単にDC電源
5のみを以てダミー電極駆動回路4を構成すれば良く、
しかも、その電源電圧値は基本的に何Vでも良いので、
設計上、極めて汎用性に富んだ安価な構成で以て、ダミ
ー電極3が誤放電しないようにダミー電極駆動回路4を
実現することができる。
As described above, in the cell outside the display area in the dummy electrode 3 according to the present embodiment, the luminance in the dummy electrode 3 is reduced to the black level (maintained) because the light that is stronger than the cell in the display area is generated only during the priming discharge period. (During the discharge period, the brightness becomes slightly higher than the brightness in the cells in the display area that are not turned on). However, by continuously driving the dummy electrode 3 at a constant voltage, the dummy electrode driving circuit 4 can be configured with only the DC power supply 5 alone. well,
Moreover, the power supply voltage value can be basically any volt,
With a very versatile and inexpensive configuration in design, the dummy electrode driving circuit 4 can be realized so that the dummy electrode 3 is not erroneously discharged.

【0032】(実施の形態2)図4は、実施の形態2に
係るダミー電極駆動回路4の構成を示す回路であり、図
4の回路が図2の回路と相違する点は、ダミー電極3の
一端とDC電源5との間に抵抗6を接続した点にある。
その点で、図4のダミー電極駆動回路4もまた、シンプ
ルな回路構成を備えている。この場合には、抵抗6を介
してDC電源5の電源値たる一定電圧をダミー電極3に
印加している。尚、各ダミー電極はオープンであるため
電流が抵抗6を流れることはないので、設定電圧ないし
は印加電圧V4NはDC電源5の電源電圧に等しい。つ
まり、各ダミー電極3からダミー電極駆動回路4をみた
ときには抵抗6の存在によってインピーダンスが高くな
るので、その分だけ、電気的に放電維持電極対1の影響
が受けやすくなっているだけである。
(Embodiment 2) FIG. 4 is a circuit diagram showing a configuration of a dummy electrode driving circuit 4 according to Embodiment 2, and the circuit of FIG. 4 is different from the circuit of FIG. Is connected to the resistor 6 between one end of the DC power supply 5 and the DC power supply 5.
In that regard, the dummy electrode drive circuit 4 of FIG. 4 also has a simple circuit configuration. In this case, a constant voltage, which is the power supply value of the DC power supply 5, is applied to the dummy electrode 3 via the resistor 6. Since each dummy electrode is open, no current flows through the resistor 6, so the set voltage or the applied voltage V 4 N is equal to the power supply voltage of the DC power supply 5. In other words, when the dummy electrode driving circuit 4 is viewed from each dummy electrode 3, the impedance increases due to the presence of the resistor 6, so that the electric discharge sustain electrode pair 1 is only easily affected by that amount.

【0033】抵抗6を介して一定電圧でダミー電極3を
常時駆動することにより、ダミー電極3における輝度を
実施の形態1の場合よりも下げることができるという利
点が得られる。勿論、ダミー電極3が維持放電期間中、
誤動作しないという利点はそのまま得られる。即ち、抵
抗6の抵抗値とダミー電極3における輝度との関係は、
By constantly driving the dummy electrode 3 at a constant voltage via the resistor 6, there is obtained an advantage that the luminance of the dummy electrode 3 can be reduced as compared with the case of the first embodiment. Of course, during the sustain discharge period,
The advantage of not malfunctioning can be obtained as it is. That is, the relationship between the resistance value of the resistor 6 and the luminance of the dummy electrode 3 is as follows.

【0034】[0034]

【表1】 [Table 1]

【0035】で示されるようになる。ここで、表1中、
「オープン」とは抵抗6を無限大に限りなく近づいた大
きな抵抗値に設定したときに相当し、ダミー電極3はフ
ローティング状態にある場合とも言える。
## EQU2 ## Here, in Table 1,
"Open" corresponds to the case where the resistance 6 is set to a large resistance value approaching infinity as much as possible, and it can be said that the dummy electrode 3 is in a floating state.

【0036】表1より理解される限り、抵抗値を1kΩ
以上に設定すると、ダミー電極3における輝度と表示エ
リア内の黒画面の輝度とが同じになるという、格別の効
果が得られる。勿論、ダミー電極3に印加すべき設定電
圧値に関しては、実施の形態1と同じく、特に制限はな
い。従って、表1に示す効果は上記設定電圧値に依存し
ない。
As can be understood from Table 1, the resistance value is 1 kΩ.
With the above setting, a special effect that the luminance of the dummy electrode 3 is equal to the luminance of the black screen in the display area is obtained. Needless to say, the set voltage value to be applied to the dummy electrode 3 is not particularly limited, as in the first embodiment. Therefore, the effects shown in Table 1 do not depend on the set voltage value.

【0037】以上のように、抵抗6を介してダミー電極
3を一定電圧で常時駆動し続けることにより、ダミー電
極3における輝度と表示エリア内の黒画面の輝度とをよ
り一層近い値に制御しつつ、誤放電を起こさないように
することができるダミー電極駆動回路4を安価に構成す
ることができる。特に、抵抗値を1kΩ以上とするなら
ば、ダミー電極3における輝度と表示エリア内の黒画面
の輝度とを同じ値にすることを容易に実現できる。
As described above, by constantly driving the dummy electrode 3 at a constant voltage via the resistor 6, the luminance of the dummy electrode 3 and the luminance of the black screen in the display area are controlled to be closer to each other. In addition, the dummy electrode drive circuit 4 that can prevent erroneous discharge can be configured at low cost. In particular, if the resistance value is 1 kΩ or more, it is possible to easily realize that the luminance of the dummy electrode 3 and the luminance of the black screen in the display area have the same value.

【0038】(実施の形態3)図5は、実施の形態3に
係るダミー電極駆動回路4を模式的に示す図であり、同
回路4の特徴点は、常時、DC電源5から一定電圧をダ
ミー電極3に供給する経路ないしは第1端子T1と、抵
抗6を介して常時、一定電圧をダミー電極3に供給する
経路ないしは第2端子T2と、ダミー電極3を常時フロ
ーティング状態のままとするフローティング端子ないし
は第3端子T3の3通りを選択的に切り換えうるスイッ
チ7を付加した点である。
(Embodiment 3) FIG. 5 is a diagram schematically showing a dummy electrode drive circuit 4 according to Embodiment 3, and the feature of the circuit 4 is that a constant voltage is always supplied from a DC power supply 5. A path for supplying the dummy electrode 3 or the first terminal T1 and a path for supplying a constant voltage to the dummy electrode 3 via the resistor 6 or the second terminal T2, and a floating state in which the dummy electrode 3 is always kept in a floating state. The difference is that a switch 7 that can selectively switch the terminal or the third terminal T3 is added.

【0039】これは、次の理由による、即ち、パネル製
造プロセスのバラツキにより、実際には、ダミー電極を
誤放電しないようにするための最適な方法が異なる。例
えば、ある製造ロットでは、実施の形態1の駆動方式が
好ましいケースもあれば、別の製造ロットでは、実施の
形態2の駆動方式が最適であるというケースが、しばし
ば生じる。更に、ダミー電極を常時フローティング状態
とした方が良いケースも生じうる。そこで、かかるバラ
ツキに応じてダミー電極3の駆動回路の構成を選択でき
ることが望ましいこととなる。かかる観点から、本実施
の形態3ではスイッチ7を設けている。
This is due to the following reason, that is, the optimum method for preventing the dummy electrode from being erroneously discharged differs due to the variation in the panel manufacturing process. For example, in some manufacturing lots, the driving method of the first embodiment is preferable in some cases, and in another manufacturing lot, the driving method of the second embodiment is often optimum. Further, there may be a case where it is better that the dummy electrode is always in a floating state. Therefore, it is desirable that the configuration of the drive circuit of the dummy electrode 3 can be selected in accordance with such variations. From such a viewpoint, the switch 7 is provided in the third embodiment.

【0040】これにより、実施の形態1,実施の形態2
のどちらか1つの方法を選択することにより製品歩留が
低下するのを防止することができる。つまり、パネル点
灯評価工程でスイッチ7を切替えることで各パネルに合
わせて上記3つの内から最適な方法を選択できることと
なる結果、容易に歩留まりを向上させることが可能とな
る。
Thus, Embodiments 1 and 2
By selecting one of the two methods, it is possible to prevent the product yield from lowering. That is, by switching the switch 7 in the panel lighting evaluation step, the optimal method can be selected from the above three methods in accordance with each panel. As a result, the yield can be easily improved.

【0041】尚、切り換えスイッチ7としては、例え
ば、安価なジャンパースイッチなどを使用することがで
きる。
Incidentally, as the changeover switch 7, for example, an inexpensive jumper switch or the like can be used.

【0042】(実施の形態3の変形例) (1)図5では、スイッチ7は3つの端子T1〜T3を
選択しうる構成としたが、第3端子T3を除いても良
い。
(Modification of Third Embodiment) (1) In FIG. 5, the switch 7 is configured to be able to select three terminals T1 to T3, but the third terminal T3 may be omitted.

【0043】(2)更に、図6に示すように、スイッチ
7は、図5の第1端子T1と第3端子T3のいずれかを
選択できる構成としても良い。
(2) Further, as shown in FIG. 6, the switch 7 may be configured so that either the first terminal T1 or the third terminal T3 of FIG. 5 can be selected.

【0044】(3)更に、図7に示すように、スイッチ
7は、図5の第2端子T2と第3端子T3のいずれかを
選択できる構成としても良い。
(3) Further, as shown in FIG. 7, the switch 7 may be configured so that either the second terminal T2 or the third terminal T3 in FIG. 5 can be selected.

【0045】(付記)尚、実施の形態1〜3では、ダミ
ー電極3がPDP10内において互いに連結されている
例を扱ったが、必ずしもそうである必要はなく、ダミー
電極3はPDP10内では連結されていなくて、外部の
ダミー電極駆動回路4の基板内において出力ノード4N
に連結されていれば足りる。要は、個々のダミー電極に
常に一定電圧が印加されていればよいのである。
(Supplementary Note) In the first to third embodiments, the example in which the dummy electrodes 3 are connected to each other in the PDP 10 has been described. However, this is not always necessary, and the dummy electrodes 3 are not connected in the PDP 10. Output node 4N in the substrate of the external dummy electrode drive circuit 4
It is enough if it is connected to The point is that it is sufficient that a constant voltage is always applied to each dummy electrode.

【0046】[0046]

【発明の効果】請求項1及び6に係る両発明によれば、
ダミー電極が誤放電しないように駆動可能な交流面放電
型PDP用ダミー電極駆動装置を簡単な構成で以て実現
して、装置のコストダウンを図ることができるという効
果がある。
According to the first and sixth aspects of the present invention,
There is an effect that a dummy electrode driving device for an AC surface discharge type PDP which can be driven so that the dummy electrode is not erroneously discharged can be realized with a simple configuration, and the cost of the device can be reduced.

【0047】請求項2に係る発明によれば、ダミー電極
における輝度と表示エリア内の黒画面の輝度とをより近
い値に制御することができると共に、かかる効果を奏し
つつ、請求項1,6と同様の効果をも発揮させることが
できるという効果がある。
According to the second aspect of the present invention, the luminance of the dummy electrode and the luminance of the black screen in the display area can be controlled to be closer to each other. There is an effect that the same effect can be exhibited.

【0048】請求項3に係る発明によれば、ダミー電極
における輝度と表示エリア内の黒画面の輝度とを同一値
に制御できるという効果がある。
According to the third aspect of the invention, there is an effect that the luminance of the dummy electrode and the luminance of the black screen in the display area can be controlled to the same value.

【0049】請求項4及び5に係る発明によれば、スイ
ッチを設けることにより、PDPのパネル製造時のバラ
ツキに応じて最適なダミー電極駆動方式を選択すること
ができ、製品歩留まりの向上を図ることが可能なダミー
電極駆動回路を簡単な構成で以て実現できるという効果
がある。
According to the fourth and fifth aspects of the present invention, by providing a switch, it is possible to select an optimum dummy electrode driving method in accordance with variations in PDP panel manufacturing, thereby improving the product yield. There is an effect that a dummy electrode drive circuit capable of performing the above can be realized with a simple configuration.

【0050】請求項7に係る発明によれば、ダミー電極
を誤放動しないように駆動可能な交流面放電型プラズマ
ディスプレイ装置を従来よりも簡単な構成で以て実現し
て、本装置のコスト低減を図ることができるという効果
がある。
According to the seventh aspect of the present invention, an AC surface discharge type plasma display device which can be driven so that the dummy electrode is not erroneously released is realized with a simpler structure than the conventional one, and the cost of the device is reduced. There is an effect that reduction can be achieved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 PDPとダミー電極駆動回路とを示す図であ
る。
FIG. 1 is a diagram showing a PDP and a dummy electrode drive circuit.

【図2】 本発明の実施の形態1におけるダミー電極駆
動回路を示す図である。
FIG. 2 is a diagram showing a dummy electrode drive circuit according to the first embodiment of the present invention.

【図3】 本発明の実施の形態1におけるPDPの各駆
動波形を示すタイミングチャートである。
FIG. 3 is a timing chart showing driving waveforms of the PDP according to the first embodiment of the present invention.

【図4】 本発明の実施の形態2におけるダミー電極駆
動回路を示す図である。
FIG. 4 is a diagram showing a dummy electrode drive circuit according to a second embodiment of the present invention.

【図5】 本発明の実施の形態3におけるダミー電極駆
動回路の構成を示す図である。
FIG. 5 is a diagram showing a configuration of a dummy electrode drive circuit according to a third embodiment of the present invention.

【図6】 本発明の実施の形態3におけるダミー電極駆
動回路の構成を示す図である。
FIG. 6 is a diagram showing a configuration of a dummy electrode drive circuit according to a third embodiment of the present invention.

【図7】 本発明の実施の形態3におけるダミー電極駆
動回路の構成を示す図である。
FIG. 7 is a diagram showing a configuration of a dummy electrode drive circuit according to a third embodiment of the present invention.

【図8】 従来の面放電型PDPの模式平面図である。FIG. 8 is a schematic plan view of a conventional surface discharge type PDP.

【図9】 従来のダミー電極駆動回路の構成を示す図で
ある。
FIG. 9 is a diagram showing a configuration of a conventional dummy electrode drive circuit.

【図10】 従来のダミー電極駆動シーケンスを示す図
である。
FIG. 10 is a diagram showing a conventional dummy electrode driving sequence.

【符号の説明】[Explanation of symbols]

1 放電維持電極対、1a 走査電極、1b 共通電
極、2 書込み電極、3ダミー電極、4 ダミー電極駆
動回路、5 DC電源、6 抵抗、7 切り換えスイッ
チ。
1 Discharge sustaining electrode pair, 1a scanning electrode, 1b common electrode, 2 writing electrode, 3 dummy electrode, 4 dummy electrode driving circuit, 5 DC power supply, 6 resistor, 7 switch.

Claims (7)

【特許請求の範囲】[Claims] 【請求項1】 表示ライン方向に延びる複数の放電維持
電極対と、前記表示ライン方向と直行する方向に互いに
平行に延びる複数の書込み電極より成る書込み電極群
と、前記書込み電極群の外側に前記複数の書込み電極と
平行に延びるダミー電極とを備えた交流面放電型プラズ
マディスプレイパネルに於ける前記ダミー電極の駆動装
置であって、 プライミング放電期間、書込み放電期間及び維持放電期
間の全期間を通じて常に一定電圧を前記ダミー電極に印
加することを特徴とする、ダミー電極駆動装置。
A plurality of discharge sustain electrode pairs extending in a display line direction, a plurality of write electrodes extending in parallel with each other in a direction perpendicular to the display line direction, and a write electrode group formed outside the write electrode group. A driving device for a dummy electrode in an AC surface discharge type plasma display panel including a plurality of writing electrodes and a dummy electrode extending in parallel, wherein the driving device always includes a priming discharge period, a write discharge period, and a sustain discharge period. A dummy electrode driving device, wherein a constant voltage is applied to the dummy electrode.
【請求項2】 請求項1記載のダミー電極駆動装置にお
いて、 抵抗を介して前記一定電圧を前記ダミー電極に印加する
ことを特徴とする、ダミー電極駆動装置。
2. The dummy electrode driving device according to claim 1, wherein the constant voltage is applied to the dummy electrode via a resistor.
【請求項3】 請求項2記載のダミー電極駆動装置にお
いて、 前記抵抗の値は1kΩ以上に設定されていることを特徴
とする、ダミー電極駆動装置。
3. The dummy electrode driving device according to claim 2, wherein the value of the resistance is set to 1 kΩ or more.
【請求項4】 請求項1記載のダミー電極駆動装置にお
いて、 直流電源と、 前記直流電源にその一端が接続された抵抗と、 前記直流電源の電圧値と前記抵抗の他端に於ける電圧と
を選択的に前記一定電圧として前記ダミー電極に印加す
るスイッチとを備えることを特徴とする、ダミー電極駆
動装置。
4. The dummy electrode driving device according to claim 1, wherein: a DC power source; a resistor having one end connected to the DC power source; a voltage value of the DC power source and a voltage at the other end of the resistor. And a switch for selectively applying the constant voltage to the dummy electrode as the constant voltage.
【請求項5】 請求項4記載のダミー電極駆動装置にお
いて、 前記スイッチはフローティング端子を有しており、前記
一定電圧を前記ダミー電極に印加するのに代えて、前記
フローティング端子を前記ダミー電極に選択的に接続し
うることを特徴とする、ダミー電極駆動装置。
5. The dummy electrode driving device according to claim 4, wherein the switch has a floating terminal, and the floating terminal is connected to the dummy electrode instead of applying the constant voltage to the dummy electrode. A dummy electrode driving device, which can be selectively connected.
【請求項6】 表示ライン方向に延びる複数の放電維持
電極対と、前記表示ライン方向と直行する方向に互いに
平行に延びる複数の書込み電極より成る書込み電極群
と、前記書込み電極群の外側に前記複数の書込み電極と
平行に延びるダミー電極とを備えた交流面放電型プラズ
マディスプレイパネルに於ける前記ダミー電極の駆動方
法であって、 プライミング放電期間、書込み放電期間及び維持放電期
間の全期間を通じて、常に一定電圧で以て前記ダミー電
極を駆動することを特徴とする、ダミー電極駆動方法。
6. A plurality of discharge sustain electrode pairs extending in the display line direction, a plurality of write electrodes extending parallel to each other in a direction perpendicular to the display line direction, and a write electrode group outside the write electrode group. A method of driving a dummy electrode in an AC surface discharge type plasma display panel including a plurality of write electrodes and a dummy electrode extending in parallel, comprising: a priming discharge period, a write discharge period, and a sustain discharge period. A method of driving a dummy electrode, characterized in that the dummy electrode is always driven with a constant voltage.
【請求項7】 表示ライン方向に延びる複数の放電維持
電極対と、前記表示ライン方向と直行する方向に互いに
平行に延びる複数の書込み電極より成る書込み電極群
と、前記書込み電極群の外側に前記複数の書込み電極と
平行に延びるダミー電極とを備えた交流面放電型プラズ
マディスプレイパネルと、 前記放電維持電極対及び前記書込み電極群のそれぞれを
駆動する駆動装置とを備え、 前記駆動装置は、プライミング放電期間、書込み放電期
間及び維持放電期間の全期間を通じて、常に一定電圧で
以て前記ダミー電極を駆動する機能をも有することを特
徴とする、交流面放電型プラズマディスプレイ装置。
7. A plurality of discharge sustain electrode pairs extending in the display line direction, a plurality of write electrodes extending in parallel with each other in a direction perpendicular to the display line direction, and a write electrode group formed of a plurality of write electrodes extending outside the write electrode group. An AC surface discharge type plasma display panel including a plurality of write electrodes and a dummy electrode extending in parallel with the plurality of write electrodes; and a drive device for driving each of the discharge sustaining electrode pair and the write electrode group, wherein the drive device is a priming device. An AC surface-discharge type plasma display device, further comprising a function of driving the dummy electrode at a constant voltage throughout the discharge period, the address discharge period, and the sustain discharge period.
JP10101008A 1998-04-13 1998-04-13 Device and method for driving dummy electrode and ac surface discharge type plasma display device Pending JPH11296139A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10101008A JPH11296139A (en) 1998-04-13 1998-04-13 Device and method for driving dummy electrode and ac surface discharge type plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10101008A JPH11296139A (en) 1998-04-13 1998-04-13 Device and method for driving dummy electrode and ac surface discharge type plasma display device

Publications (1)

Publication Number Publication Date
JPH11296139A true JPH11296139A (en) 1999-10-29

Family

ID=14289223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10101008A Pending JPH11296139A (en) 1998-04-13 1998-04-13 Device and method for driving dummy electrode and ac surface discharge type plasma display device

Country Status (1)

Country Link
JP (1) JPH11296139A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100403770B1 (en) * 2001-05-23 2003-10-30 엘지전자 주식회사 A Driving Method Of Plasma Display Panel
US6828731B2 (en) 2000-04-24 2004-12-07 Samsung Electronics Co., Ltd. Plasma display panel having a non-light emitting zone filling portion
KR100480172B1 (en) * 2002-07-16 2005-04-06 엘지전자 주식회사 Method and apparatus for driving plasma display panel
KR100495486B1 (en) * 2002-09-12 2005-06-16 엘지전자 주식회사 Method and apparatus for driving plasma display panel
KR100529072B1 (en) * 2002-12-04 2005-11-15 삼성에스디아이 주식회사 Plasma display panel having dummy address electrode
EP1489588A3 (en) * 2003-06-20 2007-05-30 Lg Electronics Inc. Method and apparatus for driving plasma display panel
WO2012049840A1 (en) * 2010-10-12 2012-04-19 パナソニック株式会社 Plasma display panel drive method and plasma display device

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6828731B2 (en) 2000-04-24 2004-12-07 Samsung Electronics Co., Ltd. Plasma display panel having a non-light emitting zone filling portion
US6884142B2 (en) 2000-04-24 2005-04-26 Samsung Sdi Co., Ltd. Plasma display panel and method of manufacturing partitions thereof
KR100403770B1 (en) * 2001-05-23 2003-10-30 엘지전자 주식회사 A Driving Method Of Plasma Display Panel
KR100480172B1 (en) * 2002-07-16 2005-04-06 엘지전자 주식회사 Method and apparatus for driving plasma display panel
KR100495486B1 (en) * 2002-09-12 2005-06-16 엘지전자 주식회사 Method and apparatus for driving plasma display panel
KR100529072B1 (en) * 2002-12-04 2005-11-15 삼성에스디아이 주식회사 Plasma display panel having dummy address electrode
EP1489588A3 (en) * 2003-06-20 2007-05-30 Lg Electronics Inc. Method and apparatus for driving plasma display panel
CN100421137C (en) * 2003-06-20 2008-09-24 Lg电子株式会社 Method and apparatus for driving plasma display panel
US7528804B2 (en) 2003-06-20 2009-05-05 Lg Electronics Inc. Method and apparatus for driving plasma display panel
WO2012049840A1 (en) * 2010-10-12 2012-04-19 パナソニック株式会社 Plasma display panel drive method and plasma display device

Similar Documents

Publication Publication Date Title
US6853358B2 (en) Method and device for driving a plasma display panel
EP1376524B1 (en) Method and device for driving plasma display panel
US20050168407A1 (en) Plasma display panel driving method
JP4530048B2 (en) Plasma display apparatus and driving method of plasma display panel
CA1190338A (en) Method for driving a matrix type display
JP2005309397A (en) Plasma display panel, plasma display device, and method for driving plasma display panel
JP4302064B2 (en) Plasma display device and driving method thereof
JP2002215085A (en) Plasma display panel and driving method therefor
US7136032B2 (en) Plasma display apparatus
JPH11296139A (en) Device and method for driving dummy electrode and ac surface discharge type plasma display device
JPH1091117A (en) Driving method for plasma display panel
US6661395B2 (en) Method and device to drive a plasma display
JP4837726B2 (en) Display device
JPH09251841A (en) Manufacture of plasma display panel and plasma display apparatus
JP4012529B2 (en) Plasma display panel and driving method thereof
KR100349924B1 (en) Method for driving a plasma display panel
KR100555774B1 (en) High efficiency high brightness AC plasma display device driving method and device
KR100670177B1 (en) Plasma display device and driving method thereof
US8203549B2 (en) Plasma display panel driving method and plasma display apparatus
CN100392711C (en) Plasma display panel driving device and method
JP3398632B2 (en) Flat panel display
JP2006072314A (en) Plasma display device and driving method thereof
KR100508928B1 (en) Plasma display panel and driving method of plasma display panel
KR100521497B1 (en) Plasma display device and driving method of plasma display panel
KR100521483B1 (en) Driving method of plasma display panel