JPH11288241A - ガンマ補正回路 - Google Patents

ガンマ補正回路

Info

Publication number
JPH11288241A
JPH11288241A JP10089643A JP8964398A JPH11288241A JP H11288241 A JPH11288241 A JP H11288241A JP 10089643 A JP10089643 A JP 10089643A JP 8964398 A JP8964398 A JP 8964398A JP H11288241 A JPH11288241 A JP H11288241A
Authority
JP
Japan
Prior art keywords
circuit
gamma correction
value
video signal
breakpoint
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10089643A
Other languages
English (en)
Inventor
Takaaki Matono
孝明 的野
Haruki Takada
春樹 高田
Katsunobu Kimura
勝信 木村
Tatsuo Nagata
辰雄 永田
Takeshi Sakai
武 坂井
Koichi Sudo
幸一 須藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Ltd
Hitachi Video and Information System Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video and Information System Inc filed Critical Hitachi Ltd
Priority to JP10089643A priority Critical patent/JPH11288241A/ja
Priority to EP99302559A priority patent/EP0947975A1/en
Priority to US09/283,294 priority patent/US6344857B1/en
Publication of JPH11288241A publication Critical patent/JPH11288241A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】 表示デバイス毎、入力信号毎の複数のガンマ
補正特性をLUTなどを使用せず容易に実現する。 【解決手段】 Mビットの映像信号が入力されるガンマ
補正回路に、M+1個の折れ点の値を外部から設定する
折れ点値設定回路11と、該回路11から出力されるM
個の折れ線の終了位置を示す折れ点の値が入力される第
一の折れ点値選択回路12と、前記折れ線の開始位置を
示す折れ点の値が入力される第二の折れ点値選択回路1
3と、折れ線数Mに対応した上位ビットNによって選択
回路12,13を制御し折れ線毎の折れ線の開始位置の
値Bと終了位置の値Aを選択して出力させる第一の制御
回路14と、映像信号入力端子17かの入力データのう
ち下位ビット(M−N)を用いて係数kを発生する第二
の制御回路15と、出力信号A,Bに対してkA+(1
−k)Bの演算を行う加算回路16とを設けた。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶表示装置(以
下、LCDという)やプラズマディスプレイパネル(以
下、PDPという)などの表示装置において、表示画像
の良好な階調やコントラストを実現するガンマ補正回路
に関する。
【0002】
【従来の技術】近年、LCDやPDPなどの表示装置が
注目されている。これら新たな表示装置のガンマ特性
は、これまでのブラウン管(以下、CRTという)タイ
プの表示装置とは特性が異なると同時に、LCD、PD
Pといった表示装置毎にも特性が異なっている。さら
に、現状のテレビジョン放送では、表示装置がCRTを
用いた表示装置を想定し、表示側のガンマ特性を相殺す
るよう送像側でガンマ補正を施している。したがって、
表示装置としてLCDやPDPを用いた場合には、送像
側のガンマ特性を補正すると同時に、LCDやPDPな
どの表示装置毎のガンマ特性も補正する必要がある。こ
のような、特性が可変なガンマ補正を実現する回路とし
ては、例えば、特開平8−190363号公報、特開平
8−194450号公報などに示されるように、ROM
などを用いて予め決められた特性を指定するルックアッ
プテーブル(Look Up Table:以下、LUTという)を
備える方式が一般的である。
【0003】図3に示した、従来のLUTを用いたガン
マ補正回路100は、R,G,Bの3系統のガンマ補正
前の画像信号が入力される入力端子101〜103と、
R,G,Bの系統ごとにガンマ特性を補正する処理回路
111〜113と、出力媒体に合わせたガンマ特性を予
め設定記憶した複数のLUT121〜123と、前記そ
れぞれの系統の複数のLUT121〜123のいずれか
を出力媒体のガンマ特性に合わせて選択する制御回路1
30と、ガンマ補正後の画像信号を出力する出力端子1
41〜143とを有して構成される。LUT121〜1
23は、ROM120に格納され、R系統を例にして示
すように、異なるガンマ特性を記憶した複数のLTU1
21−1〜121−nを有している。
【0004】ところで、図3に示したようなLUTを備
えるガンマ補正回路100では、対応するガンマ特性の
数分のテーブルを用意しなければならず、また、予めガ
ンマ特性を決めてROMに格納しておく必要がある。し
たがって、CRT、LCD、PDPなどのガンマ特性の
異なる複数の表示装置に対応し、かつ、TV信号などの
予めガンマ補正が施された信号とPC信号などのように
ガンマ補正が施されていない複数の信号に対応するガン
マ補正回路とするには、回路規模が増大するという問題
を有するとともに、外部からガンマ特性を変化させるこ
とは容易ではなかった。
【0005】
【発明が解決しようとする課題】本発明は、表示装置の
ガンマ特性に対応してガンマ補正特性を変更でき、入力
信号に応じたガンマ補正特性の変更を行うことのできる
ガンマ補成回路を、少ない回路規模で容易に実現するこ
とを課題とする。
【0006】
【課題を解決するための手段】上記課題を達成するため
に、本発明は、表示装置毎や入力信号毎にガンマ補正を
行う、(2のN乗)個の折れ線数を有するガンマ補正回
路において、外部から(2のN乗+1)個の折れ点の値
を設定した折れ点値設定手段を用いて、Mビットで符号
化された映像信号のガンマ補正を行うようにした。
【0007】さらに、本発明は、Mビットで符号化され
た映像信号を入力する映像信号入力端と、少なくとも
(2のN乗+1)個の折れ点の値を指定する折れ点値設
定回路と、該折れ点値設定回路が指定する(2のN乗+
1)個の設定値の内折れ線の開始位置を指定する(2の
N乗)個の設定値が入力される第一の折れ点値選択回路
と、該折れ点値設定回路が指定する(2のN乗+1)個
の設定値の内折れ線の終了位置を指定する(2のN乗)
個の設定値が入力される第二の折れ点値選択回路と、前
記映像信号入力端子から入力されるMビットのデータの
内折れ線を指定する上位Nビットの値で前記第一の折れ
点値選択回路および第二の折れ点値選択回路を制御する
第一の制御回路と、前記第一の折れ点値選択回路および
第二の折れ点値選択回路からの出力を混合比を変えて加
算する加算回路と、前記映像信号入力端子から入力され
るMビットのデータの内下位(M−N)ビットの値で前
記加算回路の混合比を制御する第二の制御回路と、前記
加算回路の出力信号を出力する映像信号出力端子を備え
ガンマ補正回路を構成する。
【0008】さらに、本発明は、上記ガンマ補正回路に
おいて、折れ点値設定回路の設定値を外部から設定し、
上位Nビットの値に基づいて第一の折れ点値選択回路お
よび第二の折れ点値選択回路の設定値を出力するように
した。
【0009】また、本発明は、上記ガンマ補正回路を並
列に3系統具備し、3系統のガンマ特性をそれぞれ独立
して折れ点の値を設定するようにした。
【0010】本発明は、この構成を具備することによっ
て、ROMなどにLUTを設けることもなくロジック回
路のみで、容易に(2のN乗)の折れ点を持つガンマ特
性を実現することができる。
【0011】
【発明の実施の形態】以下、本発明の実施の形態を図面
を用いて説明する。図1は、本発明によるガンマ補正回
路の一実施の形態を示すブロック図である。同図におい
て、ガンマ補正回路1は、少なくとも(2のN乗+1)
個の折れ点の値を指定する折れ点値設定回路11と、前
記折れ点値設定回路が指定する(2のN乗+1)個の設
定値の内折れ点の終了位置を指定する(2のN乗)個の
設定値を入力する第一の折れ点値選択回路12と、前記
折れ点値設定回路が指定する(2のN乗+1)個の設定
値の内折れ点の開始位置を指定する(2のN乗)個の設
定値を入力する第二の折れ点値選択回路13と、映像信
号入力端子17から入力されるMビットのデータの内折
れ線を指定する上位Nビットの値で前記第一の折れ点値
選択回路および第二の折れ点値選択回路を制御する第一
の制御回路14と、映像信号入力端子から入力されるM
ビットのデータの内下位(M−N)ビットの値で加算回
路16の混合比を制御する第二の制御回路15と、第一
の折れ点値選択回路12および第二の折れ点値選択回路
13からの出力を第二の制御回路15からの制御信号に
よって混合比を変えて加算する加算回路16と、Mビッ
トで符号化されたガンマ補正前の映像信号を入力する映
像信号入力端子17と、加算回路16の出力信号を出力
するガンマ補正後の映像信号出力端子18とから構成さ
れる。
【0012】図2に本実施の形態によって得られるガン
マ特性の一例を示す。黒丸の点が各折れ点で指定できる
出力レベルの値であり、8本の折れ線からなるガンマ特
性曲線が実現できている。このガンマ特性は、R,G,
Bの3系統のガンマ特性を独立して補正する例であり、
R,G,Bの系統をそれぞれ独立してガンマ特性を指定
できる。
【0013】8ビット(M=8)で符号化された映像信
号が映像信号入力端子17から入力され、8折れ点(N
=3)のガンマ特性を実現する場合を例にして、例えば
R系統のガンマ補正回路1の動作を説明する。図2に示
す所定のガンマ特性曲線を描く折れ点0から折れ点8ま
での9(23+1)折れ点の出力レベルの値(設定値)
を、各折れ点毎に8ビットの値で折れ点値設定回路11
に指定する。例えば8ビットのシフトレジスタ9個に設
定値を指定することによって実現できる。この設定値は
外部から設定可能なものであるが、必ずしも9個の折れ
点すべてを可変とする必要はない。
【0014】折れ点値設定回路11に設定されるガンマ
特性曲線は、横軸が入力レベルを示し、縦軸が出力レベ
ルを示しており、9個の折れ点を間を結ぶ8本の直線で
表されている。8本の直線(折線1〜8)は、上位3ビ
ットがそれぞれ、“000”,“001”,“010”
“011”,“100”,“101”,“110”,
“111”のときの直線であり、9個の折れ点(折れ点
0〜8)の出力レベルの値は、例えば、折れ点0〜折れ
点7が下位5ビットが“00000”の入力レベルの点
の値とし、折れ点8が下位5ビットが“11111”の
入力レベルの点の値とすることができる。
【0015】折れ点値設定回路11から出力される折れ
点の設定値のうち、折れ点8から折れ点1の設定値が第
一の折れ点値選択回路12の上位3ビットに対応した位
置にそれぞれ入力され、折れ点0から折れ点7の設定値
が第二の折れ点値選択回路13の上位3ビットに対応し
た位置にそれぞれ入力される。第一の折れ点値選択回路
12の設定値は各折れ線の終了位置の出力レベルの値を
指定しており、第二の折れ点値選択回路13の設定値は
各折れ線の開始位置の出力レベルの値を指定している。
【0016】第一の制御回路14には、映像信号入力端
子17から入力される8ビットの入力データのうち上位
3ビットが入力される。第一の制御回路14は、第一の
折れ点値選択回路12を制御して8個の折れ線のうちの
上位3ビットの入力データに対応した折れ線の終了位置
の出力レベルの値“A”を選択し、第二の折れ点値選択
回路13を制御して8個の折れ線のうちの上位3ビット
の入力データに対応した折れ線の開始位置の出力レベル
の値“B”を選択する。
【0017】第二の制御回路15には、映像信号入力端
子17から入力される8ビットのデータのうち下位5ビ
ットが入力される。5ビットの値xは、x=0〜(25
−1)となる。第二の制御回路15は、入力された下位
5ビットのデータから係数k=x/25を発生する。
【0018】加算回路16には、第一の折れ点値選択回
路12から選択された出力信号Aおよび第二の折れ点値
選択回路13から選択された出力信号Bならびに第二の
制御回路15からの係数kが入力される。加算回路16
は、第二の制御回路15からの係数kおよび折れ点値選
択回路からの出力信号A、Bを用いてkA+(1−k)
Bの演算を行い、各折れ線の開始位置と終了位置の間の
出力レベルの値を指定する。加算回路16で演算した出
力信号を、映像信号出力端子18から出力してガンマ補
正後の映像出力が得られる。
【0019】このガンマ補正回路1に、“011101
01”の8ビットのデータが入力されたとする。上位3
ビットが“011”である折線4は、折れ点3の出力レ
ベル値が“90”であり折れ点4の出力レベル値が“1
20”に設定されているとすると、x=21,k=21
/32,A=120,B=90となり、加算回路16の
出力はおよそ110になる。
【0020】上記のようにガンマ補正回路を、入力デー
タのビット数(M)に1加えた数(M+1)のデータが
入力される折れ線設定回路11と、2個の折れ点値選択
回路12,13と、2個の制御回路14,15と、加算
回路16とで構成したので、入力信号に対して所望のガ
ンマ特性の補正を行うことができる。さらに、このガン
マ補正回路のガンマ特性は、折れ線設定回路を書き換え
ることによって容易に変更することができるので、表示
装置に対応したガンマ補正回路を得ることができる。
【0021】上記の説明では、R系統についてガンマ特
性の補正を行う例を示したが、G,B系統についてもガ
ンマ補正回路を設け、それぞれ独立にガンマ補正を行う
ようにすることができる。また、一つのガンマ補正回路
を用いて、R,G,Bの3系統を同じガンマ特性とする
こともできる。
【0022】
【発明の効果】以上説明したように、本発明によれば、
LUTなどを用いずにロジック回路のみで容易に任意の
ガンマ特性が実現できるので、LCD、PDPなどの表
示装置毎のガンマ補正が可能であると同時に、TV信
号、PC信号など信号毎のガンマ補正が可能となる。
【図面の簡単な説明】
【図1】本発明にかかるガンマ補正回路の構成を示すブ
ロック図。
【図2】本発明によって実現できるガンマ特性の一例を
示す図。
【図3】従来のガンマ補正回路の構成を示すブロック
図。
【符号の説明】
1 ガンマ補正回路 11 折れ点値設定回路 12,13 折れ点値選択回路 14 第一の制御回路 15 第二の制御回路 16 加算回路 17 映像信号入力端子 18 映像信号出力端子
───────────────────────────────────────────────────── フロントページの続き (72)発明者 高田 春樹 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像情報メディア事業部 内 (72)発明者 木村 勝信 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像情報メディア事業部 内 (72)発明者 永田 辰雄 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像情報メディア事業部 内 (72)発明者 坂井 武 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像情報メディア事業部 内 (72)発明者 須藤 幸一 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立画像情報システム内

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 表示装置毎や入力信号毎にガンマ補正を
    行う、(2のN乗)個の折れ線数を有するガンマ補正回
    路において、外部から(2のN乗+1)個の折れ点の値
    を設定した折れ点値設定手段を用いて、Mビットで符号
    化された映像信号のガンマ補正を行うことを特徴とする
    ガンマ補正回路。
  2. 【請求項2】 表示装置毎や入力信号毎にガンマ補正を
    行う、(2のN乗)個の折れ線数を有するガンマ補正回
    路において、Mビットで符号化された映像信号を入力す
    る映像信号入力端子と、少なくとも(2のN乗+1)個
    の折れ点の値を指定する折れ点値設定回路と、該折れ点
    値設定回路が指定する(2のN乗+1)個の設定値の内
    折れ線の開始位置を指定する(2のN乗)個の設定値が
    入力される第一の選択回路と、該折れ点値設定回路が指
    定する(2のN乗+1)個の設定値の内折れ線の終了位
    置を指定する(2のN乗)個の設定値が入力される第二
    の選択回路と、前記映像信号入力端子から入力されるM
    ビットのデータの内折れ線を指定する上位Nビットの値
    で前記第一の選択回路および第二の選択回路を制御する
    第一の制御回路と、前記第一の選択回路および第二の選
    択回路からの出力を混合比を変えて加算する加算回路
    と、前記映像信号入力端子から入力されるMビットのデ
    ータの内下位(M−N)ビットの値で前記加算回路の混
    合比を制御する第二の制御回路と、前記加算回路の出力
    信号を出力する映像信号出力端子を具備することを特徴
    とするガンマ補正回路。
  3. 【請求項3】 折れ点値設定回路の設定値を外部から設
    定することを特徴とする請求項2記載のガンマ補正回
    路。
  4. 【請求項4】 上位Nビットの値に基づいて第一の選択
    回路および第二の選択回路の設定値を出力することを特
    徴とする請求項2記載のガンマ補正回路。
  5. 【請求項5】 請求項2記載のガンマ補正回路を並列に
    3系統具備し、3系統のガンマ特性をそれぞれ独立して
    折れ点の値を設定するようにしたことを特徴とするガン
    マ補正回路。
JP10089643A 1998-04-02 1998-04-02 ガンマ補正回路 Pending JPH11288241A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP10089643A JPH11288241A (ja) 1998-04-02 1998-04-02 ガンマ補正回路
EP99302559A EP0947975A1 (en) 1998-04-02 1999-03-31 Gamma correction circuit
US09/283,294 US6344857B1 (en) 1998-04-02 1999-04-01 Gamma correction circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10089643A JPH11288241A (ja) 1998-04-02 1998-04-02 ガンマ補正回路

Publications (1)

Publication Number Publication Date
JPH11288241A true JPH11288241A (ja) 1999-10-19

Family

ID=13976462

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10089643A Pending JPH11288241A (ja) 1998-04-02 1998-04-02 ガンマ補正回路

Country Status (3)

Country Link
US (1) US6344857B1 (ja)
EP (1) EP0947975A1 (ja)
JP (1) JPH11288241A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030090849A (ko) * 2002-05-22 2003-12-01 엘지전자 주식회사 영상 디스플레이 장치
US6870552B2 (en) * 2001-05-30 2005-03-22 Seiko Epson Corporation Adjustment of input-output characteristics of image display apparatus
JP2006133295A (ja) * 2004-11-02 2006-05-25 Sharp Corp 表示装置及び撮像装置
US7847769B2 (en) 2002-04-01 2010-12-07 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
WO2015182692A1 (ja) * 2014-05-30 2015-12-03 Kddi株式会社 動画像符号化装置及び動画像復号装置並びに方法

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4802350B2 (ja) * 1998-03-12 2011-10-26 ソニー株式会社 表示装置
WO2000021303A1 (en) * 1998-10-06 2000-04-13 Matsushita Electric Industrial Co., Ltd. η CORRECTION CIRCUIT AND η CORRECTION METHOD
KR100291192B1 (ko) * 1999-06-28 2001-05-15 박종섭 파이프라인된 부분 선형 근사 방식을 이용한 감마 보정 장치
JP2001265277A (ja) * 2000-02-29 2001-09-28 Lg Electronics Inc プラズマディスプレイパネルの色温度調整方法
US6633343B2 (en) * 2000-03-14 2003-10-14 Matsushita Electric Industrial Co., Ltd. Dynamic gamma correction apparatus
US6507347B1 (en) * 2000-03-24 2003-01-14 Lighthouse Technologies Ltd. Selected data compression for digital pictorial information
US6466189B1 (en) * 2000-03-29 2002-10-15 Koninklijke Philips Electronics N.V. Digitally controlled current integrator for reflective liquid crystal displays
US6496173B1 (en) * 2000-03-29 2002-12-17 Koninklijke Philips Electronics N.V. RLCD transconductance sample and hold column buffer
TW508560B (en) * 2001-04-03 2002-11-01 Chunghwa Picture Tubes Ltd Method for performing different anti-compensation processes by segments on image gray levels inputted to plasma flat display
EP1258859B1 (en) * 2001-05-18 2015-07-08 CPT Technology (Group) Co., Ltd. Method for a segmented inverse gamma correction for a plasma display panel
US7379057B2 (en) * 2001-07-27 2008-05-27 Sony Corporation Non-linear processing apparatus, image display apparatus
JP3627710B2 (ja) 2002-02-14 2005-03-09 セイコーエプソン株式会社 表示駆動回路、表示パネル、表示装置及び表示駆動方法
US7038721B2 (en) 2002-02-15 2006-05-02 Koninklijke Philips Electronics N.V. Gamma correction circuit
US6961039B2 (en) * 2002-02-19 2005-11-01 Thomson Licensing S.A. Method and apparatus for sparkle reduction by reactive and anticipatory slew rate limiting
EP1353314A1 (en) 2002-04-11 2003-10-15 Deutsche Thomson-Brandt Gmbh Method and apparatus for processing video pictures to improve the greyscale resolution of a display device
EP1353315A1 (en) * 2002-04-11 2003-10-15 Thomson Licensing S.A. Method and apparatus for processing video pictures to improve grey scale resolution of a display device
KR100859514B1 (ko) * 2002-05-30 2008-09-22 삼성전자주식회사 액정 표시 장치 및 그 구동 장치
TW564645B (en) * 2002-06-13 2003-12-01 Avision Inc Gamma table establishing method and gamma correcting method executed based on the gamma table
TWI224228B (en) 2002-10-21 2004-11-21 Himax Tech Inc Gamma correction device and method for LCD
JP4271978B2 (ja) * 2003-04-18 2009-06-03 株式会社日立製作所 映像表示装置
EP1486944B1 (en) * 2003-06-12 2012-05-09 Himax Technologies, Inc. Gamma correction apparatus for a liquid crystal display
US7145608B2 (en) * 2003-07-01 2006-12-05 Primax Electronics Ltd. Method of using locality statistics characteristic to enhance gamma corrections
FR2858740A1 (fr) * 2003-08-08 2005-02-11 St Microelectronics Sa Dispositif de correction pour systeme d'affichage
KR20050069827A (ko) 2003-12-31 2005-07-05 엘지전자 주식회사 플라즈마 표시 패널에서의 계조수 증가 방법
KR100670137B1 (ko) * 2004-10-08 2007-01-16 삼성에스디아이 주식회사 디지털/아날로그 컨버터와 이를 이용한 표시 장치 및 그표시 패널과 구동 방법
KR100658619B1 (ko) * 2004-10-08 2006-12-15 삼성에스디아이 주식회사 디지털/아날로그 컨버터와 이를 이용한 표시 장치 및 그표시 패널과 구동 방법
US20060256129A1 (en) * 2005-05-12 2006-11-16 Samsung Electronics Co., Ltd. Method and system for display color correction
KR100743498B1 (ko) * 2005-08-18 2007-07-30 삼성전자주식회사 표시 장치의 전류 구동 데이터 드라이버 및 이를 가지는표시 장치
US20080007565A1 (en) * 2006-07-03 2008-01-10 Shinichi Nogawa Color correction circuit, driving device, and display device
US20080239157A1 (en) * 2007-03-30 2008-10-02 Barinder Singh Rai Memory Efficient Gamma Correction For Multiple Display Devices
TR200704548A2 (tr) * 2007-06-29 2009-01-21 Vestel Elektroni̇k San. Ve Ti̇c. A.Ş. Kalıntısal verilere dayalı gama-düzeltme-tablosu güncellemesi için etkili metot
US10097739B2 (en) * 2016-09-16 2018-10-09 Kabushiki Kaisha Toshiba Processing device for performing gamma correction
CN111443754B (zh) * 2020-04-07 2022-08-30 京东方科技集团股份有限公司 伽马电压输出电路及模块、校准方法及装置、显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4855943A (en) * 1987-07-24 1989-08-08 Eastman Kodak Company Method and apparatus for deaveraging a stream of averaged data
US5731796A (en) * 1992-10-15 1998-03-24 Hitachi, Ltd. Liquid crystal display driving method/driving circuit capable of being driven with equal voltages
EP0618562B1 (en) * 1993-03-30 1998-06-03 Asahi Glass Company Ltd. A display apparatus and a driving method for a display apparatus
KR0109898Y1 (en) * 1993-06-21 1997-11-26 Samsung Electronics Co Ltd White balance compensation circuit for color crt
JPH08190363A (ja) 1995-01-11 1996-07-23 Fujitsu General Ltd 映像信号処理装置
JP3277741B2 (ja) 1995-01-13 2002-04-22 株式会社富士通ゼネラル 映像信号処理装置
JPH08227283A (ja) * 1995-02-21 1996-09-03 Seiko Epson Corp 液晶表示装置、その駆動方法及び表示システム
US6100879A (en) * 1996-08-27 2000-08-08 Silicon Image, Inc. System and method for controlling an active matrix display
KR100202171B1 (ko) * 1996-09-16 1999-06-15 구본준 엘씨디 패널 구동 회로
US6020921A (en) * 1997-05-05 2000-02-01 Ati Technologies Inc. Simple gamma correction circuit for multimedia

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6870552B2 (en) * 2001-05-30 2005-03-22 Seiko Epson Corporation Adjustment of input-output characteristics of image display apparatus
US7847769B2 (en) 2002-04-01 2010-12-07 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
KR20030090849A (ko) * 2002-05-22 2003-12-01 엘지전자 주식회사 영상 디스플레이 장치
JP2006133295A (ja) * 2004-11-02 2006-05-25 Sharp Corp 表示装置及び撮像装置
WO2015182692A1 (ja) * 2014-05-30 2015-12-03 Kddi株式会社 動画像符号化装置及び動画像復号装置並びに方法

Also Published As

Publication number Publication date
US6344857B1 (en) 2002-02-05
EP0947975A1 (en) 1999-10-06

Similar Documents

Publication Publication Date Title
JPH11288241A (ja) ガンマ補正回路
JPH09230824A (ja) ディスプレイ・システムに於ける知覚される輪郭削りを減少させる方法及び回路
US20030231195A1 (en) Image processing apparatus, image processing method, image display apparatus, and mobile electronic device
WO2000030364A1 (en) Converting an input video signal into a gamma-corrected output signal
US6137462A (en) Liquid crystal display driving circuit
US5734362A (en) Brightness control for liquid crystal displays
JPH066733A (ja) 映像表示装置
JP2000298450A (ja) ガンマ補正回路
KR20010041170A (ko) 감마의 선형 근사의 디지털 보정 회로 및 보정 방법
US8013875B2 (en) Color signal adjustment module in image display apparatus
KR100733026B1 (ko) 콘트라스트 조정회로
KR100342964B1 (ko) 감마 보정 회로 및 감마 보정 방법
US6636229B2 (en) Gradation correction circuit, and γ correction apparatus
US6774873B2 (en) Method for implementing error diffusion on plasma display panel
KR20030060462A (ko) 선형보간을 이용한 감마 보정 장치
KR100432666B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
US8044912B2 (en) Semiconductor device including correction parameter generator and method of generating correction parameters
JP2000184236A (ja) γ補正回路およびγ補正方法
KR100434294B1 (ko) 감마 보정 장치
JP2004120366A (ja) 画像処理装置、および画像処理方法
JPH0818826A (ja) ディジタルガンマ補正回路
JP2001117528A (ja) 画像表示装置
KR20040077614A (ko) 컬러 영상의 색역폭 변환 장치 및 방법
WO2020183699A1 (ja) 電子機器および電子機器の制御方法
KR960016734B1 (ko) 프레임 비 제어회로(frc)

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040126

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040723