JPH11239029A - パルス幅変調増幅回路 - Google Patents

パルス幅変調増幅回路

Info

Publication number
JPH11239029A
JPH11239029A JP10358384A JP35838498A JPH11239029A JP H11239029 A JPH11239029 A JP H11239029A JP 10358384 A JP10358384 A JP 10358384A JP 35838498 A JP35838498 A JP 35838498A JP H11239029 A JPH11239029 A JP H11239029A
Authority
JP
Japan
Prior art keywords
circuit
pulse width
width modulation
effect transistor
amplifier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10358384A
Other languages
English (en)
Other versions
JP3102781B2 (ja
Inventor
Masayoshi Yoshida
正芳 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kenwood KK
Original Assignee
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kenwood KK filed Critical Kenwood KK
Priority to JP10358384A priority Critical patent/JP3102781B2/ja
Publication of JPH11239029A publication Critical patent/JPH11239029A/ja
Application granted granted Critical
Publication of JP3102781B2 publication Critical patent/JP3102781B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】 【目的】 保護回路の接続によっても歪の発生が抑制さ
れるパルス幅変調増幅回路を提供する。 【構成】 Pチャンネル電界効果トランジスタ4とNチ
ャンネル電界効果トランジスタ5のコンプリメンタリ回
路6を出力段とするパルス幅変調増幅回路において、N
チャンネル電界効果トランジスタ5のソースに直列に接
続されて電流が所定値以上であることを検出する電流検
出回路17と、電流検出回路17による検出出力によっ
て電源をオフ状態に制御するスイッチ回路19とを備え
た。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はパルス幅変調増幅回路に
関し、さらに詳しくは出力端の短絡、地絡等による破壊
からの保護回路を備えたパルス幅変調増幅回路に関す
る。
【0002】
【従来の技術】従来のパルス幅変調増幅回路は、図2に
示すように増幅器1によって増幅された入力信号として
の音声信号を、図示しない発振器からの発振出力をキャ
リア信号(例えば周波数100〜200kHz)として
供給されるパルス幅変調回路2に供給し、パルス幅変調
回路2によって音声信号のレベルに基づいてキャリア信
号のデューティ比を変化させるパルス幅変調し、ドライ
ブ回路3に供給し、ドライブ回路3においてパルス幅変
調出力を反転した反転パルスを生成し、パルス幅変調出
力とその反転パルスとを出力する。
【0003】ドライブ回路3から出力されるパルス幅変
調出力によって、Pチャンネル電界効果トランジスタ4
とNチャンネル電界効果トランジスタ5とからなるコン
プリメンタリ回路6を駆動し、ドライブ回路3から出力
されるパルス幅変調出力の反転パルスによって、Pチャ
ンネル電界効果トランジスタ7とNチャンネル電界効果
トランジスタ8とからなるコンプリメンタリ回路9を駆
動する。コンプリメンタリ回路6および9の出力はコイ
ル10および11とコンデンサ12とからなるローパス
フィルタ13に供給し、ローパスフィルタ13にて高周
波成分を除去し、ローパスフィルタ13の出力でスピー
カ14を駆動している。ここで、ドライブ回路3、コン
プリメンタリ回路6および9、ローパスフィルタ13は
バランストトランスフォーマレス回路を構成している。
【0004】さらに、Pチャンネル電界効果トランジス
タ4および7側に、コンプリメンタリ回路6および9に
流れる電流を抵抗によって検出し、検出電流が所定値以
上を検出する電流検出回路15を接続し、電流検出回路
15の出力によって電源を遮断するスイッチ回路16を
設けて、所定値以上の電流がコンプリメンタリ回路6、
および/または9に流れたとき電源を遮断して、トラン
ジスタを破壊から保護している。
【0005】
【発明が解決しようとする課題】しかしながら、上記し
た従来のパルス幅変調増幅回路によれば、電界効果トラ
ンジスタのオン抵抗に直列に抵抗を接続すると、電源側
の電界効果トランジスタのオン抵抗とアース側の電界効
果トランジスタのオン抵抗との間に差が生ずることにな
る。オン抵抗による電圧降下のため、パルス出力に振幅
変調がかかるが、コンプリメンタリの上下電界効果トラ
ンジスタのオン抵抗に差があると、この振幅変調成分が
相殺されず、これが歪の発生につながるという問題点も
あった。とくに低インピーダンスの負荷を駆動する場合
はこの歪は無視できないものとなる。
【0006】本発明は、過電流による破壊から保護さ
れ、かつ歪の発生が抑制されるパルス幅変調増幅回路を
提供することを目的とする。
【0007】
【課題を解決するための手段】本発明のパルス幅変調増
幅回路は、Pチャンネル電界効果トランジスタとNチャ
ンネル電界効果トランジスタのコンプリメンタリ回路を
出力段とするパルス幅変調増幅回路において、Nチャン
ネル電界効果トランジスタのソースに直列に接続されて
電流が所定値以上流れたことを検出する電流検出手段
と、電流検出手段の検出出力に基づいて電源をオフ状態
に制御する遮断手段とを備えたことを特徴とする。
【0008】
【作用】電流検出手段および遮断手段を備えた本発明の
パルス幅変調増幅回路によれば、電界効果トランジスタ
に過電流が流れたときは、遮断手段によって電源が遮断
されて電界効果トランジスタが過電流による破壊から保
護される。この場合に電流検出手段はNチャンネル電界
効果トランジスタのソースに接続されている。一般的に
コンプリメンタリ接続用のパワーMOS電界効果トラン
ジスタは構造上Nチャンネル電界効果トランジスタのド
レイン−ソース間抵抗の方がPチャンネル電界効果トラ
ンジスタのドレイン−ソース間抵抗よりも低い。このた
め電流検出に抵抗が使用され、該抵抗をNチャンネル電
界効果トランジスタに接続することにより、電源側の電
界効果トランジスタのオン抵抗とアース側の電界効果ト
ランジスタのオン抵抗との間の差が少なくなる。この結
果、電流検出抵抗がNチャンネル電界効果トランジスタ
に接続されたことにより歪の悪化は抑制される。
【0009】
【発明の実施の形態】以下、本発明のパルス幅変調増幅
回路を実施の形態によって説明する。図1は本発明の実
施の一形態にかかるパルス幅変調増幅回路の構成を示す
ブロック図である。
【0010】本発明の実施の一形態にかかるパルス幅変
調増幅回路は上記従来例と同様にバランストトランスフ
ォーマレス回路と協働するパルス幅変調増幅回路の場合
の例である。
【0011】本発明の実施の一形態にかかるパルス幅変
調増幅回路において、図2に示した構成要素と同一構成
要素には同じ符号を付して示し、重複を避けるためその
説明は省略する。本発明の実施の一形態にかかるパルス
幅変調増幅回路においては、Nチャンネル電界効果トラ
ンジスタ5のソース側に電流検出回路17を接続して、
コンプリメンタリ回路6に流れる電流を抵抗によって検
出し、検出電流が所定値以上であることを検出する。電
流検出回路17の検出出力によって電源を遮断するスイ
ッチ回路19を駆動して、スイッチ回路19によって電
源を遮断する。
【0012】同様に、Nチャンネル電界効果トランジス
タ8のソース側に電流検出回路18を接続して、コンプ
リメンタリ回路9に流れる電流を抵抗によって検出し、
検出電流が所定値以上であることを検出する。電流検出
回路18の検出出力によって電源を遮断するスイッチ回
路19を駆動して、スイッチ回路19によって電源を遮
断する。
【0013】次に、上記のように構成した本発明の実施
の一形態にかかるパルス幅変調増幅回路の作用について
説明する。
【0014】コンプリメンタリ回路6に所定値以上の電
流が流れると電流検出器17によって検出され、電流検
出器17の出力によってスイッチ回路19が開放されて
電源が遮断されて、コンプリメンタリ回路6が過電流に
よる破壊から保護される。同様に、コンプリメンタリ回
路9に所定値以上の電流が流れると電流検出器18によ
って検出され、電流検出器18の出力によってスイッチ
回路19が開放されて電源が遮断されて、コンプリメン
タリ回路6が過電流による破壊から保護される。
【0015】しかるに、この場合に電流検出回路17、
18は夫々各別にNチャンネル電界効果トランジスタ
5、8のソースに接続されているため、電流検出に抵抗
が使用されて、該抵抗がNチャンネル電界効果トランジ
スタのソースに接続されても、構造上Nチャンネル電界
効果トランジスタ5、8のドレイン−ソース間抵抗の方
がPチャンネル電界効果トランジスタ4、7のドレイン
−ソース間抵抗よりも低く、電流検出抵抗がNチャンネ
ル電界効果トランジスタに接続されることにより、Pお
よびNチャンネル電界効果トランジスタのオン抵抗間の
差は少なくなり、歪の悪化は抑制されることになる。
【0016】なお、上記した本発明の実施の一形態にか
かるパルス幅変調増幅回路においてバランストトランス
フォーマレス回路と協働するパルス幅変調増幅回路の場
合を例示したが、バランストトランスフォーマレス回路
でなくても適用でき、コンプリメンタリ回路が対になっ
ている必要はなく、何れか一方のみの回路構成であって
も同様に適用できる。
【0017】
【発明の効果】以上説明した如く本発明のパルス幅変調
増幅回路によれば、電流検出回路をコンプリメンタリ回
路のNチャンネル電界効果トランジスタのソースに接続
し、電検出電流か所定値以上となったとき電源を遮断す
るように構成したため、出力段を構成する電界効果トラ
ンジスタを過電流による破壊から保護することができ、
パルス幅変調増幅回路の歪が増加することが抑制される
効果がある。
【図面の簡単な説明】
【図1】本発明の本発明の実施の一形態にかかるパルス
幅変調増幅回路の構成を示すブロック図である。
【図2】従来例の構成を示すブロック図である。
【符号の説明】
2 パルス幅変調回路 3 ドライブ回路 4および7 Pチャンネル電界効果トランジスタ 5および8 Nチャンネル電界効果トランジスタ 6および9 コンプリメンタリ回路 13 ローパスフィルタ 17および18 電流検出回路 19 スイッチ回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 Pチャンネル電界効果トランジスタとN
    チャンネル電界効果トランジスタのコンプリメンタリ回
    路を出力段とするパルス幅変調増幅回路において、Nチ
    ャンネル電界効果トランジスタのソースに直列に接続さ
    れて電流が所定値以上流れたことを検出する電流検出手
    段と、電流検出手段の検出出力に基づいて電源をオフ状
    態に制御する遮断手段とを備えたことを特徴とするパル
    ス幅変調増幅回路。
JP10358384A 1998-12-03 1998-12-03 パルス幅変調増幅回路 Expired - Lifetime JP3102781B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10358384A JP3102781B2 (ja) 1998-12-03 1998-12-03 パルス幅変調増幅回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10358384A JP3102781B2 (ja) 1998-12-03 1998-12-03 パルス幅変調増幅回路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP43A Division JPH06196941A (ja) 1992-12-25 1992-12-25 パルス幅変調増幅回路

Publications (2)

Publication Number Publication Date
JPH11239029A true JPH11239029A (ja) 1999-08-31
JP3102781B2 JP3102781B2 (ja) 2000-10-23

Family

ID=18459016

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10358384A Expired - Lifetime JP3102781B2 (ja) 1998-12-03 1998-12-03 パルス幅変調増幅回路

Country Status (1)

Country Link
JP (1) JP3102781B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6885532B2 (en) 2001-08-13 2005-04-26 Yamaha Corporation Current detection and overcurrent protection for transistors in pulse-width modulation amplifier
KR100502415B1 (ko) * 2002-12-10 2005-07-19 삼성전자주식회사 보호 회로를 갖는 클래스 디이 파워 앰프
KR100657860B1 (ko) 2004-05-17 2006-12-14 삼성전자주식회사 증폭기 및 증폭기의 과전류 검출 방법
US7671675B2 (en) 2007-08-20 2010-03-02 Rohm Co., Ltd. Output limiting circuit, class D power amplifier and audio equipment
JP2015198368A (ja) * 2014-04-01 2015-11-09 オンキヨー株式会社 過電流検出回路及びスイッチングアンプ

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6885532B2 (en) 2001-08-13 2005-04-26 Yamaha Corporation Current detection and overcurrent protection for transistors in pulse-width modulation amplifier
KR100555274B1 (ko) * 2001-08-13 2006-03-03 야마하 가부시키가이샤 펄스폭 변조 증폭기에 있어서의 트랜지스터를 위한 전류검출 및 과전류 보호
KR100502415B1 (ko) * 2002-12-10 2005-07-19 삼성전자주식회사 보호 회로를 갖는 클래스 디이 파워 앰프
KR100657860B1 (ko) 2004-05-17 2006-12-14 삼성전자주식회사 증폭기 및 증폭기의 과전류 검출 방법
US7671675B2 (en) 2007-08-20 2010-03-02 Rohm Co., Ltd. Output limiting circuit, class D power amplifier and audio equipment
JP2015198368A (ja) * 2014-04-01 2015-11-09 オンキヨー株式会社 過電流検出回路及びスイッチングアンプ

Also Published As

Publication number Publication date
JP3102781B2 (ja) 2000-10-23

Similar Documents

Publication Publication Date Title
US7268621B2 (en) Digital amplifier
US7230481B2 (en) System and method for reducing audible artifacts in an audio system
US20080043391A1 (en) Timer reset circuit for overcurrent protection of switching power amplifier
JP2000165154A (ja) ピ―ク電流リミット検出回路および負荷インピ―ダンス検知回路を具えるd級増幅器
US9461589B2 (en) Asymmetric H-bridge in a class D power amplifier
US7205834B2 (en) Power amplifier
GB2414353A (en) Method and apparatus for protecting a switching amplifier from excess current
US20090289705A1 (en) Pulse modulation type electric power amplifier
US7564275B2 (en) Switching circuit and a method of driving a load
US20070064953A1 (en) Speaker protection circuit
JP2009514473A5 (ja)
US6603353B2 (en) Switching power amplifier
JP3102781B2 (ja) パルス幅変調増幅回路
JP3739361B2 (ja) 半導体集積回路装置
JP4040013B2 (ja) スイッチング回路及びそれを用いたオーディオ信号再生装置及びスイッチング素子保護方法
JPH0843455A (ja) 絶対値回路
JPH06196941A (ja) パルス幅変調増幅回路
JP2004056254A (ja) パワーアンプ装置
WO2000019572A1 (en) Monitoring output power to protect a power amplifier
JP3124179B2 (ja) パルス幅変調回路
JP3596415B2 (ja) 誘導性負荷駆動回路
JP2004208216A (ja) パルス幅変調増幅器
JP3575168B2 (ja) Mosfet駆動回路
JPH09331219A (ja) 負荷ショート検出回路
JP2004062491A (ja) 直流安定化電源回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070825

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080825

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080825

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090825

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100825

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110825

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110825

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130825

Year of fee payment: 13

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130825

Year of fee payment: 13