JPH10303665A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPH10303665A
JPH10303665A JP9124750A JP12475097A JPH10303665A JP H10303665 A JPH10303665 A JP H10303665A JP 9124750 A JP9124750 A JP 9124750A JP 12475097 A JP12475097 A JP 12475097A JP H10303665 A JPH10303665 A JP H10303665A
Authority
JP
Japan
Prior art keywords
agc
level
gain control
circuit
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9124750A
Other languages
English (en)
Inventor
Masahiro Kinomura
昌宏 木野村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP9124750A priority Critical patent/JPH10303665A/ja
Priority to CA002236282A priority patent/CA2236282C/en
Priority to EP98107848A priority patent/EP0875989A3/en
Priority to US09/069,604 priority patent/US5982235A/en
Publication of JPH10303665A publication Critical patent/JPH10303665A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Circuits Of Receivers In General (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Noise Elimination (AREA)

Abstract

(57)【要約】 【課題】 フェージング下においても、自動利得制御回
路の十分な出力信号対雑音比(S/N)を確保して、B
ER(ビット誤り率)特性を改善する。 【解決手段】 利得制御機能付増幅器1の自動利得制御
回路に、出力信号のS/Nを検出するS/N検出回路2
と、利得制御機能付増幅器1の利得を設定するAGC設
定回路3とを設ける。入力信号レベルと、S/N検出回
路2により検出されたS/Nに応じて、AGC設定回路
3がAGC利得を決定する。AGC利得が大きくて、A
GC回路によりS/Nが小さくなる領域では、出力信号
レベルを上げて、出力信号のS/Nが一定となるように
制御する。フェージングなどにより入力電界が弱くなり
AGC利得が大きくなっても、AGC回路自体に由来す
るノイズフロアの増加によるS/Nの低下が抑制され、
受信感度の劣化を防止できるる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、アナログ信号を自
動的に利得を制御しつつ増幅する自動利得制御回路に関
し、特に、移動体通信に用いられ、出力信号のS/N
(出力信号対雑音比)を一定に保つ自動利得制御回路に
関するものである。
【0002】
【従来の技術】従来、自動利得制御回路は、特開平4-03
7334号公報に記載されたものが知られている。図8に、
従来の自動利得制御回路の構成を示す。入力されたIF
信号は、利得制御機能付増幅器1により増幅され、出力
端子から復調回路へ出力される。このとき、利得制御機
能付増幅器1の出力の一部はAGC検出回路6に入力さ
れ、AGC検出回路6により検出された出力信号レベル
に応じた利得が、AGC設定回路3により利得制御機能
付増幅器1に設定される。出力信号のレベルが高い場合
は、利得制御機能付増幅器1の利得を小さくするように
制御されるので、出力信号レベルは一定に保たれる。
【0003】
【発明が解決しようとする課題】しかしながら、上記の
従来例の構成では、信号出力レベルは一定とすることは
できても、出力信号対雑音比(S/N)は一定とするこ
とはできない。AGC利得を増加させるとともに、AG
C回路のノイズフロアが上昇するため、出力信号対雑音
比(S/N)特性は劣化してしまい、その結果、BER
(ビット誤り率)特性についても劣化してしまう。
【0004】移動体通信では、フェージングによる受信
レベル変動が、平均レベルと比較して+側で10dB、−側
で30dB以上も変動する。このため、移動体通信へ適用す
る場合、AGC回路のレベル収束値は、フェージングに
よるレベルの+側と−側とへの変動を考慮し決定されて
いる。しかし、AGC回路の制御範囲を越えた受信レベ
ルの落ち込みがある場合には、出力信号が減少し、出力
信号対雑音比(S/N)特性が劣化する。そのため、強
電界フェージング時におけるBER(ビット誤り率)特性
が劣化するという問題点を有していた。
【0005】本発明は、上記のような従来の問題を解決
するものであり、フェージング下においても十分な出力
信号対雑音比(S/N)特性を確保することにより、B
ER(ビット誤り率)特性の改善を図ることができる自
動利得制御回路を提供することを目的とする。
【0006】
【課題を解決するための手段】上記目的を達成するため
に、本発明では、自動利得制御回路に、S/N検出回路
とAGC設定回路とを備え、入力レベルの変化に対し出
力信号対雑音比(S/N)を一定とするように利得を制
御するものである。
【0007】また、自動利得制御回路にさらに、減衰量
設定回路を設け、一定の出力信号対雑音比(S/N)と
一定の出力レベルを得るものである。
【0008】また、自動利得制御回路にさらに、フェー
ジング検出回路とAGC収束レベル設定回路とを設け、
入力信号レベル変動状況に応じてAGC収束レベルを変
化させ、フェージングによる出力信号レベルの落込みを
改善するものである。
【0009】以上の構成により、フェージング下におい
ても十分な出力信号対雑音比(S/N)を確保すること
ができ、BER(ビット誤り率)特性の改善を図ること
ができる。
【0010】
【発明の実施の形態】本発明の請求項1に記載の発明
は、利得制御機能付増幅器の自動利得制御回路におい
て、前記利得制御機能付増幅器の出力信号のS/N(出
力信号対雑音比)を検出するS/N検出回路と、前記S
/Nを一定レベルに保つように前記利得制御機能付増幅
器の入力信号レベルと前記S/Nに応じてAGC利得を
決定するAGC設定回路と、を具備するものであり、A
GC回路自体に由来するノイズフロアの増加によるS/
Nの劣化を防止するという作用を有する。
【0011】また、請求項2に記載の発明は、請求項1
記載の自動利得制御回路において、前記S/Nと出力信
号レベルを一定に保つように、前記入力信号レベルに応
じて出力信号の減衰量を設定する減衰量設定回路を設け
たものであり、入力電界レベルが低下した場合でも、安
定したBER(ビット誤り率)特性を維持するという作
用を有する。
【0012】また、請求項3に記載の発明は、請求項1
記載の自動利得制御回路において、入力信号レベル変動
状況を検出するフェージング検出回路と、前記入力信号
レベル変動状況に応じてAGC出力レベル(AGC収束
レベル)を変化させるAGC収束レベル設定回路と、を
設けたものであり、フェージング時の受信レベルの低下
による受信感度劣化を防止するという作用を有する。
【0013】また、請求項4に記載の発明は、請求項1
記載の自動利得制御回路において、前記S/Nと出力信
号レベルを一定に保つように、前記入力信号レベルに応
じて出力信号の減衰量を設定する減衰量設定回路と、入
力信号レベル変動状況を検出するフェージング検出回路
と、前記入力信号レベル変動状況に応じてAGC出力レ
ベル(AGC収束レベル)を変化させるAGC収束レベル
設定回路と、を設けたものであり、入力電界レベルが低
下した場合や、電波強度が常時変動する場合にも、受信
感度劣化を防止するという作用を有する。
【0014】以下、本発明の実施の形態について、図1
から図7を用いて説明する。
【0015】(第1の実施の形態)本発明の第1の実施
の形態は、S/Nを一定レベルに保つように、入力信号
レベルとS/Nに応じてAGC利得を決定するAGC設
定回路を備えた自動利得制御回路である。
【0016】図1は、本発明の第1の実施形態の自動利
得制御回路のブロック図である。図1において、利得制
御機能付増幅器1の利得制御のために、S/N検出回路
2と、AGC設定回路3とを設ける。S/N検出回路2
により検出された出力信号対雑音比(S/N)に応じ
て、AGC設定回路3がAGC利得を、出力信号対雑音
比(S/N)を一定レベルに保つように決定する自動利
得制御回路としたものである。AGC回路そのものによ
るノイズフロアの増加による出力信号対雑音比(S/
N)特性の劣化を、抑制するという作用を有する。本発
明の第1の実施形態による自動利得制御回路の特性(図
2)と、従来の自動利得制御回路の特性(図9)を比較
して示す。
【0017】従来の自動利得制御回路の特性(図9)で
は、入力電界の変動に対して出力信号の振幅が一定とな
るようにAGC利得が制御される。例えば、建物の陰な
どに入り電波が届きにくくなり、入力電界レベルが50dB
uから30dBuに低下した場合、AGC利得を20dB増加し、
入力電界レベルが50dBu時と同一の信号出力レベルを保
つよう動作する。しかしながら、信号出力レベルは同一
であっても、AGC回路部のノイズフロアレベルがAG
C利得とともに上昇しており、同一の出力信号対雑音比
(S/N)特性を得ることはできず、BER特性は劣化
してしまう。
【0018】本発明の第1の実施形態による自動利得制
御回路の特性(図2)では、入力電界レベルが50dBuか
ら30dBuに低下したような場合、AGC利得を入力電界
レベル50dBu時の出力信号対雑音比(S/N)特性と同
一になるように設定する。
【0019】以上のように、本発明の第1の実施形態の
自動利得制御回路によれば、入力電界レベルにかかわら
ず、出力信号対雑音比(S/N)が一定になるように制
御するので、BER特性の劣化を抑えることができ、一
定の感度を得ることができる。
【0020】(第2の実施の形態)本発明の第2の実施
形態は、S/Nと出力信号レベルを一定に保つように、
出力信号の減衰量を、入力信号レベルに応じて設定する
減衰量設定回路を設けた自動利得制御回路である。
【0021】図3は、本発明の第2の実施形態の自動利
得制御回路のブロック図である。第1の実施の形態の自
動利得制御回路と同一の機能を行なうものについては説
明を省略する。第1の実施形態の自動利得制御回路にお
ける機能のみである場合、S/Nが同一であっても信号
出力レベルが一定にはならず、受信機に直線動作が必要
とされる場合、信号が歪んでしまうことになる。これを
回避するために、先に示したノイズフロアが上昇してし
まうAGC利得の領域に対しては、減衰量設定回路4に
より、レベル上昇分を減衰させることにより、信号出力
レベルを一定とする作用を行なうものである。
【0022】本発明の第2の実施形態による自動利得制
御の特性を図4に示す。入力電界レベルが50dBuから30d
Buに低下した場合、AGC利得を、入力電界レベル50dB
u時の出力信号対雑音比(S/N)特性と同一になるよ
うに設定する。しかし、出力レベルはAGC回路の雑音
レベルが上昇していることにより同一とはならない。そ
こで、減衰量設定回路4において出力レベル、雑音レベ
ルともに減衰させることにより、出力信号対雑音比(S
/N)と信号出力レベルを、入力電界レベルにかかわら
ず一定とすることが可能となる。
【0023】以上のように、本発明の第2の実施形態の
自動利得制御回路によれば、入力電界レベルにかかわら
ず、出力信号対雑音比(S/N)と信号出力レベルが一
定になるように制御するので、BER特性の劣化を抑え
ることができ、一定の感度を得ることができる。
【0024】(第3の実施の形態)本発明の第3の実施
形態は、入力信号レベル変動状況を検出するフェージン
グ検出回路と、入力信号レベル変動状況に応じてAGC
出力レベル(AGC収束レベル)を変化させるAGC収束
レベル設定回路とを設けた自動利得制御回路である。
【0025】図5、6を用いて、本発明の第3の実施形
態による自動利得制御の特性と従来の自動利得制御の特
性を説明する。従来の技術では、図6中(b)の収束値
においては、−40dB以上のレベル変動が生じた場合、出
力信号対雑音比(S/N)が0となり、データが消失し
てしまう。そこで、フェージング検出回路7により検出
されたRSSI(受信電界強度)信号を微分し、その傾
きを検出することにより、フェージング状況下か否かを
検出する。高速移動中であると判断された場合、AGC
検出回路6により検出された入力レベルを考慮し、AG
C収束レベルをAGC収束レベル設定回路5により、図
6中の(b)から(a)まで上昇させるよう制御するこ
とにより、データの消失を防ぐことができる。なお、フ
ェージング検出回路の微分操作はOP-Amp等を用いて構成
することができる。
【0026】以上のように、本発明の第3の実施形態の
自動利得制御回路によれば、フェージングによりAGC
の制御範囲を越えて受信レベルが落ち込む場合には、A
GC収束レベルを上昇させて、出力信号対雑音比(S/
N)特性の劣化を防ぎ、BER(ビット誤り率)特性を改
善することができる。
【0027】なお、以上の実施の形態では、フェージン
グにより入力レベルが減少した場合について説明した
が、入力レベルが上昇し波形が歪む場合についても、A
GC収束レベルを減少させることにより同様の効果を得
ることができる。
【0028】(第4の実施の形態)本発明の第4の実施
形態は、S/Nと出力信号レベルを一定に保つように、
入力信号レベルに応じて出力信号の減衰量を設定する減
衰量設定回路と、フェージングによる入力信号レベル変
動状況に応じてAGC収束レベルを変化させるAGC収
束レベル設定回路とを設けた自動利得制御回路である。
【0029】図7を用いて、本発明の第4の実施形態に
よる自動利得制御の動作を説明する。フェージング検出
回路7により高速移動中であるか否かを検出する。高速
移動中であると判断された場合、AGC収束レベルをA
GC収束レベル設定回路5により増加又は減少させるよ
う制御することにより、データの消失を防ぐ。また、高
速移動中でない場合については、一定の出力信号対雑音
比と出力信号レベルを保ち、かつ出力レベルを一定に保
つよう動作する。
【0030】以上のように、本発明の第4の実施形態の
自動利得制御回路によれば、フェージングによりAGC
の制御範囲を越えて受信レベルが落ち込む場合には、A
GC収束レベルを上昇させてS/Nの劣化を防ぎ、高速
移動中でない場合には、S/Nと出力信号レベルを一定
に保つよう制御することにより、安定したBER(ビッ
ト誤り率)特性を得ることができる。
【0031】
【発明の効果】以上のように本発明は、出力信号対雑音
比(S/N)が一定となるようにAGC利得を制御する
ことにより、建物の陰などに入り電波状況が悪化した場
合や、高速移動によるフェージングなどにより電波強度
が常時変動する場合においても、十分な出力信号対雑音
比(S/N)特性が確保され、BER(ビット誤り率)特
性を改善でき、受信感度劣化を防止できるという効果が
得られる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態の自動利得制御回路
のブロック図、
【図2】本発明の第1の実施の形態の自動利得制御回路
のAGC動作説明のための出力信号対雑音比(S/N)
特性図、
【図3】本発明の第2の実施の形態の自動利得制御回路
のブロック図、
【図4】本発明の第2の実施の形態の自動利得制御回路
のAGC動作説明のための出力信号対雑音比(S/N)
特性図、
【図5】本発明の第3の実施の形態の自動利得制御回路
のブロック図、
【図6】本発明の第3の実施の形態の自動利得制御回路
のAGC動作説明のための出力信号対雑音比(S/N)
特性図、
【図7】本発明の第4の実施の形態の自動利得制御回路
のブロック図、
【図8】従来の自動利得制御回路のブロック図、
【図9】従来の自動利得制御回路のAGC動作説明のた
めの出力信号対雑音比(S/N)特性図である。
【符号の説明】
1 利得制御機能付増幅器 2 S/N検出回路 3 AGC設定回路 4 減衰量設定回路 5 AGC収束レベル設定回路 6 AGC検出回路 7 フェージング検出回路

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 利得制御機能付増幅器の自動利得制御回
    路において、前記利得制御機能付増幅器の出力信号のS
    /N(出力信号対雑音比)を検出するS/N検出回路
    と、前記S/Nを一定レベルに保つように前記利得制御
    機能付増幅器の入力信号レベルと前記S/Nに応じてA
    GC利得を決定するAGC設定回路と、を具備すること
    を特徴とする自動利得制御回路。
  2. 【請求項2】 前記S/Nと出力信号レベルを一定に保
    つように、前記入力信号レベルに応じて出力信号の減衰
    量を設定する減衰量設定回路を設けたことを特徴とする
    請求項1記載の自動利得制御回路。
  3. 【請求項3】 入力信号レベル変動状況を検出するフェ
    ージング検出回路と、前記入力信号レベル変動状況に応
    じてAGC出力レベル(AGC収束レベル)を変化させる
    AGC収束レベル設定回路と、を設けたことを特徴とす
    る請求項1記載の自動利得制御回路。
  4. 【請求項4】 前記S/Nと出力信号レベルを一定に保
    つように、前記入力信号レベルに応じて出力信号の減衰
    量を設定する減衰量設定回路と、入力信号レベル変動状
    況を検出するフェージング検出回路と、前記入力信号レ
    ベル変動状況に応じてAGC出力レベル(AGC収束レ
    ベル)を変化させるAGC収束レベル設定回路と、を設
    けたことを特徴とする請求項1記載の自動利得制御回
    路。
JP9124750A 1997-04-30 1997-04-30 自動利得制御回路 Pending JPH10303665A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP9124750A JPH10303665A (ja) 1997-04-30 1997-04-30 自動利得制御回路
CA002236282A CA2236282C (en) 1997-04-30 1998-04-29 Automatic gain control circuit
EP98107848A EP0875989A3 (en) 1997-04-30 1998-04-29 Automatic gain control circuit
US09/069,604 US5982235A (en) 1997-04-30 1998-04-29 Automatic gain control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9124750A JPH10303665A (ja) 1997-04-30 1997-04-30 自動利得制御回路

Publications (1)

Publication Number Publication Date
JPH10303665A true JPH10303665A (ja) 1998-11-13

Family

ID=14893198

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9124750A Pending JPH10303665A (ja) 1997-04-30 1997-04-30 自動利得制御回路

Country Status (4)

Country Link
US (1) US5982235A (ja)
EP (1) EP0875989A3 (ja)
JP (1) JPH10303665A (ja)
CA (1) CA2236282C (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438442B1 (ko) * 2001-10-27 2004-07-03 삼성전자주식회사 이동통신 단말기의 자동이득제어 장치
JP2007166588A (ja) * 2005-11-16 2007-06-28 Samsung Electronics Co Ltd 自動利得制御装置
WO2011065142A1 (ja) * 2009-11-30 2011-06-03 日本電気株式会社 受信装置及び利得制御方法
JP2014049821A (ja) * 2012-08-29 2014-03-17 Kyocera Corp 受信装置及びその制御方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000358224A (ja) * 1999-06-17 2000-12-26 Fujitsu Ltd 上り流合雑音低減方法及びその装置
US6442380B1 (en) 1999-12-22 2002-08-27 U.S. Philips Corporation Automatic gain control in a zero intermediate frequency radio device
US6611794B1 (en) * 2000-04-20 2003-08-26 Southwest Research Institute Signal amplitude restoration apparatus and method
AU2002245950B2 (en) * 2001-04-11 2007-10-18 Cochlear Limited Variable sensitivity control for a cochlear implant
AUPR438601A0 (en) 2001-04-11 2001-05-17 Cochlear Limited Variable sensitivity control for a cochlear implant
US20040041945A1 (en) * 2001-09-25 2004-03-04 Pugel Michael Anthony Apparatus and method for optimizing the level of rf signals
US7110734B2 (en) * 2002-09-05 2006-09-19 Maxim Integrated Products Inc. DC offset cancellation in a zero if receiver
US20050055024A1 (en) * 2003-09-08 2005-03-10 James Anthony H. Orthopaedic implant and screw assembly
KR100615535B1 (ko) 2004-07-26 2006-08-25 삼성전자주식회사 Agc를 이용한 무선 수신장치 및 수신방법
KR100715912B1 (ko) 2004-08-10 2007-05-08 삼성전자주식회사 직교주파수분할다중접속 통신시스템에서 디지털자동이득제어기를 제어하기 위한 장치 및 방법
WO2008116264A1 (en) 2007-03-26 2008-10-02 Cochlear Limited Noise reduction in auditory prostheses
US8401129B2 (en) * 2009-11-19 2013-03-19 Techwell Llc Digital automatic gain control
EP3276825B1 (en) 2016-07-27 2021-05-26 Nxp B.V. Gain calibration controller

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2694142A (en) * 1949-11-10 1954-11-09 Bell Telephone Labor Inc Signal-to-noise energy detection unit
US3147438A (en) * 1961-06-28 1964-09-01 Earl G Hedger Signal-to-noise ratio sensor for frequency modulation receiver
GB1588367A (en) * 1977-10-18 1981-04-23 Parker B D Apparatus for selecting one of a plurality of receivers receiving a signal from a single common source
US4903324A (en) * 1988-02-01 1990-02-20 Colin Electronics Co., Ltd. Ring around transceiver
JPH0437334A (ja) * 1990-06-01 1992-02-07 Toshiba Corp 無線通信装置
JPH04137933A (ja) * 1990-09-28 1992-05-12 Nec Corp フェージング検出方式
JP3251947B2 (ja) * 1991-03-27 2002-01-28 株式会社日立国際電気 自動利得制御回路
US5719898A (en) * 1995-09-29 1998-02-17 Golden Bridge Technology, Inc. Fuzzy-logic spread-spectrum adaptive power control

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438442B1 (ko) * 2001-10-27 2004-07-03 삼성전자주식회사 이동통신 단말기의 자동이득제어 장치
JP2007166588A (ja) * 2005-11-16 2007-06-28 Samsung Electronics Co Ltd 自動利得制御装置
WO2011065142A1 (ja) * 2009-11-30 2011-06-03 日本電気株式会社 受信装置及び利得制御方法
JP5360227B2 (ja) * 2009-11-30 2013-12-04 日本電気株式会社 受信装置及び利得制御方法
JP2014049821A (ja) * 2012-08-29 2014-03-17 Kyocera Corp 受信装置及びその制御方法

Also Published As

Publication number Publication date
US5982235A (en) 1999-11-09
EP0875989A3 (en) 2002-08-28
CA2236282C (en) 2002-07-16
CA2236282A1 (en) 1998-10-30
EP0875989A2 (en) 1998-11-04

Similar Documents

Publication Publication Date Title
JPH10303665A (ja) 自動利得制御回路
US5909645A (en) Receiver with dynamic attenuation control for adaptive intermodulation performance enhancement
US6208849B1 (en) Receiver with suppressed intermodulation distortion and method for operating the same
US5907798A (en) Wireless telephone intermodulation performance enhancement techniques
EP1679792B1 (en) System for dynamic control of automatic gain control-take-over-point and method of operation
JPH08330986A (ja) 無線受信機における受信信号の品質を最適化する装置および方法
JPH11136154A (ja) 受信装置
JPH0746148A (ja) Agc回路付受信機
JPH1093367A (ja) 受信機
WO2003047119A1 (en) Receiver for audio enhancement and method therefor
JPH10276125A (ja) 移動無線受信装置
US7203471B2 (en) System and method for selectively utilizing an attenuation device in a two-way radio receiver based on squelch detect and radio signal strength indication (RSSI)
US7103336B1 (en) Radio receiver, radio receiving method, and recording medium
JP2002330040A (ja) 受信装置および自動利得制御方法
US6611679B1 (en) Device and method for controlling a receiving amplifier in a radio terminal
JP2009177568A (ja) 受信装置とこれを用いた電子機器
JP4316420B2 (ja) 自動利得制御装置、受信機及び自動利得制御方法
US6374083B1 (en) Apparatus, and associated method, for selectively modifying characteristics of the receive signal received at a receiving station
JP2010045706A (ja) ダイバーシティ受信装置とこれを用いた電子機器
JPH11340859A (ja) Cdma方式受信機における利得制御方法
JPH11214939A (ja) 自動利得制御方法及び自動利得制御回路
JP4170081B2 (ja) 干渉波検出装置、受信装置、および通信装置
JP3505295B2 (ja) テレビジョン放送受信機
KR100724947B1 (ko) 불연속 전송 시스템의 수신기를 위한 자동 이득 제어장치및 방법
JP3214918B2 (ja) 受信機