JP3251947B2 - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JP3251947B2
JP3251947B2 JP08586291A JP8586291A JP3251947B2 JP 3251947 B2 JP3251947 B2 JP 3251947B2 JP 08586291 A JP08586291 A JP 08586291A JP 8586291 A JP8586291 A JP 8586291A JP 3251947 B2 JP3251947 B2 JP 3251947B2
Authority
JP
Japan
Prior art keywords
signal
output
circuit
channel
gain control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP08586291A
Other languages
English (en)
Other versions
JPH04299608A (ja
Inventor
一志 高橋
正泰 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Kokusai Electric Inc
Original Assignee
Hitachi Kokusai Electric Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Kokusai Electric Inc filed Critical Hitachi Kokusai Electric Inc
Priority to JP08586291A priority Critical patent/JP3251947B2/ja
Publication of JPH04299608A publication Critical patent/JPH04299608A/ja
Application granted granted Critical
Publication of JP3251947B2 publication Critical patent/JP3251947B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、時分割多重通信方式の
無線受信機に用いられ、受信電波の強弱があっても、そ
れに対応して自動的に受信機の利得を制御し、一定のレ
ベルで受信を行うための自動利得制御(AGC:Automat
ic Gain Control)回路に関するものである。
【0002】
【従来の技術】AGC回路は、無線通信用受信機におい
て、幅広い入力レベルの変動を圧縮してダイナミックレ
ンジの狭い信号検出回路において希望する信号を安定し
た一定のレベルで検出できるようにするためのものであ
る。図は従来のAGC回路の構成例であり、図はそ
のAGC特性を示す。図において、入力信号は可変利
得増幅器21に入力され、信号分配器22によって2分
配されその一方の出力は復調回路へ導かれる。信号分配
22からのもう一方の出力は検波回路23で検波され
て時定数回路24に入力される。時定数回路24では入
力信号のレベル変動に対応した時定数で平滑され入力信
号レベルが所定の値を越えたとき直流増幅器25を介し
て可変利得増幅器の利得を下げるように制御する。この
ような閉ループ制御により図に示すような入出力特性
をもつAGC回路が実現されている。
【0003】
【発明が解決しようとする課題】このようなAGC回路
は入力信号が単一の連続信号である場合には問題はとく
になく、多くの受信機において使用されている。しかし
ながら時分割多重通信方式による受信機に適用する場合
には、入力信号がバースト的で各チャネルのバースト信
号はれぞれ独立のレベル変動特性をもっている。従っ
て時定数が一定の値を有しているとチャネルによっては
変動速度が早いためにAGCの応答特性が追随しない場
合がある。また、従来の回路は制御系が閉ループである
ため発振の可能性があり、制御が非常に不安定になると
いう欠点がある。
【0004】本発明の目的は、上述のような問題点,欠
点を解決し、時分割多重通信に適用することのできるA
GC回路を提供することにある。
【0005】
【課題を解決するための手段】本発明の自動利得制御回
路は、バースト状の時分割多重受信信号を2分配し、
方の分配出力を電圧制御利得可変増幅器に入力し、他方
の分配出力から作成した各チャネル毎の利得制御信号に
よって制御された利得で増幅して復調回路へ出力する自
動利得制御回路であって、 前記他方の分配出力から各チ
ャネル毎のレベル変動速度を検出したレベル変動検出信
号を出力するレベル変動検出回路と、前記他方の分配出
力を対数圧縮検波して直流信号を出力する対数増幅検波
器と、前記時分割多重受信信号の各チャネル信号列に同
期したクロックを発生するタイミング発生回路と、前記
対数圧縮検波器から出力される直流信号を各チャネルの
前記クロックに従ってそれぞれ標本化する標本化回路
と、該標本化回路から出力される各チャネルの標本化信
号を予め複数段階のレベル変動速度に対応して設定され
た時定数によって平滑化する複数の時定数回路と、該複
数の時定数回路からの信号が入力され前記レベル変動検
出信号による各チャネルのレベル変動速度に対応した時
定数回路の出力を選択出力し前記電圧制御利得可変増幅
器の前記利得制御信号とする切替回路とを備え、 各チャ
ネル毎にそれぞれのレベル変動速度に対応した時定数に
よる最適の利得制御が行われるようにしたことを特徴と
するものである。
【0006】
【実施例】本発明のAGC回路は、従来の閉ループを用
いたものではなく開ループ制御系によるものである。図
1は本発明の実施例を示す回路図である。又その時の入
力信号波形を図に示す。ここで示した波形はチャネル
数N=3の場合を示す。すなわち時分割の多重数を3と
し、A,B,Cをそれぞれのチャネルとしている。ここ
で番号1,2,3,4,5はフレームの番号を示す。こ
の例ではチャネルAは他のチャネルに比べてレベルの変
動が早く、Bは比較的ゆるやかに変動し、Cは殆ど変化
しない。
【0007】これらのチャネル信号列は図1の回路に入
力される。チャネルA〜Cの入力信号は信号分配器12
で2分配されその一方は電圧制御利得可変増幅器11に
入力され増幅されて復調回路への出力となる。他方の出
力は対数増幅検波器13に入力される。ここで対数圧縮
されるとともに検波されて直流電圧として出力される。
この直流電圧はそれぞれのチャネルに対応してタイミン
グ発生回路14のクロックにより標本化回路15で標本
される。標本化回路15から出力される各チャネルの標
本は、複数の時定数回路16に入力されそれぞれの時定
数で平滑処理される。
【0008】複数の時定数回路(〜N)16の時定数
は、予想されるレベル変動速度に対応して〜Nの段階
的な時定数に予め設定されており、それぞれの時定数で
平滑処理された出力は切替回路17に入力される。
方、レベル変動検出回路19によって信号分配器12か
ら出力される受信信号の各チャネル毎のレベル変動速度
が検出されて切替回路17に与えられ、受信信号の各チ
ャネル毎のレベル変動速度に対応する時定数回路の出力
を選択出力するように切替制御する。
【0009】切替回路17から選択出力される平滑化さ
れた直流信号は、直流増幅器18によって電圧制御利得
可変増幅器11の制御電圧として必要なレベルまで直流
増幅され、電圧制御利得可変増幅器11に信号分配器1
2から入力される当該チャネルの信号レベルを制御して
各チャネルの出力レベルがほぼ一定になるようなAGC
動作を行う。
【0010】
【発明の効果】以上詳細に説明したように、本発明を実
施することにより、チャネル信号毎のレベル変動速度に
対して最適のAGC特性を得ることができ、また時定数
予め段階的に設定できるため、時分割多重通信用の安
定なAGC回路として実用上極めて大きい効果がある。
【図面の簡単な説明】
【図1】本発明の実施例を示す回路図である。
【図2】時分割多重通信の入力信号波形図である。
【図3】従来の閉ループ方式AGC回路例図である。
【図4】AGC回路の入出力レベル特性例図である。
【符号の説明】
11 電圧制御利得可変増幅器 12 信号分配器 13 対数増幅検波器 14 タイミング発生回路 15 標本化回路 16 時定数回路 17 切替回路 18 直流増幅器 19 レベル変動検出回路 21 可変利得増幅器 22 信号分配器 23 検波回路 24 時定数回路 25 直流増幅器
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03G 3/20 - 3/34

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 バースト状の時分割多重受信信号を2分
    配し、一方の分配出力を電圧制御利得可変増幅器に入力
    し、他方の分配出力から作成した各チャネル毎の利得制
    御信号によって制御された利得で増幅して復調回路へ出
    力する自動利得制御回路であって、 前記他方の分配出力から各チャネル毎のレベル変動速度
    を検出したレベル変動検出信号を出力するレベル変動検
    出回路と、 前記他方の分配出力を対数圧縮検波して直流信号を出力
    する対数増幅検波器と、 前記時分割多重受信信号の各チャネル信号列に同期した
    クロックを発生するタイミング発生回路と、 前記対数圧縮検波器から出力される直流信号を各チャネ
    ルの前記クロックに従ってそれぞれ標本化する標本化回
    路と、 該標本化回路から出力される各チャネルの標本化信号を
    予め複数段階のレベル変動速度に対応して設定された時
    定数によって平滑化する複数の時定数回路と、 該複数の時定数回路からの信号が入力され前記レベル変
    動検出信号による各チャネルのレベル変動速度に対応し
    た時定数回路の出力を選択出力し前記電圧制御利得可変
    増幅器の前記利得制御信号とする切替回路と を備え、各
    チャネル毎にそれぞれのレベル変動速度に対応した時定
    数による最適の利得制御が行われるようにしたことを特
    徴とする自動利得制御回路。
JP08586291A 1991-03-27 1991-03-27 自動利得制御回路 Expired - Fee Related JP3251947B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP08586291A JP3251947B2 (ja) 1991-03-27 1991-03-27 自動利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP08586291A JP3251947B2 (ja) 1991-03-27 1991-03-27 自動利得制御回路

Publications (2)

Publication Number Publication Date
JPH04299608A JPH04299608A (ja) 1992-10-22
JP3251947B2 true JP3251947B2 (ja) 2002-01-28

Family

ID=13870698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP08586291A Expired - Fee Related JP3251947B2 (ja) 1991-03-27 1991-03-27 自動利得制御回路

Country Status (1)

Country Link
JP (1) JP3251947B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6995851B2 (ja) 2016-10-27 2022-01-17 グーグル エルエルシー ニューラルネットワーク計算タイル

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10303665A (ja) * 1997-04-30 1998-11-13 Matsushita Electric Ind Co Ltd 自動利得制御回路
WO2005011165A1 (ja) 2003-07-25 2005-02-03 Fujitsu Limited 無線受信機および自動利得制御方法
CN109542032B (zh) * 2018-11-23 2020-05-19 深圳市杰普特光电股份有限公司 控制电路及控制方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6995851B2 (ja) 2016-10-27 2022-01-17 グーグル エルエルシー ニューラルネットワーク計算タイル

Also Published As

Publication number Publication date
JPH04299608A (ja) 1992-10-22

Similar Documents

Publication Publication Date Title
US5369789A (en) Burst signal transmitter
US5095542A (en) Apparatus for controlling transmission output level for burst signal
US5548616A (en) Spread spectrum radiotelephone having adaptive transmitter gain control
EP0786859B1 (en) Power amplifying circuit and method
TW520586B (en) Selectively activatable AGC signal measurement unit
EP1435131A2 (en) Automatic gain control circuit and an rf receiver and method using such a circuit
JP3251947B2 (ja) 自動利得制御回路
JP3346442B2 (ja) タイミング抽出回路
US4435825A (en) Clock signal extracting circuit
EP1415410B1 (en) Power control for non-constant envelope modulation
JP3192047B2 (ja) スペクトラム拡散受信機
US5697072A (en) Transmission signal level control device for radio transmitter
JP2900865B2 (ja) 自動利得制御増幅器
JPH03230607A (ja) 自動利得制御回路
JP2629386B2 (ja) 自動利得制御回路
KR100241764B1 (ko) 고화질 텔레비젼용 자동이득 제어장치
JPS6352502B2 (ja)
JPH05102939A (ja) 時分割多重デイジタル無線通信システムの受信機
JP3196892B2 (ja) 送信出力制御装置
JP3970404B2 (ja) 通信システム
JP3257083B2 (ja) 自動利得制御回路
KR930007496Y1 (ko) 음성 페이드 인/아웃트 회로
JPH10242905A (ja) 段階型送信電力制御回路
KR890004227B1 (ko) 색신호 처리장치
JPH04288716A (ja) 自動レベル制御回路の出力レベル可変装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees